1.一种可重构环形天线中的异质Ge基PIN二极管串的制备方法,其特征在于,所述Ge基PIN二极管用于制作固态等离子天线,所述环形天线包括:
半导体基片(1);
介质板(2);
第一PIN二极管环(3)、第二PIN二极管环(4)、第一直流偏置线(5)及第二直流偏置线(6),均设置于所述半导体基片(1)上;
耦合式馈源(7),设置于所述介质板(2)上;
所述第一PIN二极管环(3)、所述第二PIN二极管环(4)、所述第一直流偏置线(5)及所述第二直流偏置线(6)均采用半导体工艺制作在所述半导体基片(1)上;
其中,所述环形天线的制备方法包括如下步骤:
(a)选取某一晶向的GeOI衬底,并在所述GeOI衬底内设置隔离区;
(b)刻蚀所述GeOI衬底形成P型沟槽和N型沟槽,所述P型沟槽和所述N型沟槽的深度小于所述GeOI衬底的顶层Ge的厚度;
(c)氧化所述P型沟槽和所述N型沟槽以使所述P型沟槽和所述N型沟槽的内壁形成氧化层;
(d)利用湿法刻蚀工艺刻蚀所述P型沟槽和所述N型沟槽内壁的氧化层以完成所述P型沟槽和所述N型沟槽内壁的平整化;
(e)填充所述P型沟槽和所述N型沟槽;
(f)在所述GeOI衬底上形成引线以制备所述异质Ge基PIN二极管,由多个所述异质Ge基PIN二极管依次首尾相连构成所述异质Ge基PIN二极管串。
2.如权利要求1所述的制备方法,其特征在于,所述GeOI衬底上设置隔离区,包括:
(a1)在所述GeOI表面形成第一保护层;
(a2)利用光刻工艺在所述第一保护层上形成第一隔离区图形;
(a3)利用干法刻蚀工艺在所述第一隔离区图形的指定位置处刻蚀所述第一保护层及所述GeOI衬底以形成隔离槽,且所述隔离槽的深度大于等于所述GeOI衬底的顶层Ge的厚度;
(a4)填充所述隔离槽以形成所述Ge基PIN二极管的所述隔离区。
3.如权利要求2所述的制备方法,其特征在于,所述第一保护层包括第一二氧化硅层和第一氮化硅层;相应地,步骤(a1)包括:
(a11)在所述GeOI衬底表面生成二氧化硅以形成第一二氧化硅层;
(a12)在所述第一二氧化硅层表面生成氮化硅以形成第一氮化硅层。
4.如权利要求1所述的制备方法,其特征在于,步骤(b)包括:
(b1)在所述GeOI衬底表面形成第二保护层;
(b2)利用光刻工艺在所述第二保护层上形成第二隔离区图形;
(b3)利用干法刻蚀工艺在所述第二隔离区图形的指定位置处刻蚀所述第二保护层及所述GeOI衬底以形成所述P型沟槽和所述N型沟槽。
5.如权利要求4所述的制备方法,其特征在于,所述第二保护层包括第二二氧化硅层和第二氮化硅层;相应地,步骤(b1)包括:
(b11)在所述GeOI衬底表面生成二氧化硅以形成第二二氧化硅层;
(b12)在所述第二二氧化硅层表面生成氮化硅以形成第二氮化硅层。
6.如权利要求1所述的制备方法,其特征在于,步骤(e)包括:
(e1)利用多晶SiGe填充所述P型沟槽和所述N型沟槽;
(e2)平整化处理所述GeOI衬底后,在所述GeOI衬底上形成多晶SiGe层;
(e3)光刻所述多晶SiGe层,并采用带胶离子注入的方法对所述P型沟槽和所述N型沟槽所在位置分别注入P型杂质和N型杂质以形成P型有源区和N型有源区且同时形成P型接触区和N型接触区;
(e4)去除光刻胶;
(e5)利用湿法刻蚀去除所述P型接触区和所述N型接触区以外的所述多晶SiGe层。
7.如权利要求1所述的制备方法,其特征在于,步骤(f)包括:
(f1)在所述GeOI衬底上生成二氧化硅;
(f2)利用退火工艺激活有源区中的杂质;
(f3)在所述P型接触区和所述N型接触区光刻引线孔以形成引线;
(f4)钝化处理并光刻PAD以形成所述Ge基PIN二极管。
8.如权利要求1所述的制备方法,其特征在于,所述第一PIN二极管环(3)包括第一PIN二极管串(8),所述第二PIN二极管环(4)包括第二PIN二极管串(9),且所述第一PIN二极管环(3)及所述第二PIN二极管环(4)的周长等于其所要接收信号的电磁波波长。
9.如权利要求1所述的制备方法,其特征在于,所述耦合式馈源(7)制作在所述介质板(2)上且其上表面为金属微带贴片(10),下表面为金属接地板(11)。
10.如权利要求9所述的制备方法,其特征在于,所述金属微带贴片(10)包括主枝节(12)、第一分枝节(13)及第二分枝节(14)。