一种忆阻器及其制备方法

文档序号:8432532阅读:449来源:国知局
一种忆阻器及其制备方法
【技术领域】
[0001]本发明涉及一种忆阻器及其制备方法,属于非易失性存储器技术领域。
【背景技术】
[0002]存储器是电子产品中用来保存数据、程序以及文件的物理单元。根据数据保持条件的差异,存储器可以被分为易失性存储器和非易失性存储器。对于易失性存储器来说,存储的数据不能在电源关闭后保存,而非易失性存储器却可以。微电子产业长期以来都在寻找一种拥有高存储密度、快速读写、低成本、低能耗的非易失性存储器。
[0003]美国的加州大学伯克利分校的华裔的科学家蔡少棠在1971年最早提出了忆阻器的概念。忆阻器,又称记忆电阻。蔡少棠教授在研究电荷、电流、电压和磁通量之间的关系时,推断在电阻、电容和电感器之外,应该还有一种组件,代表着电荷与磁通量之间的关系。这种组件的电阻会随着通过的电流量而改变,而且就算电流停止了,它的电阻仍然会停留在之前的值,直到接受到反向的电流它才会被推回去。虽然在数学模型上忆阻器应该是存在的,但是当时并没有找到什么材料本身就有明显的忆阻器效果。直到2008年,StanleyWilliams领军的惠普实验室团队在研究二氧化钛的时候,意外地发现了二氧化钛在某些情况的电子特性比较奇特。Stanley等人发现,一块极薄的二氧化钛被夹在两个电极中间,这些二氧化钛又被分成两个部分,一半是正常的二氧化钛,另一半进行了“掺杂”,少了几个氧原子。因此“掺杂”的那一半带正电,电流通过时电阻比较小,而且当电流从“掺杂”的一边通向正常的一边时,在电场的影响之下缺氧的“掺杂物”会逐渐往正常的一侧游移,使得以整块材料来言,“掺杂”的部分会占比较高的比重,整体的电阻也就会降低。反之,当电流从正常的一侧流向“掺杂”的一侧时,电场会把缺氧的“掺杂物”向回推,电阻就会跟着增加。因此,整个器件就相当于一个滑动变阻器。惠普实验室的研究人员认为这种存储器就是蔡少棠教授所说的忆阻器。
[0004]忆阻器由于其在半导体非易失存储上所表现出来的优异性能,比如:简单的存储结构、高的存储密度、快的读写速度、低的成本、低的能耗以及与目前的互补性金属半导体工艺线相兼容,使其成为最有可能替代目前主流的非易失存储技术的存储器。然而由于忆阻器研究时间尚短,材料体系研究不完整,机制机理不够清晰,还需要更多的研究来明确其应用前景。

【发明内容】

[0005]本发明的目的在于提供一种忆阻器,该忆阻器具有优异的忆阻器性能,能适用于超大规模集成电路中的存储部件。
[0006]本发明的另一目的在于提供一种所述忆阻器的制备方法,该制备方法简单、成本低,并且能与传统的CMOS工艺相兼容。
[0007]为实现上述目的,本发明采用以下技术方案:
[0008]一种忆阻器,包括顶电极和底电极,顶电极与底电极之间设有单晶氧化铈薄膜存储介质。该单晶氧化铈存储介质层可以为单层的单晶氧化铈薄膜。
[0009]其中,所述氧化铺存储介质层的厚度为5?30nm,优选为10?20nm。
[0010]所述顶电极和底电极的厚度分别为30?300nm,优选为50?lOOnm。
[0011 ] 在本发明中,所述顶电极为活性金属电极,并且对氧气有较强的存储能力。这些电极可以为单层金属电极、合金电极、多层金属电极或导电的化合物电极。其中,所述单层金属电极为Al、Cu、Ag、T1、Ta、Cr或Ni ;所述合金电极为Ag-T1、T1-Ta, Al-Au或Cr-Ni ;所述多层金属电极为Ag/T1、Pt/Ta、Al/Au或Cr/Ni/Pt ;所述导电的化合物电极为TiN、TaN。
[0012]所述底电极为与氧化铈薄膜具有较低的晶格错配度,并且通过掺杂获得低电阻率的单质或化合物材料。与氧化铈具有较低晶格错配度的材料可以选择S1、Ge、MgO, A1203、YSZ、Y2O3或STO0用来掺杂的杂质为B、P、Li或Nb。
[0013]本发明的忆阻器的结构为垂直结构或交叉阵列结构。
[0014]一种所述忆阻器的制备方法,包括以下步骤:
[0015](I)衬底清洗;
[0016](2)利用刻蚀技术在衬底上直接形成底电极;
[0017](3)利用外延技术在底电极上外延单晶CeO2薄膜作为阻变功能层材料;
[0018](4)在单晶CeO2薄膜上面形成顶电极。
[0019]所述的衬底为经掺杂的S1、Ge、Mg0、Al203、YSZ、Y203或ST0,掺杂元素为B、P、Li或Nb,所述衬底的厚度以满足功用需求为准。
[0020]本发明的优点在于:
[0021]本发明采用单晶氧化铈薄膜作为阻变功能层,氧化铈在外电场作用下易发生氧化还原反应,可以实现CeO2与Ce2O3之间的稳态转变,通过顶电极是一种氧活性金属、合金或者化合物材料来吸收或者释放氧化铈薄膜中的氧离子,获得了具有稳定电阻转变特性的忆阻器。
[0022]本发明的忆阻器具有高的耐久性、低的操作电压、好的数据保持能力以及免激活特性。本发明的忆阻器具有制备方法简单、成本低并且与传统的CMOS工艺相兼容等优点。
【附图说明】
[0023]图1为本发明具有垂直结构的忆阻器的结构示意图。
[0024]图2为本发明实施例1的忆阻器的电流-电压特性曲线。
[0025]图3为本发明具有交叉阵列结构的忆阻器的结构示意图。
[0026]图4为制备本发明实施例2的忆阻器的工艺流程图。
[0027]图5为本发明实施例2各步骤对应的结构示意图。
[0028]图6为本发明实施例2的氧化铈薄膜的XRD表征图。
[0029]图7为本发明实施例2的忆阻器的电流-电压特性曲线。
【具体实施方式】
[0030]以下结合附图和实施例对本发明作进一步说明。
[0031]实施例1
[0032]图1为本发明的垂直结构的忆阻器的结构示意图,如图1所示,该结构的最下端是衬底101,衬底101用于支撑整个忆阻器的结构,同时衬底作为底电极使用;在衬底101上面外延一层单晶的氧化铈薄膜102,最后在氧化铈薄膜102上面沉积顶电极103。
[0033]本发明的垂直结构的忆阻器的制备方法流程,包括如下具体步骤:
[0034]I)衬底清洗,衬底为Nb掺杂的SrT13,衬底不仅起到制成整个器件的作
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1