显示面板的制作方法_3

文档序号:9709932阅读:来源:国知局
四晶体管SW4为η型薄膜晶体管或ρ型薄膜晶体管。简而言之,本发明显示面板100的一实施例中,可具有上述存储元件114整合于每一像素单元110中。
[0076]图4Α为本发明另一实施例的像素单元等效电路图。图4Β为本发明另一实施例的像素单元等效电路图。请同时参考图4Α及图4Β。图4Α、图4Β的实施例与图3Α、图3Β的实施例类似,因此,相同元件以相同标号表示,且不予赘述。图4Α、图4Β的像素单元110与图3Α、图3Β的像素单元110差异在于电路连接的方式不同。
[0077]详细来说,图4Α、图4Β的像素单元110具有存储元件114电性连接至液晶电容Clc的第一端点。液晶电容Cl C的第二端点连接至共通线Vcom。存储元件114具有切换电路115以及存储单元116。切换电路115包括第一晶体管SW1以及第二晶体管SW2。第一晶体管SW1具有栅极、源极以及漏极。第一晶体管SW1的源极电性连接至第三信号线Vp,且漏极电性连接至液晶电容Clc的第一端点。第二晶体管SW2具有栅极、源极以及漏极。第二晶体管SW2的源极电性连接至液晶电容Clc的第一端点,且漏极电性连接至第四信号线XVp。
[0078]存储单元116包括第三晶体管SW3、第四晶体管SW4、第五晶体管SW5以及第六晶体管SW6。第三晶体管SW3以及第五晶体管SW5各自包括栅极、源极以及漏极。第三晶体管SW3以及第五晶体管SW5的漏极是分别电性连接至第一信号线Vdd。第四晶体管SW4以及第六晶体管SW6各自包括栅极、源极以及漏极。第四晶体管SW4以及第六晶体管SW6的源极是分别电性连接至第二信号线Vss。另外,第四晶体管SW4的漏极是电性连接至第三晶体管SW3的源极,且第六晶体管SW6的漏极是电性连接至第五晶体管SW5的源极。简而言之,本发明显示面板100的另一实施例中,可具有上述存储元件114整合于每一像素单元110中。
[0079]综上所述,本发明的显示面板为一种具有像素存储器的显示面板。特别是,显示面板包括第一电源线、第二电源线、第一周边信号线以及第二周边信号线位于基板的非显示区中。另外,第一电源线、第二电源线、第一周边信号线以及第二周边信号线与每一像素结构的反射电极属于同一膜层且具有相同的材质。更详细的,第一电源线、第二电源线、第一周边信号线以及第二周边信号线环绕显示区的像素阵列的周围。因此,本发明的显示面板设计可用以节省线路的配置空间,以使显示面板满足多样的外观需求。
[0080]虽然本发明已以实施例公开如上,然其并非用以限定本发明,任何所属技术领域中技术人员,在不脱离本发明的精神和范围内,当可作些许的变动与润饰,故本发明的保护范围当视所附的权利要求所界定者为准。
【主权项】
1.一种显示面板,其特征在于,包括: 一基板,具有一显示区以及环绕该显示区的一非显示区; 一像素阵列,位于该基板的该显示区内,其中该像素阵列包括多个像素单元,每一像素单元包括: 一扫描线以及一数据线; 一像素结构,与该扫描线以及该数据线电性连接,该像素结构包括一驱动元件以及与该驱动元件电性连接的一反射电极; 一存储元件,与该像素结构电性连接;以及 一第一信号线以及一第二信号线,与该存储元件电性连接; 一第一电源线,位于该基板的该非显示区,其中该第一电源线与每一像素结构的该反射电极属于同一膜层且具有相同的材质,且每一像素结构的该第一信号线延伸至该非显示区中与该第一电源线电性连接;以及 一第二电源线,位于该基板的该非显示区,其中该第二电源线与每一像素结构的该反射电极属于同一膜层且具有相同的材质,且每一像素结构的该第二信号线延伸至该非显示区中与该第二电源线电性连接。2.如权利要求1所述的显示面板,其特征在于,该第一电源线环绕该像素阵列的周围。3.如权利要求2所述的显示面板,其特征在于,每一像素结构的该第一信号线的一端与该第一电源线通过一接触窗电性连接。4.如权利要求2所述的显示面板,其特征在于,每一像素结构的该第一信号线的两端与该第一电源线通过一接触窗电性连接。5.如权利要求1所述的显示面板,其特征在于,该第二电源线环绕该像素阵列的周围。6.如权利要求5所述的显示面板,其特征在于,每一像素结构的该第二信号线的一端与该第二电源线通过一接触窗电性连接。7.如权利要求5所述的显示面板,其特征在于,每一像素结构的该第二信号线的两端与该第二电源线通过一接触窗电性连接。8.如权利要求1所述的显示面板,其特征在于,每一像素单元还包括一第三信号线以及一第四信号线,与该扫描线平行设置且与该存储元件电性连接,且该显示面板还包括: 一第一周边信号线,位于该基板的该非显示区,其中该第一周边信号线与每一像素结构的该反射电极属于同一膜层且具有相同的材质,且每一像素结构的该第三信号线延伸至该非显示区中与该第一周边信号线电性连接;以及 一第二周边信号线,位于该基板的该非显示区且平行该第一周边信号线设置,其中该第二周边信号线与每一像素结构的该反射电极属于同一膜层且具有相同的材质,且每一像素结构的该第四信号线延伸至该非显示区中与该第二周边信号线电性连接。9.如权利要求8所述的显示面板,其特征在于,该第一周边信号线环绕该像素阵列的周围。10.如权利要求9所述的显示面板,其特征在于,每一像素结构的该第三信号线的一端与该第一周边信号线通过一接触窗电性连接。11.如权利要求9所述的显示面板,其特征在于,每一像素结构的该第三信号线的两端与该第一周边信号线通过一接触窗电性连接。12.如权利要求8所述的显示面板,其特征在于,该第二周边信号线环绕该像素阵列的周围。13.如权利要求12所述的显示面板,其特征在于,每一像素结构的该第四信号线的一端与该第二周边信号线通过一接触窗电性连接。14.如权利要求12所述的显示面板,其特征在于,每一像素结构的该第四信号线的两端与该第二周边信号线通过一接触窗电性连接。15.如权利要求8所述的显示面板,其特征在于,还包括一扫瞄驱动电路,位于该基板的该非显示区,其中每一像素单元的该扫描线与该扫瞄驱动电路电性连接,该扫瞄驱动电路系与该第一周边信号线或该第二周边信号线重叠,该扫瞄驱动电路系位于该基板以及该第一周边信号线之间。16.如权利要求15所述的显示面板,其特征在于,该扫瞄驱动电路还位于该基板以及该第二周边信号线之间。17.如权利要求1所述的显示面板,其特征在于,该显示区的一轮廓为圆形、椭圆形、八边形、六边形或三角形。18.如权利要求1所述的显示面板,其特征在于,还包括一数据驱动电路,位于该基板的该非显示区,其中每一像素单元的该数据线与该数据驱动电路电性连接,该数据驱动电路的宽度的延伸方向不与该显示区相交,该数据驱动电路的线路间的间距为10微米至40微米。
【专利摘要】本公开提供一种显示面板,包括基板、像素阵列、第一电源线以及第二电源线。基板具有显示区以及环绕显示区的非显示区。像素阵列位于基板的显示区内并包括多个像素单元。像素单元包括扫描线、数据线、像素结构、存储元件、第一信号线以及第二信号线。像素结构与扫描线以及数据线电性连接,像素结构包括驱动元件以及反射电极。存储元件与像素结构电性连接,且与第一信号线以及第二信号线电性连接。第一电源线位于基板的非显示区,且第一信号与第一电源线电性连接。第二电源线位于基板的非显示区,且第二信号线与第二电源线电性连接。第一电源线以及第二电源线与像素结构的反射电极属于同一膜层且具有相同的材质,可用以节省线路的配置空间。
【IPC分类】G02F1/1362, H01L27/12
【公开号】CN105470263
【申请号】CN201510896983
【发明人】张哲嘉, 庄铭宏
【申请人】友达光电股份有限公司
【公开日】2016年4月6日
【申请日】2015年12月8日
当前第3页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1