用于调节电源变换器的系统控制器和方法与流程

文档序号:12037294阅读:473来源:国知局
用于调节电源变换器的系统控制器和方法与流程

本发明涉及集成电路。更具体地,本发明提供了利用输出检测和同步整流方案的系统和方法。仅通过示例,本发明已经应用于电源变换系统。但是将认识到,本发明具有更宽的应用范围。



背景技术:

图1是示出了传统反激式电源变换系统的简化图。该电源变换系统100包括:初级绕组110、次级绕组112、功率开关120、电流感测电阻器122、整流二极管124、电容器126、隔离反馈组件128、以及控制器102。控制器102包括:欠压锁定组件104、脉冲宽度调制发生器106、栅极驱动器108、前沿消隐(leb)组件116、以及过流保护(ocp)组件114。例如,功率开关120是双极型晶体管。在另一示例中,功率开关120是场效应晶体管。

电源变换系统100实现了包括初级绕组110和次级绕组112的变压器,以使初级侧上的ac输入电压190和次级侧上的输出电压192相隔离。隔离反馈组件128处理关于输出电压192的信息并生成反馈信号136。控制器102接收反馈信号136并生成栅极驱动信号(gate)130,以接通和关断开关120从而调节输出电压192。例如,隔离反馈组件128包括:误差放大器、补偿网络、和光耦合器。

虽然反激式电源变换系统100可被用于输出电压调节,但是在没有高成本的附加电路的情况下,电源变换系统100经常不能获得好的输出电流控制。此外,在次级侧中所需的输出电流感测电阻器通常降低了电源变换系统100的效率。

图2(a)是示出了另一传统反激式电源变换系统的简化图。该电源变换系统200包括:系统控制器202、初级绕组210、次级绕组212、辅助绕组214、功率开关220、电流感测电阻器230、两个整流二极管260和262、两个电容器264和266、以及两个电阻器268和270。例如,功率开关220是双极型晶体管。在另一示例中,功率开关220是mos晶体管。

关于输出电压250的信息可通过辅助绕组214提取以便调节输出电压250。当功率开关220闭合(例如,接通)时,能量被存储在包括初级绕组210和次级绕组212的变压器中。然后,当功率开关220断开(例如,关断)时,存储的能量被释放到次级侧,并且辅助绕组214的电压映射次级侧上的输出电压。系统控制器202接收指示流过初级绕组210的初级电流276的电流感测信号272、和关于次级侧的退磁过程的反馈信号274。例如,开关220的开关周期包括开关220闭合(例如,接通)的接通时间段和开关220断开(例如,关断)的关断时间段。

图2(b)是以断续传导模式(dcm)操作的反激式电源变换系统200的简化传统时序图。波形292表示作为时间函数的辅助绕组214的电压254,而波形294表示作为时间函数的流过次级绕组212的第二电流278。

例如,如图2(b)所示,开关220的开关周期ts开始于时刻t0,结束于时刻t3;接通时间段ton开始于时刻t0,结束于时刻t1;退磁时段tdemag开始于时刻t1,结束于时刻t2;关断时间段toff开始于时刻t1,结束于时刻t3。在另一示例中,t0≤t1≤t2≤t3。在dcm中,关断时间段toff大大长于退磁时段tdemag。

在退磁时段tdemag期间,开关220保持断开,初级电流276保持在低值(例如,接近零)。次级电流278从值296(例如,在t1处)下降,如波形294所示。退磁过程在次级电流278具有低值298(例如,接近零)的时刻t2结束。次级电流278在开关周期的剩余部分保持在值298处。下一个开关周期直到退磁过程完成之后一段时间(例如,在t3处)才开始。

如图1和图2(a)所示,电源变换系统100和电源变换系统200中的每个电源变换系统在次级侧使用整流二极管(例如,图1中的二极管124和图2中的二极管260)来整流。整流二极管的正向电压通常在0.3v-0.8v的范围内。该正向电压在操作中经常导致显著的功率损耗,从而导致电源变换系统的低效。例如,当电源变换系统具有5v/1a的输出电平时,具有0.3v-0.4v的正向电压的整流二极管在满载(例如,1a)下导致大约0.3w-0.4w的功率损耗。系统效率的降低大约是4%-6%。

此外,为了使电源变换系统200获得较低的待机功率损耗,开关频率经常保持较低以降低无载或轻载条件下的开关损耗。但是,当电源变换系统200从无载/轻载条件变为满载条件时,输出电压250可能突然下降,并且该电压下降可能不会被系统控制器202立刻检测到,因为系统控制器202通常只在每个开关周期的退磁过程中能够检测输出电压。因此,电源变换系统200的动态性能在无载/轻载条件下的低开关频率处经常不能令人满意。例如,电源变换系统200具有5v/1a的输出电平,并且输出电容器264具有1000μf的电容。在无载/轻载条件下,开关频率是1khz,对应于1ms的开关周期。如果输出负载从无载/轻载条件(例如,0a)变为满载条件(例如,1a),则输出电压250下降1v(例如,从5v到4v),这在某些应用中通常是不能接受的。

图3是示出具有次级同步整流器(sr)的传统电源变换系统的简化图。该电源变换系统2300(例如,反激式电源变换器)包括:初级侧脉冲宽度调制(pwm)控制器2302、初级绕组2304、次级绕组2306、次级侧同步整流器(sr)控制器2308、晶体管2310(例如,mosfet)、输出电容性负载2312、输出电阻性负载2314、以及功率开关2330(例如,晶体管)。次级侧同步整流器(sr)控制器2308包括端子2390、2392、2394、和2396。

如图3中所示,端子2390接收指示晶体管2310的端子2364(例如,晶体管2310的漏极端子)处的电压的电压信号2362,并且端子2392向晶体管2310(例如,mosfet)输出驱动信号2366。另外,端子2394接收指示输出电压的电压信号2316,其中,输出电压由输出电容性负载2312和输出电阻性负载2314接收。另外,端子2396被偏置到次级侧地。

初级侧脉冲宽度调制(pwm)控制器2302生成驱动信号2332(例如,vg1)并且将驱动信号2332输出到功率开关2330(例如,晶体管),次级侧同步整流器(sr)控制器2308生成驱动信号2366(例如,vg)并将驱动信号2366输出到晶体管2310(例如,mosfet)。

在次级侧同步整流器(sr)控制系统中,晶体管2310的接通延迟通常需要被最小化,以避免任何显著的退磁电流流过晶体管2310的体二极管。晶体管2310的接通延迟的最小化通常对于高效和/或高功率密度的系统是非常重要的。另一方面,为了避免晶体管2310被噪声或扰动无意接通,通常对于次级控制器2308非常重要的是在接通晶体管2310之前通过添加去抖动时间而滤除噪声或扰动。

次级侧同步整流器(sr)控制器2308包括电压检测器2320、逻辑控制器2322、以及驱动器2324。次级侧同步整流器(sr)控制器2308检测指示晶体管2310的端子2364(例如,晶体管2310的漏极端子)处的电压的电压信号2362(例如,vd),并且提供决定晶体管2310的接通或关断的驱动信号2366(例如,vg)。最初,晶体管2310由于驱动信号2366(例如,电压vg)等于零或者电压信号2362(例如,vd)大于零而关断。在正常操作下,当初级侧脉冲宽度调制(pwm)控制器2302断开(例如,关断)功率开关2330(例如,晶体管)时,电压信号2362(例如,vd)迅速降低。在电压信号2362(例如,vd)变得小于阈值电压后,次级侧同步整流器(sr)控制器2308通过将驱动电压2366(例如,vd)拉高来接通晶体管2310。通常,噪声或扰动通过变压器从ac线路耦合到电压信号2362。

因此,非常期望改善用于电源变换系统的整流和输出检测的技术。



技术实现要素:

本发明涉及集成电路。更具体地,本发明提供了利用输出检测和同步整流方案的系统和方法。仅通过示例,本发明已经应用于电源变换系统。但是将认识到,本发明具有更宽的应用范围。

但应认识到,本发明具有更广泛的适用范围。

根据一个实施例,用于调节电源变换系统的系统控制器包括第一控制器端子和第二控制器端子。该系统控制器被配置为在第一控制器端子接收至少输入信号,并且基于至少与该输入信号相关联的信息,在第二控制器端子生成栅极驱动信号,以接通或关断晶体管从而影响与电源变换系统的次级绕组相关联的电流。该系统控制器还被配置为:如果输入信号大于第一阈值,则生成处于第一逻辑电平的栅极驱动信号以关断晶体管,而如果输入信号从大于第二阈值的第一值变为小于第二阈值的第二值,则将栅极驱动信号从第一逻辑电平变为第二逻辑电平以接通晶体管。

根据另一实施例,用于调节电源变换系统的系统控制器包括第一控制器端子和第二控制器端子。该系统控制器被配置为在第一控制器端子接收至少输入信号,该输入信号正比于与电源变换系统的次级绕组相关联的输出电压,并且基于至少与输入信号相关联的信息,在第二控制器端子生成栅极驱动信号,以接通或关断晶体管从而影响与电源变换系统的次级绕组相关联的电流。该系统控制器还被配置为:只有输入信号从大于第一阈值的第一值变为小于第一阈值的第二值时,才生成栅极驱动信号的脉冲以在与该脉冲相关联的脉冲时段期间接通晶体管。

根据另一实施例,用于调节电源变换系统的系统控制器包括第一比较器、信号检测器和驱动组件。第一比较器被配置为接收输入信号,并基于至少与输入信号相关联的信息输出第一比较信号。信号检测器被配置为接收输入信号,并基于至少与输入信号相关联的信息输出第一检测信号。驱动组件被配置为基于至少与第一比较信号和第一检测信号相关联的信息输出栅极驱动信号以接通或关断晶体管从而影响与电源变换系统的次级绕组相关联的电流。比较器还被配置为确定输入信号是否大于第一阈值。信号检测器还被配置为确定输入信号是否从大于第二阈值的第一值变为小于第二阈值的第二值。驱动组件还被配置为:如果第一比较信号指示输入信号大于第一阈值,则生成处于第一逻辑电平的栅极驱动信号以关断晶体管,而如果第一检测信号指示输入信号从大于第二阈值的第一值变为小于第二阈值的第二值,则将栅极驱动信号从第一逻辑电平变为第二逻辑电平以接通晶体管。

在一个实施例中,用于调节电源变换系统的系统控制器包括比较器、脉冲信号发生器和驱动组件。比较器被配置为接收输入信号,并基于至少与输入信号相关联的信息输出比较信号。脉冲信号发生器被配置为接收至少比较信号,并基于至少与该比较信号相关联的信息生成脉冲信号。驱动组件被配置为接收脉冲信号,并基于至少与该脉冲信号相关联的信息生成栅极驱动信号,以接通或关断晶体管从而影响与电源变换系统的次级绕组相关联的电流。比较器还被配置为确定输入信号是大于还是小于阈值。脉冲信号发生器还被配置为:只有在比较信号指示输入信号从大于阈值的第一值变为小于阈值的第二值时,才生成脉冲信号的第一脉冲。驱动组件还被配置为:响应于脉冲信号的第一脉冲,生成栅极驱动信号的第二脉冲以在与第二脉冲相关联的脉冲时段中接通晶体管。

在另一实施例中,用于调节电源变换系统的方法包括:接收至少输入信号,处理与该输入信号相关联的信息,并基于至少与该输入信号相关联的信息生成栅极驱动信号,以接通或关断晶体管从而影响与电源变换系统的次级绕组相关联的电流。基于至少与该输入信号相关联的信息生成栅极驱动信号,以接通或关断晶体管从而影响与电源变换系统的次级绕组相关联的电流的过程包括:如果输入信号大于第一阈值,则生成处于第一逻辑电平的栅极驱动信号以关断晶体管,而如果输入信号从大于第二阈值的第一值变为小于第二阈值的第二值,则将栅极驱动信号从第一逻辑电平变为第二逻辑电平以接通晶体管。

在另一实施例中,用于调节电源变换系统的方法包括:接收至少输入信号,该输入信号正比于与电源变换系统的次级绕组相关联的输出电压,处理与该输入信号相关联的信息,并基于至少与该输入信号相关联的信息生成栅极驱动信号,以接通或关断晶体管从而影响与电源变换系统的次级绕组相关联的电流。基于至少与该输入信号相关联的信息生成栅极驱动信号,以接通或关断晶体管从而影响与电源变换系统的次级绕组相关联的电流的过程包括:只有在输入信号从大于第一阈值的第一值变为小于第一阈值的第二值时,才生成栅极驱动信号的脉冲以在与该脉冲相关联的脉冲时段期间接通晶体管。

在另一实施例中,用于调节电源变换系统的方法包括:接收输入信号,处理与输入信号相关联的信息,并确定输入信号是否大于第一阈值。该方法还包括:基于至少与输入信号相关联的信息生成比较信号,确定输入信号是否从大于第二阈值的第一值变为小于第二阈值的第二值,并基于至少与输入信号相关联的信息生成检测信号。此外,该方法包括:基于至少与比较信号和检测信号相关联的信息输出栅极驱动信号,以接通或关断晶体管从而影响与电源变换系统的次级绕组相关联的电流。基于至少与比较信号和检测信号相关联的信息输出栅极驱动信号,以接通或关断晶体管从而影响与电源变换系统的次级绕组相关联的电流的过程包括:如果比较信号指示输入信号大于第一阈值,则生成处于第一逻辑电平的栅极驱动信号以关断晶体管,而如果检测信号指示输入信号从大于第二阈值的第一值变为小于第二阈值的第二值,则将栅极驱动信号从第一逻辑电平变为第二逻辑电平以接通晶体管。

在另一实施例中,用于调节电源变换系统的方法包括:接收输入信号,处理与输入信号相关联的信息,并确定输入信号是大于还是小于阈值。该方法还包括:基于至少与第一输入信号相关联的信息生成比较信号,接收比较信号,并处理与比较信号相关联的信息。此外,该方法包括:基于至少与比较信号相关联的信息生成脉冲信号,接收脉冲信号,处理与该脉冲信号相关联的信息,并基于至少与该脉冲信号相关联的信息生成栅极驱动信号,以接通或关断晶体管从而影响与电源变换系统的次级绕组相关联的电流。基于至少与比较信号相关联的信息生成脉冲信号的过程包括:只有比较信号指示输入信号从大于阈值的第一值变为小于阈值的第二值时,才生成脉冲信号的第一脉冲。基于至少与该脉冲信号相关联的信息生成栅极驱动信号,以接通或关断晶体管从而影响与电源变换系统的次级绕组相关联的电流的过程包括:响应于脉冲信号的第一脉冲,生成栅极驱动信号的第二脉冲以在与第二脉冲相关联的脉冲时段期间接通晶体管。

根据另一实施例,用于调节电源变换系统的系统控制器包括第一控制器端子和第二控制器端子。此外,该系统控制器被配置为在第一控制器端子接收输入信号,并且至少部分基于该输入信号,在第二控制器端子生成驱动信号,以接通或关断晶体管从而影响与电源变换系统的次级绕组相关联的电流。此外,该系统控制器还被配置为:确定该输入信号在第一时刻是否大于第一阈值;响应于该输入信号被确定为在第一时刻大于第一阈值,确定该输入信号在第二时刻是否小于第二阈值;并且响应于该输入信号被确定为在第二时刻小于第二阈值,将第二控制器端子处的驱动信号从第一逻辑电平变为第二逻辑电平。此外,第二时刻在第一时刻之后。

根据另一实施例,用于调节电源变换系统的系统控制器包括第一控制器端子和第二控制器端子。此外,该系统控制器被配置为在第一控制器端子接收输入信号,并且至少部分基于该输入信号,在第二控制器端子生成驱动信号以接通或关断晶体管,从而以影响与电源变换系统的次级绕组相关联的电流。此外,该系统控制器还被配置为:确定该输入信号是否在比预定持续时间更长的时间段内保持大于第一阈值,并且响应于该输入信号被确定为在比预定持续时间更长的时间段内保持大于第一阈值,确定该输入信号在该时间段之后的某时刻是否小于第二阈值。此外,该系统控制器还被配置为:响应于该输入信号被确定为在该时刻小于第二阈值,将第二控制器端子处的驱动信号从第一逻辑电平变为第二逻辑电平。

根据另一实施例,用于调节电源变换系统的系统控制器包括第一控制器端子和第二控制器端子。此外,该系统控制器被配置为在第一控制器端子接收输入信号,并且至少部分基于该输入信号,在第二控制器端子生成驱动信号以接通或关断晶体管从而影响与电源变换系统的次级绕组相关联的电流。此外,该系统控制器还被配置为:确定从该输入信号变得大于第一阈值的第一时刻到该输入信号变得小于第二阈值的第二时刻的时间间隔是否比预定持续时间长,并且响应于该时间间隔被确定为比预定持续时间长,确定该输入信号在该时间间隔之后的某时刻是否小于第三阈值。此外,该系统控制器还被配置为:响应于该输入信号被确定为在该时刻小于第三阈值,将第二控制器端子处的驱动信号从第一逻辑电平变为第二逻辑电平。

根据另一实施例,用于调节电源变换系统的系统控制器包括第一控制器端子和第二控制器端子。此外,该系统控制器被配置为在第一控制器端子接收输入信号,并且至少部分基于该输入信号,在第二控制器端子生成驱动信号以接通或关断晶体管从而影响与电源变换系统的次级绕组相关联的电流。此外,该系统控制器还被配置为:确定该输入信号是否大于第一阈值;确定该输入信号是否在比第一预定持续时间更长的时间段内保持大于第二阈值;并且确定从该输入信号变得大于第三阈值的第一时刻到该输入信号变得小于第四阈值的第二时刻的时间间隔是否比第二预定持续时间长。此外,该系统控制器还被配置为:响应于该输入信号被确定为大于第一阈值、该输入信号被确定为在比第一预定持续时间更长的时间段内保持大于第二阈值、或该时间间隔被确定为比第二预定持续时间长,确定该输入信号是否小于第五阈值,并且响应于该输入信号被确定为小于第五阈值,将第二控制器端子处的驱动信号从第一逻辑电平变为第二逻辑电平。

根据另一实施例,用于调节电源变换系统的方法包括:接收输入信号,处理与该输入信号相关联的信息,并至少部分基于该输入信号生成驱动信号以接通或关断晶体管从而影响与电源变换系统的次级绕组相关联的电流。此外,处理与该输入信号相关联的信息包括:确定该输入信号在第一时刻是否大于第一阈值。此外,至少部分基于该输入信号生成驱动信号,以接通或关断晶体管从而影响与电源变换系统的次级绕组相关联的电流包括:响应于该输入信号被确定为在第一时刻大于第一阈值,确定该输入信号在第二时刻是否小于第二阈值,并且响应于该输入信号被确定为在第二时刻小于第二阈值,将驱动信号从第一逻辑电平变为第二逻辑电平。此外,第二时刻在第一时刻之后。

根据另一实施例,用于调节电源变换系统的方法包括:接收输入信号,处理与该输入信号相关联的信息,并至少部分基于该输入信号生成驱动信号,以接通或关断晶体管从而影响与电源变换系统的次级绕组相关联的电流。此外,处理与该输入信号相关联的信息包括:确定该输入信号是否在比预定持续时间更长的时间段内保持大于第一阈值。此外,至少部分基于该输入信号生成驱动信号,以接通或关断晶体管从而影响与电源变换系统的次级绕组相关联的电流包括:响应于该输入信号被确定为在比预定持续时间更长的时间段内保持大于第一阈值,确定该输入信号在该时间段之后的某时刻是否小于第二阈值,并且响应于该输入信号被确定为在该时刻小于第二阈值,将驱动信号从第一逻辑电平变为第二逻辑电平。

根据另一实施例,用于调节电源变换系统的方法包括:接收输入信号,处理与该输入信号相关联的信息,并至少部分基于该输入信号生成驱动信号,以接通或关断晶体管从而影响与电源变换系统的次级绕组相关联的电流。此外,处理与该输入信号相关联的信息包括:确定从该输入信号变得大于第一阈值的第一时刻到该输入信号变得小于第二阈值的第二时刻的时间间隔是否比预定持续时间长。此外,至少部分基于该输入信号生成驱动信号,以接通或关断晶体管从而影响与电源变换系统的次级绕组相关联的电流包括:响应于该时间间隔被确定为比预定持续时间长,确定该输入信号在该时间间隔之后的某时刻是否小于第三阈值,并且响应于该输入信号被确定为在该时刻小于第三阈值,将驱动信号从第一逻辑电平变为第二逻辑电平。

根据另一实施例,用于调节电源变换系统的方法包括:接收输入信号,处理与该输入信号相关联的信息,并至少部分基于该输入信号生成驱动信号,以接通或关断晶体管从而影响与电源变换系统的次级绕组相关联的电流。此外,处理与该输入信号相关联的信息包括:确定该输入信号是否大于第一阈值;确定该输入信号是否在比第一预定持续时间更长的时间段内保持大于第二阈值;以及确定从该输入信号变得大于第三阈值的第一时刻到该输入信号变得小于第四阈值的第二时刻的时间间隔是否比第二预定持续时间长。此外,至少部分基于该输入信号生成驱动信号,以接通或关断晶体管从而影响与电源变换系统的次级绕组相关联的电流包括:响应于该输入信号被确定为大于第一阈值,该输入信号被确定为在比第一预定持续时间更长的时间段内保持大于第二阈值,或该时间间隔被确定为比第二预定持续时间长,确定该输入信号是否小于第五阈值,并且响应于该输入信号被确定为小于第五阈值,将驱动信号从第一逻辑电平变为第二逻辑电平。

根据另一实施例,用于调节电源变换器的系统控制器包括第一控制器端子和第二控制器端子。该系统控制器被配置为:在第一控制器端子处接收输入信号,并至少部分基于输入信号,在第二控制器端子处生成驱动信号,以接通或关断晶体管从而影响与电源变换器的次级绕组相关联的电流。另外,系统控制器还被配置为:确定输入信号在等于或长于第一预定持续时间的第一时段内是否保持大于第一阈值;并且响应于输入信号未被确定为在等于或长于所述第一预定持续时间的第一时段内保持大于第一阈值,利用第一方案进行操作。另外,利用第一方案进行操作,该系统控制器还被配置为:确定输入信号在等于或长于第二预定持续时间的第二时段内是否保持小于第二阈值;响应于输入信号被确定为在等于或长于所述第二预定持续时间的第二时段内保持小于第二阈值,将第二控制器端子处的驱动信号从第一逻辑电平变为第二逻辑电平。第一预定持续时间大于零,并且第二预定持续时间大于零。

根据另一实施例,用于调节电源变换器的系统控制器包括第一控制器端子和第二控制器端子。该系统控制器被配置为:在第一控制器端子处接收输入信号,并且至少部分基于输入信号,在第二控制器端子处生成驱动信号,以接通或关断晶体管从而影响与电源变换器的次级绕组相关联的电流。另外,该系统控制器还被配置为:确定输入信号在等于或长于第一预定持续时间的第一时段内是否保持小于或等于第一阈值且大于第二阈值,第二阈值小于第一阈值;并且响应于输入信号未被确定为在等于或长于第一预定持续时间的第一时段内保持小于或等于第一阈值且大于第二阈值,利用第一方案进行操作。另外,利用第一方案进行操作,该系统控制器还被配置为:确定输入信号在等于或长于第二预定持续时间的第二时段内是否保持小于第三阈值;响应于输入信号被确定为在等于或长于第二预定持续时间的第二时段内保持小于第三阈值,将第二控制器端子处的驱动信号从第一逻辑电平变为第二逻辑电平。第一预定持续时间大于零,并且第二预定持续时间大于零。

根据另一实施例,用于调节电源变换器的系统控制器包括第一控制器端子和第二控制器端子。该系统控制器被配置为:在第一控制器端子处接收输入信号,并且至少部分基于输入信号,在第二控制器端子处生成驱动信号,以接通或关断晶体管从而影响与电源变换器的次级绕组相关联的电流。另外,系统控制器还被配置为:确定输入信号在等于或长于第一预定持续时间的第一时段内是否保持大于第一阈值,并且确定输入信号在等于或长于第二预定持续时间的第二时段内是否保持大于第二阈值。第二阈值小于第一阈值,第二预定持续时间长于第一预定持续时间。另外,该系统控制器还被配置为:响应于输入信号未被确定为在等于或长于第一预定持续时间的第一时段内保持大于第一阈值,并且输入信号未被确定为在等于或长于第二预定持续时间的第二时段内保持大于第二阈值,利用第一方案进行操作。另外,利用第一方案进行操作,该系统控制器还被配置为:确定输入信号在等于或长于第三预定持续时间的第三时段内是否保持小于第三阈值;并且响应于输入信号被确定为在等于或长于第三持续时间的第三时段内保持小于第三阈值,将第二控制器端子处的驱动信号从第一逻辑电平变为第二逻辑电平。第一预定持续时间大于零,第二预定持续时间大于零,并且第三预定持续时间大于零。

根据另一实施例,用于调节电源变换器的系统控制器包括第一控制器端子和第二控制器端子。该系统控制器被配置为:在第一控制器端子处接收输入信号,并且至少部分基于输入信号,在第二控制器端子处生成驱动信号,以接通或关断晶体管从而影响与电源变换器的次级绕组相关联的电流。另外,该系统控制器还被配置为:确定输入信号在等于或长于第一预定持续时间的第一时段内是否保持大于第一阈值,并且确定输入信号在等于或长于第二预定持续时间的第二时段内是否保持大于第二阈值。另外,系统控制器还被配置为:响应于输入信号未被确定为在等于或长于第一预定持续时间的第一时段内保持大于第一阈值,并且输入信号未被确定为在等于或长于第二预定持续时间的第二时段内保持大于第二阈值,利用第一方案进行操作。第二阈值小于第一阈值,并且第二预定持续时间长于第一预定持续时间。第一预定持续时间大于零,并且第二预定持续时间大于零。第一阈值在幅度上随着输入信号改变,第二阈值在幅度上随着输入信号改变。

根据另一实施例,用于调节电源变换器的系统控制器包括第一控制器端子和第二控制器端子。该系统控制器被配置为:在第一控制器端子处接收输入信号,并且至少部分基于输入信号,在第二控制器端子处生成驱动信号,以接通或关断晶体管从而影响与电源变换器的次级绕组相关联的电流。另外,该系统控制器还被配置为:确定输入信号在等于或长于第一预定持续时间的第一时段内是否保持大于第一阈值,并且确定输入信号在等于或长于第二预定持续时间的第二时段内是否保持大于第二阈值。另外,该系统控制器还被配置为:响应于输入信号未被确定为在等于或长于第一预定持续时间的第一时段内保持大于第一阈值,并且输入信号未被确定为在等于或长于第二预定持续时间的第二时段内保持大于第二阈值,利用第一方案进行操作。第二阈值小于第一阈值,并且第二预定持续时间长于第一预定持续时间。第一预定持续时间大于零,第二预定持续时间大于零,第一预定持续时间在幅度上随着输入信号改变,并且第二预定持续时间在幅度上随着输入信号改变。

根据另一实施例,用于调节电源变换器的方法包括:接收输入信号;处理与输入信号相关联的信息;以及至少部分基于输入信号生成驱动信号,以接通或关断晶体管从而影响与电源变换器的次级绕组相关联的电流。处理与输入信号相关联的信息包括:确定输入信号在等于或长于第一预定持续时间的第一时段内是否保持大于第一阈值;并且响应于输入信号未被确定为在等于或长于第一预定持续时间的第一时段内保持大于第一阈值,利用第一方案进行操作。至少部分基于输入信号生成驱动信号,以接通或关断晶体管从而影响与电源变换器的次级绕组相关联的电流包括:响应于利用第一方案进行操作,确定输入信号在等于或长于第二预定持续时间的第二时段内是否保持小于第二阈值;并且响应于输入信号被确定为在等于或长于第二预定持续时间的第二时段内保持小于第二阈值,将驱动信号从第一逻辑电平变为第二逻辑电平。第一预定持续时间大于零,并且第二预定持续时间大于零。

根据另一实施例,用于调节电源变换器的方法包括:接收输入信号;处理与输入信号相关联的信息;以及至少部分基于输入信号生成驱动信号,以接通或关断晶体管从而影响与电源变换器的次级绕组相关联的电流。处理与输入信号相关联的信息包括:确定输入信号在等于或长于第一预定持续时间的第一时段内是否保持小于或等于第一阈值且大于第二阈值,第二阈值小于第一阈值;并且响应于输入信号未被确定为在等于或长于第一预定持续时间的第一时段内保持小于或等于第一阈值且大于第二阈值,利用第一方案进行操作。至少部分基于输入信号生成驱动信号,以接通或关断晶体管从而影响与电源变换器的次级绕组相关联的电流包括:响应于利用第一方案进行操作,确定输入信号在等于或长于第二预定持续时间的第二时段内是否保持小于第三阈值;并且响应于输入信号被确定为在等于或长于第二预定持续时间的第二时段内保持小于第三阈值,将驱动信号从第一逻辑电平变为第二逻辑电平。第一预定持续时间大于零,并且第二预定持续时间大于零。

根据另一实施例,用于调节电源变换器的方法包括:接收输入信号;处理与输入信号相关联的信息;以及至少部分基于输入信号生成驱动信号,以接通或关断晶体管从而影响与电源变换器的次级绕组相关联的电流。处理与输入信号相关联的信息包括:确定输入信号在等于或长于第一预定持续时间的第一时段内是否保持大于第一阈值;确定输入信号在等于或长于第二预定持续时间的第二时段内是否保持大于第二阈值,第二阈值小于第一阈值,第二预定持续时间长于第一预定持续时间;并且响应于输入信号未被确定为在等于或长于第一预定持续时间的第一时段内保持大于第一阈值,且输入信号未被确定为在等于或长于第二预定持续时间的第二时段内保持大于第二阈值,利用第一方案进行操作。至少部分基于输入信号生成驱动信号,以接通或关断晶体管从而影响与电源变换器的次级绕组关联的电流包括:响应于利用第一方案进行操作,确定所述输入信号在等于或长于第三预定持续时间的第三时段内是否保持小于第三阈值;并且响应于输入信号被确定为在等于或长于第三预定持续时间的第三时段内保持小于所述第三阈值,将驱动信号从第一逻辑电平变为第二逻辑电平。第一预定持续时间大于零,第二预定持续时间大于零,并且第三预定持续时间大于零。

根据另一实施例,用于调节电源变换器的方法包括:接收输入信号;处理与输入信号相关联的信息;以及至少部分基于输入信号生成驱动信号,以接通或关断晶体管从而影响与电源变换器的次级绕组相关联的电流。处理与输入信号相关联的信息包括:确定输入信号在等于或长于第一预定持续时间的第一时段内是否保持大于第一阈值;确定输入信号在等于或长于第二预定持续时间的第二时段内是否保持大于第二阈值;并且响应于输入信号未被确定为在等于或长于第一预定持续时间的第一时段内保持大于第一阈值,且输入信号未被确定为在等于或长于第二预定持续时间的第二时段内保持大于第二阈值,利用第一方案进行操作。第二阈值小于第一阈值,第二预定持续时间长于第一预定持续时间。第一预定持续时间大于零,并且第二预定持续时间大于零。第一阈值在幅度上随着输入信号改变,并且第二阈值在幅度上随着输入信号改变。

根据另一实施例,用于调节电源变换器的方法包括:接收输入信号;处理与输入信号相关联的信息;以及至少部分基于输入信号生成驱动信号,以接通或关断晶体管从而影响与电源变换器的次级绕组相关联的电流。处理与输入信号相关联的信息包括:确定输入信号在等于或长于第一预定持续时间的第一时段内是否保持大于第一阈值;确定输入信号在等于或长于第二预定持续时间的第二时段内是否保持大于第二阈值;并且响应于输入信号未被确定为在等于或长于第一预定持续时间的第一时段内保持大于第一阈值,且输入信号未被确定为在等于或长于第二预定持续时间的第二时段内保持大于第二阈值,利用第一方案进行操作。第二阈值小于第一阈值,并且第二预定持续时间长于第一预定持续时间。第一预定持续时间大于零,第二预定持续时间大于零,第一预定持续时间在幅度上随着输入信号改变,且第二预定持续时间在幅度上随着输入信号改变。

取决于实施例,这些益处中的一个或多个益处可以被实现。参考下面的附图和详细描述将完全理解这些益处和本发明的各种附加的目标、特征和优点。

附图说明

图1是示出了传统反激式电源变换系统的简化图。

图2(a)是示出了另一传统反激式电源变换系统的简化图。

图2(b)是以断续传导模式(dcm)操作的、如图2(a)所示的反激式电源变换系统的简化传统时序图。

图3是示出了具有次级侧同步整流器(sr)的传统电源变换系统的简化图。

图4(a)是根据本发明的实施例示出了具有整流电路的电源变换系统的简化图。

图4(b)是根据本发明的另一实施例示出了具有整流电路的电源变换系统的简化图。

图5是根据本发明的实施例,以断续传导模式(dcm)操作的、如图4(a)所示的电源变换系统的简化时序图。

图6是根据本发明的实施例,示出了作为如图4(a)所示的电源变换系统的一部分的次级控制器的某些组件的简化图。

图7是根据本发明的实施例,包括如图6所示的次级控制器并且以断续传导模式(dcm)进行操作的、如图4(a)所示的电源变换系统的简化时序图。

图8是根据本发明的另一实施例,以断续传导模式(dcm)操作的、如图4(a)所示的电源变换系统300的简化时序图。

图9是根据本发明的另一实施例,以断续传导模式(dcm)操作的、如图4(a)所示的电源变换系统300的简化时序图。

图10是根据本发明的另一实施例,以断续传导模式(dcm)操作的、如图4(a)所示的电源变换系统300的简化时序图。

图11是根据本发明的另一实施例,示出了作为电源变换系统300的一部分的次级控制器308的某些组件的简化图。

图12是根据本发明的一个实施例,示出了用于使能作为电源变换系统300的一部分的次级控制器308的下降沿检测组件1110的方法的简化图。

图13是根据本发明的一个实施例,示出了具有次级侧同步整流器(sr)的电源变换系统的简化图。

图14是根据本发明的一个实施例,示出了用于如图13中所示的次级侧同步整流器(sr)控制器的接通方案从慢接通方案变为快接通方案的一个或多个预定条件的简化图。

图15是根据本发明的另一个实施例,示出了如图13中所示的次级侧同步整流器(sr)控制器的接通方案从慢接通方案变为快接通方案的一个或多个预定条件的简化图。

图16是根据本发明的一些实施例,示出了如图13中所示的次级侧同步整流器(sr)控制器的确定接通方案的方法的简化图。

图17是根据本发明的某些实施例,示出了如图13中所示的次级侧同步整流器(sr)控制器的确定接通方案的方法的简化图。

图18是根据本发明的一个实施例,示出了如图13中所示的电源变换系统的次级侧同步整流器(sr)控制器的某些组件的简化图。

具体实施方式

本发明涉及集成电路。更具体地,本发明提供了利用输出检测和同步整流方案的系统和方法。仅通过示例,本发明已经应用于电源变换系统。但是将认识到,本发明具有更宽的应用范围。

图4(a)是根据本发明的实施例示出了具有整流电路的电源变换系统的简化图。该图仅仅是示例,其不应该过度地限制权利要求的范围。本领域的普通技术人员将认识到许多变更、替换和修改。电源变换系统300包括:控制器302,初级绕组304,次级绕组306,辅助绕组324,整流电路301,二极管320,电流感测电阻器328,电容器312和380,电阻器314、316、322和326,以及功率开关330。整流电路301包括:次级控制器308、电阻器318和晶体管310。次级控制器308包括端子390、392、394、396和398。例如,晶体管310是mosfet。在另一示例中,功率开关330是晶体管。

根据一个实施例,当功率开关330闭合(例如,接通)时,能量被存储在包括初级绕组304和次级绕组306的变压器中。例如,当功率开关330断开(例如,关断)时,存储的能量被转移到次级侧,并且辅助绕组324的电压映射次级侧上的输出电压350。在另一示例中,控制器302从包括电阻器322和326的分压器接收用于输出电压调节的反馈信号360。在另一示例中,在能量转移的过程(例如,退磁过程)中,晶体管310被接通,并且次级电流352的至少一部分流过晶体管310。在另一示例中,晶体管310的导通电阻非常小(例如,在几十毫欧的范围内)。在另一示例中,当导通时,晶体管310上的电压下降远远小于整流二极管(例如,二极管124或二极管260)上的电压下降,因此电源变换系统300的功率损耗与系统100或系统200相比大大降低。

根据另一实施例,在能量转移过程(例如,退磁过程)的结束处,次级电流352具有低值(例如,几乎为零)。例如,晶体管310被关断以防止剩余电流从输出端351通过晶体管310流到地。在另一示例中,当晶体管310接通时,功率开关330保持关断(例如,断开)。在另一示例中,次级控制器308接收指示晶体管310的端子364(例如,晶体管310的漏极端)处的电压的电压信号362(例如,vdr),并且(例如,在端子g2处)提供信号366以驱动晶体管310。

如上面所讨论的和在这里进一步强调的那样,图4(a)仅仅是示例,其不应该过度地限制权利要求的范围。本领域的普通技术人员将认识到许多变更、替换和修改。例如,控制器302和次级控制器308在不同的芯片上。在另一示例中,次级控制器308和晶体管310在不同的芯片上,该不同芯片是多芯片封装的部分。在另一示例中,次级控制器308和晶体管310集成在同一芯片上。

图4(b)是根据本发明的另一实施例示出了具有整流电路的电源变换系统的简化图。该图仅仅是示例,其不应该过度地限制权利要求的范围。本领域的普通技术人员将认识到许多变更、替换和修改。电源变换系统400包括:控制器402,初级绕组404,次级绕组406,第一辅助绕组424,第二辅助绕组425,整流电路401,二极管420和474,电容器412、476和478,电流感测电阻器428,电阻器414、416、470和472,以及功率开关430。整流电路401包括:次级控制器408、电阻器418和晶体管410。例如,晶体管410是mosfet。在另一示例中,功率开关430是晶体管。在另一示例中,整流电路401与整流电路301相同。

根据一个实施例,当功率开关430闭合(例如,接通)时,能量被存储在包括初级绕组404和次级绕组406的变压器中。例如,当功率开关430断开(例如,关断)时,存储的能量被转移到次级侧,并且第二辅助绕组425的电压映射次级侧上的输出电压450。在另一示例中,控制器402从包括电阻器470和472的分压器接收用于输出电压调节的反馈信号460。在另一示例中,在能量转移的过程(例如,退磁过程)中,晶体管410被接通,并且次级电流452的至少一部分流过晶体管410。在另一示例中,晶体管410的导通电阻非常小(例如,在几十毫欧的范围内)。

根据另一实施例,在能量转移过程(例如,退磁过程)的结束处,次级电流452具有低值(例如,几乎为零)。例如,晶体管410被关断以防止反向电流从输出端通过晶体管410流到地。在另一示例中,当晶体管410接通时,功率开关430保持关断(例如,断开)。在另一示例中,次级控制器408(例如,在端子dr处)接收指示晶体管410的端子464(例如,晶体管410的漏极端)处的电压的电压信号462,并且(例如,在端子g2处)提供信号466以驱动晶体管410。

如上面所讨论的和在这里进一步强调的那样,图4(b)仅仅是示例,其不应该过度地限制权利要求的范围。本领域的普通技术人员将认识到许多变更、替换和修改。例如,控制器402和次级控制器408在不同的芯片上。在另一示例中,次级控制器408和晶体管410在不同的芯片上,该不同芯片是多芯片封装的部分。在另一示例中,次级控制器408和晶体管410集成在同一芯片上。

图5是根据本发明的实施例,以断续传导模式(dcm)操作的、如图4(a)所示的电源变换系统300的简化时序图。该图仅仅是示例,其不应该过度地限制权利要求的范围。本领域的普通技术人员将认识到许多变更、替换和修改。例如,波形502将功率开关330接通或关断表示为时间函数,波形504将次级电流352表示为时间函数,而波形506将反馈信号360表示为时间函数。此外,波形508将电压信号362(例如,在端子dr处)表示为时间函数,波形510将电压信号366(例如,在端子g2处)表示为时间函数,波形512将流过晶体管310的沟道电流368表示为时间函数,而波形514将流过晶体管310的体二极管(例如,寄生二极管)的体二极管电流370表示为时间函数。

例如,开关330的开关周期包括开关330闭合(例如,接通)的接通时间段和开关330断开(例如,关断)的关断时间段。在另一示例中,如图5所示,开关330的接通时间段(例如,ton)开始于时刻t4,结束于时刻t5;开关330的关断时间段(例如,toff)开始于时刻t5,结束于时刻t9。与包括初级绕组304和次级绕组306相关联的退磁时段(例如,tdemag)开始于时刻t5,结束于时刻t8。在另一示例中,t4≤t5≤t6≤t7≤t8≤t9。

根据一个实施例,在接通时间段(例如,ton)期间,开关330闭合(例如,接通),如波形502所示,能量被存储在包括初级绕组304和次级绕组306的变压器中。例如,次级电流352具有低值516(例如,几乎为零),如波形504所示。在另一示例中,由次级控制器308接收的电压信号362(例如,vdr)具有高于零的值518(例如,如波形508所示)。在另一示例中,信号366处于逻辑低电平(例如,如波形510所示),并且晶体管310关断。在另一示例中,在接通时间段(例如,ton)期间,沟道电流368具有低值520(例如,几乎为零,如波形512所示),并且体二极管电流370具有低值522(例如,几乎为零,如波形514所示)。

根据另一实施例,在接通时间段的结束处(例如,在t5处),开关330断开(例如,关断),如波形502所示,并且能量被转移到次级侧。例如,次级电流352从值516增大到值524(例如,在t5处),如波形504所示。在另一示例中,电压信号362(例如,vdr)从值518减小到值526(例如,如波形508所示)。在另一示例中,值526低于第一阈值电压528(例如,vth1)和第二阈值电压530(例如,vth2)二者。在另一示例中,第一阈值电压528(例如,vth1)和第二阈值电压530(例如,vth2)二者均低于地电压372(例如,零伏)。在另一示例中,晶体管310的体二极管开始导通,并且体二极管电流370从值522增加到值529(例如,如波形514所示)。此后,信号366从逻辑低电平变为逻辑高电平(例如,在t6处,如波形510所示),并且在某些实施例中,晶体管310被接通。例如,沟道电流368从值520增加到值525(例如,在t6处,如波形512所示)。在另一示例中,在电压信号362(例如,vdr)从值518减小到值526的时刻与信号366从逻辑低电平变为逻辑高电平的时刻之间存在延时(例如,td)。在另一示例中,该延时(例如,td)为零。

根据另一实施例,在退磁时段(例如,tdemag)中,开关330保持断开(例如,关断),如波形502所示。例如,次级电流352从值524下降,如波形504所示。在另一示例中,如果电压信号362(例如,vdr)大于第一阈值电压528(例如,在t7处,如波形508所示),则信号366从逻辑高电平变为逻辑低电平(例如,如波形510所示)。在另一示例中,电压信号362(例如,vdr)再次下降为变得低于第一阈值信号528(例如,在t8处,如波形508所示)。在另一示例中,晶体管310被关断,并且沟道电流368减小到低值534(例如,几乎为零,如波形512所示)。在另一示例中,体二极管电流370流过晶体管310的体二极管,并减小到低值(例如,在t9处几乎为零,如波形514所示)。在另一示例中,退磁时段在时刻t9结束。在另一示例中,紧接时刻t9,电压信号362增加,如波形508的上升沿所示,并且该上升沿即使被检测到也不会被用于确定电源变换系统300的开关频率(例如,负载条件)。在另一示例中,次级电流352等于沟道电流368和体二极管电流370的和。因此,在某些实施例中,波形512(例如,在t5和t9之间)的一部分和波形514(例如,在t5和t9之间)的一部分的结合等于波形504(例如,在t5和t9之间)的一部分。

根据本发明的另一实施例,图5是以断续传导模式(dcm)操作的示于图4(b)中的电源变换系统400的简化时序图。例如,波形502将功率开关430接通或关断表示为时间函数,波形504将次级电流452表示为时间函数,而波形506将反馈信号460表示为时间函数。此外,波形508将电压信号462(例如,在端子dr处)表示为时间函数,波形510将电压信号466(例如,在端子g2处)表示为时间函数,波形512将流过晶体管410的沟道电流468表示为时间函数,而波形514将流过晶体管410的体二极管(例如,寄生二极管)的体二极管电流480表示为时间函数。

如上面所讨论的和在这里进一步强调的那样,图4仅仅是示例,其不应该过度地限制权利要求的范围。本领域的普通技术人员将认识到许多变更、替换和修改。例如,以其他模式(例如,准谐振模式)操作的、示于图4(a)中的电源变换系统300或示于图4(b)中的电源变换系统400也能够实现图4所示的方案。

在某些实施例中,如图5所示的方案是以连续传导模式实现的。例如,如果次级控制器308检测到信号362(例如,vdr)的下降沿,则次级控制器308改变信号366以接通晶体管310。在另一示例中,控制器302在退磁时段结束(例如,次级电流352大于零)之前接通晶体管310,并且作为响应,信号362(例如,vdr)增大。在另一示例中,次级控制器308检测到信号362的上升沿,并且改变信号366以关断晶体管310。

图6是根据本发明的实施例,示出了作为电源变换系统300的一部分的次级控制器308的某些组件的简化图。该图仅仅是示例,其不应该过度地限制权利要求的范围。本领域的普通技术人员将认识到许多变更、替换和修改。次级控制器308包括:钳位组件602、补偿组件(offsetcomponent)604、上升沿检测组件606、比较器608和624、下降沿检测组件610、时序控制器612、逻辑控制组件614、栅极驱动器616、轻载检测器618、信号发生器620、振荡器622、欠压锁定组件628、以及参考信号发生器626。例如,次级控制器308的一些组件被用于同步整流,包括:钳位组件602、补偿组件604、上升沿检测组件606、比较器608、下降沿检测组件610、时序控制器612、逻辑控制组件614、以及栅极驱动器616。在另一示例中,次级控制器308的某些组件被用于输出电压检测和控制,包括:轻载检测器618、信号发生器620、振荡器622、参考信号发生器626、逻辑控制组件614、以及栅极驱动器616。在另一示例中,次级控制器308中用于输出电压检测和控制的组件和次级控制器308中用于同步整流的组件被集成在同一芯片上。

图7是根据本发明的实施例,包括如图6所示的次级控制器308并且以断续传导模式(dcm)进行操作的电源变换系统300的简化时序图。该图仅仅是示例,其不应该过度地限制权利要求的范围。本领域的普通技术人员将认识到许多变更、替换和修改。例如,波形702将功率开关330接通或关断表示为时间函数,波形704将反馈信号360表示为时间函数,而波形706将电压信号362(例如,在端子390处)表示为时间函数。此外,波形708将信号366(例如,在端子392处)表示为时间函数,波形710将流过晶体管310的沟道电流368表示为时间函数,而波形712将指示输出电压350的电压信号388(例如,在端子398处)表示为时间函数。

根据一个实施例,钳位组件602从端子390(例如,端子dr)接收电压信号362(例如,vdr)。例如,上升沿检测组件606、比较器608和下降沿检测组件610接收信号658,该信号658等于由补偿组件604修改的电压信号362。在另一示例中,上升沿检测组件606、比较器608和下降沿检测组件610基于至少与信号658相关联的信息分别输出信号670、660和650。在另一示例中,时序控制器612接收信号670、660和650,并向逻辑控制器614输出信号672以便驱动晶体管310。在一些实施例中,补偿组件604被省去。

根据另一实施例,在时刻t16之前,电源变换系统300在无载/轻载条件下,并且系统300的开关频率保持较低(例如,低于阈值)。例如,在接通时间段(例如,在时刻t11和时刻t12之间)中,开关330闭合(例如,接通),如波形702所示,并且能量被存储在包括初级绕组304和次级绕组306的变压器中。在另一示例中,电压信号362(例如,在端子dr处)具有值714(例如,如波形706所示),并且被钳位组件602钳位。在另一示例中,信号366(例如,在端子g2处)处于逻辑低电平(例如,如波形708所示),并且晶体管310关断。在另一示例中,在接通时间段(例如,ton)中,沟道电流368具有低值716(例如,几乎为零,如波形710所示)。在另一示例中,电压信号388(例如,vs)具有值718(例如,如波形712所示)。

根据另一实施例,在接通时间段的结束处(例如,在t12处),开关330断开(例如,关断),如波形702所示,并且能量被转移到次级侧。例如,电压信号362从值714减小到值720(例如,如波形706所示)。在另一示例中,值720低于第三阈值电压722(例如,vth3)和第四阈值电压724(例如,vth4)二者。在另一示例中,第三阈值电压722(例如,vth3)和第四阈值电压724(例如,vth4)二者均低于地电压372。在另一示例中,晶体管310的体二极管开始导通,并且体二极管电流370在大小上增加。此后,信号366从逻辑低电平变为逻辑高电平(例如,在t13处,如波形708所示),并且在某些实施例中,晶体管310被接通。例如,第三阈值电压722(例如,vth3)和第四阈值电压724(例如,vth4)分别与第一阈值电压528和第二阈值电压530相同。

根据另一实施例,当电压信号362从值714减小到值720(例如,如波形706所示)时,下降沿检测组件610检测到电压信号362的下降,并且改变信号650以接通晶体管310。例如,作为响应,沟道电流368从值716增大到值726(例如,在t13处,如波形710所示)。在另一示例中,晶体管310的漏极端和源极端之间的电压下降基于以下公式确定:

vds_m2=-isec×rds_on(公式1)

其中,vds_m2表示晶体管310的漏极端和源极端之间的电压下降,isec表示次级电流352,而rds_on表示晶体管310的导通电阻。

根据某些实施例,因为晶体管310的导通电阻非常小,所以晶体管310的漏极端和源极端之间的电压下降的大小远远小于整流二极管(例如,二极管124或二极管260)的正向电压。例如,当次级电流352变得很小(例如,接近零)时,晶体管310的漏极端和源极端之间的电压下降在大小上变得非常小,并且电压信号362在大小上非常小。在另一示例中,如果信号658在大小上大于参考信号652,则比较器608改变信号660以关断晶体管310。在另一示例中,信号366从逻辑高电平变为逻辑低电平(例如,在t14处,如波形708所示),并且晶体管310关断。在另一示例中,晶体管310的体二极管再次开始导通,并且体二极管电流370在大小上减小(例如,最终在t15处达到几乎为零)。因此,在一些实施例中,能量被完全传递到输出。

在一个实施例中,次级控制器308通过信号388(例如,vs)连续监测输出电压350。例如,比较器624接收参考信号680和信号388(例如,vs),并且输出信号682。在另一示例中,轻载检测器618从振荡器622接收时钟信号并且从时序控制器612接收信号676。在另一示例中,信号676指示信号362中的某些开关事件(例如,上升沿或下降沿)。在另一示例中,轻载检测器618输出指示电源变换系统300的开关频率的信号678。在另一示例中,信号发生器620接收信号678和信号682,并向逻辑控制组件614输出信号684以影响晶体管310的状态。

在另一实施例中,如果输出电压350在任意条件下(例如,当输出负载条件从无载/轻载条件变为满载条件时(例如,在t16和t17之间))下降到低于阈值电平,则输出电压350减小(例如,低于阈值电平)。例如,如果信号388(例如,vs)从在大小上大于参考信号680的第一值变为在大小上低于参考信号680的第二值(例如,在t16处,如波形712所示),则比较器624在信号682中生成脉冲以便在短时间段内接通晶体管310。在一些实施例中,如果信号678指示电源变换系统300在无载/轻载条件下,则信号发生器620在信号684中输出脉冲,并且作为响应,栅极驱动器616在信号366中生成脉冲730(例如,如波形708所示)。例如,信号362(例如,在端子dr处)减小到值728(例如,在t16和t17之间,如波形706所示)。在另一示例中,在与信号366中的脉冲730相关联的脉冲时段期间,晶体管310被接通,并且沟道电流368以不同方向(例如,从输出电容器312通过晶体管310到地)流动,如波形710所示。在另一示例中,反馈信号360在大小上增加,并形成脉冲(例如,在t16和t17之间,如波形704所示)。根据某些实施例,控制器302检测到反馈信号360的脉冲,并且作为响应,增大初级绕组304的峰值电流和开关频率以便向次级侧传递更多的能量。例如,输出电压350和电压信号388最终在大小上增加(例如,在t18处,如波形712所示)。

如上面所讨论的和在这里进一步强调的那样,图6和图7仅仅是示例,其不应该过度地限制权利要求的范围。本领域的普通技术人员将认识到许多变更、替换和修改。例如,次级控制器408与图6所示的次级控制器308相同。

在某些实施例中,图7是包括次级控制器408并且以断续传导模式(dcm)进行操作的电源变换系统400的简化时序图。例如,波形702将功率开关430接通或关断表示为时间函数,波形704将反馈信号460表示为时间函数,而波形706将电压信号462表示为时间函数。此外,波形708将信号466表示为时间函数,波形710将流过晶体管410的沟道电流468表示为时间函数,而波形712将指示输出电压450的电压信号488表示为时间函数。

在一些实施例中,以其他模式(例如,连续传导模式和临界传导模式(例如,准谐振模式))操作的作为电源变换系统300的一部分的次级控制器308或作为电源变换系统400的一部分的次级控制器408也可实现如图6和图7所示的方案。

根据另一实施例,用于调节电源变换系统的系统控制器包括第一控制器端子和第二控制器端子。该系统控制器被配置为在第一控制器端子接收至少输入信号,并且基于至少与该输入信号相关联的信息,在第二控制器端子生成栅极驱动信号以接通或关断晶体管从而影响与电源变换系统的次级绕组相关联的电流。该系统控制器还被配置为:如果输入信号大于第一阈值,则生成处于第一逻辑电平的栅极驱动信号以关断晶体管,而如果输入信号从大于第二阈值的第一值变为小于第二阈值的第二值,则将栅极驱动信号从第一逻辑电平变为第二逻辑电平以接通晶体管。例如,该系统根据图4(a)、图4(b)、图5、图6、和/或图7实现。

根据另一实施例,用于调节电源变换系统的系统控制器包括第一控制器端子和第二控制器端子。该系统控制器被配置为在第一控制器端子接收至少输入信号,该输入信号正比于与电源变换系统的次级绕组相关联的输出电压,并且基于至少与输入信号相关联的信息,在第二控制器端子生成栅极驱动信号以接通或关断晶体管从而影响与电源变换系统的次级绕组相关联的电流。该系统控制器还被配置为:只有输入信号从大于第一阈值的第一值变为小于第一阈值的第二值时,才生成栅极驱动信号的脉冲以在与该脉冲相关联的脉冲时段期间接通晶体管。例如,至少根据图4(a)、图4(b)、图6、和/或图7来实现该系统。

根据另一实施例,用于调节电源变换系统的系统控制器包括第一比较器、信号检测器和驱动组件。第一比较器被配置为接收输入信号,并基于至少与输入信号相关联的信息输出第一比较信号。信号检测器被配置为接收输入信号,并基于至少与输入信号相关联的信息输出第一检测信号。驱动组件被配置为基于至少与第一比较信号和第一检测信号相关联的信息输出栅极驱动信号以接通或关断晶体管从而影响与电源变换系统的次级绕组相关联的电流。比较器还被配置为确定输入信号是否大于第一阈值。信号检测器还被配置为确定输入信号是否从大于第二阈值的第一值变为小于第二阈值的第二值。驱动组件还被配置为:如果第一比较信号指示输入信号大于第一阈值,则生成处于第一逻辑电平的栅极驱动信号以关断晶体管,而如果第一检测信号指示输入信号从大于第二阈值的第一值变为小于第二阈值的第二值,则将栅极驱动信号从第一逻辑电平变为第二逻辑电平以接通晶体管。例如,该系统根据图4(a)、图4(b)、图5、图6、和/或图7实现。

在一个实施例中,用于调节电源变换系统的系统控制器包括比较器、脉冲信号发生器和驱动组件。比较器被配置为接收输入信号,并基于至少与输入信号相关联的信息输出比较信号。脉冲信号发生器被配置为接收至少比较信号,并基于至少与该比较信号相关联的信息生成脉冲信号。驱动组件被配置为接收脉冲信号,并基于至少与该脉冲信号相关联的信息生成栅极驱动信号以接通或关断晶体管从而影响与电源变换系统的次级绕组相关联的电流。比较器还被配置为确定输入信号是大于还是小于阈值。脉冲信号发生器还被配置为:只有在比较信号指示输入信号从大于阈值的第一值变为小于阈值的第二值时,才生成脉冲信号的第一脉冲。驱动组件还被配置为:响应于脉冲信号的第一脉冲,生成栅极驱动信号的第二脉冲以在与第二脉冲相关联的脉冲时段中接通晶体管。例如,至少根据图4(a)、图4(b)、图6、和/或图7来实现该系统。

在另一实施例中,用于调节电源变换系统的方法包括:接收至少输入信号,处理与该输入信号相关联的信息,并基于至少与该输入信号相关联的信息生成栅极驱动信号以接通或关断晶体管从而影响与电源变换系统的次级绕组相关联的电流。基于至少与该输入信号相关联的信息生成栅极驱动信号以接通或关断晶体管从而影响与电源变换系统的次级绕组相关联的电流的过程包括:如果输入信号大于第一阈值,则生成处于第一逻辑电平的栅极驱动信号以关断晶体管,而如果输入信号从大于第二阈值的第一值变为小于第二阈值的第二值,则将栅极驱动信号从第一逻辑电平变为第二逻辑电平以接通晶体管。例如,该方法根据图4(a)、图4(b)、图5、图6、和/或图7实现。

在另一实施例中,用于调节电源变换系统的方法包括:接收至少输入信号,该输入信号正比于与电源变换系统的次级绕组相关联的输出电压,处理与该输入信号相关联的信息,并基于至少与该输入信号相关联的信息生成栅极驱动信号以接通或关断晶体管从而影响与电源变换系统的次级绕组相关联的电流。基于至少与该输入信号相关联的信息生成栅极驱动信号以接通或关断晶体管从而影响与电源变换系统的次级绕组相关联的电流的过程包括:只有在输入信号从大于第一阈值的第一值变为小于第一阈值的第二值时,才生成栅极驱动信号的脉冲以在与该脉冲相关联的脉冲时段期间接通晶体管。例如,至少根据图4(a)、图4(b)、图6、和/或图7来实现该方法。

在另一实施例中,用于调节电源变换系统的方法包括:接收输入信号,处理与输入信号相关联的信息,并确定输入信号是否大于第一阈值。该方法还包括:基于至少与输入信号相关联的信息生成比较信号,确定输入信号是否从大于第二阈值的第一值变为小于第二阈值的第二值,并基于至少与输入信号相关联的信息生成检测信号。此外,该方法包括:基于至少与比较信号和检测信号相关联的信息输出栅极驱动信号以接通或关断晶体管从而影响与电源变换系统的次级绕组相关联的电流。基于至少与比较信号和检测信号相关联的信息输出栅极驱动信号以接通或关断晶体管从而影响与电源变换系统的次级绕组相关联的电流的过程包括:如果比较信号指示输入信号大于第一阈值,则生成处于第一逻辑电平的栅极驱动信号以关断晶体管,而如果检测信号指示输入信号从大于第二阈值的第一值变为小于第二阈值的第二值,则将栅极驱动信号从第一逻辑电平变为第二逻辑电平以接通晶体管。例如,该方法根据图4(a)、图4(b)、图5、图6、和/或图7实现。

在另一实施例中,用于调节电源变换系统的方法包括:接收输入信号,处理与输入信号相关联的信息,并确定输入信号是大于还是小于阈值。该方法还包括:基于至少与第一输入信号相关联的信息生成比较信号,接收比较信号,并处理与比较信号相关联的信息。此外,该方法包括:基于至少与比较信号相关联的信息生成脉冲信号,接收脉冲信号,处理与该脉冲信号相关联的信息,并基于至少与该脉冲信号相关联的信息生成栅极驱动信号以接通或关断晶体管从而影响与电源变换系统的次级绕组相关联的电流。基于至少与比较信号相关联的信息生成脉冲信号的过程包括:只有比较信号指示输入信号从大于阈值的第一值变为小于阈值的第二值时,才生成脉冲信号的第一脉冲。基于至少与该脉冲信号相关联的信息生成栅极驱动信号以接通或关断晶体管从而影响与电源变换系统的次级绕组相关联的电流的过程包括:响应于脉冲信号的第一脉冲,生成栅极驱动信号的第二脉冲以在与第二脉冲相关联的脉冲时段期间接通晶体管。例如,至少根据图4(a)、图4(b)、图6、和/或图7来实现该方法。

图8是根据本发明的另一实施例,以断续传导模式(dcm)操作的、如图4(a)所示的电源变换系统300的简化时序图。该图仅仅是示例,其不应该过度地限制权利要求的范围。本领域的普通技术人员将认识到许多变更、替换和修改。例如,波形802将功率开关330接通或关断表示为时间函数,波形808将电压信号362(例如,在端子dr处的vdr)表示为时间函数,而波形810将信号366(例如,在端子g2处)表示为时间函数。

如图8所示,根据一些实施例,次级控制器308在端子390处接收电压信号362(例如,vdr),并确定电压信号362是否超出第一参考电压829(例如,vref1)。例如,第一参考电压829(例如,vref1)高于第一阈值电压828(例如,vth1),并且第一阈值电压828(例如,vth1)高于第二阈值电压830(例如,vth2)。在另一示例中,第一参考电压829(例如,vref1)高于地电压372(例如,零伏),并且第一阈值电压828(例如,vth1)和第二阈值电压830(例如,vth2)二者均低于地电压372(例如,零伏)。在另一示例中,第一参考电压829(例如,vref1)大约等于15v。

在一个实施例中,如果电压信号362被次级控制器308确定为超出第一参考电压829,则次级控制器308响应于电压信号362(例如,vdr)从高于第一参考电压829的值减小到低于第一阈值电压828(例如,vth1)和第二阈值电压830(例如,vth2)二者的值,将信号366从逻辑低电平变为逻辑高电平以便接通晶体管310。在另一实施例中,如果电压信号362未被次级控制器308确定为超出第一参考电压829,则即使电压信号362(例如,vdr)减小到低于第一阈值电压828(例如,vth1)和第二阈值电压830(例如,vth2)二者的值,次级控制器308也不会将信号366从逻辑低电平变为逻辑高电平,从而晶体管310保持关断。

例如,开关330的开关周期包括开关330闭合(例如,接通)期间的接通时间段和开关330断开(例如,关断)期间的关断时间段。在另一示例中,如图8所示,开关330的接通时间段(例如,ton)开始于时刻t24,结束于时刻t25;开关330的关断时间段(例如,toff)开始于时刻t25,结束于时刻t30。在另一示例中,与包括初级绕组304和次级绕组306的变压器相关联的退磁时段(例如,tdemag)开始于时刻t25,结束于时刻t30或时刻t30之前。在另一示例中,t24≤t25≤t30。

在一个实施例中,在接通时间段(例如,ton)中,开关330闭合(例如,接通),如波形802所示,并且能量被存储在包括初级绕组304和次级绕组306的变压器中。例如,次级电流352具有低值(例如,几乎为零)。在另一示例中,由次级控制器308接收的电压信号362(例如,vdr)具有高于零的值818(例如,如波形808所示)。在另一示例中,信号366处于逻辑低电平(例如,如波形810所示),并且晶体管310关断。在另一示例中,在接通时间段(例如,ton)中,晶体管310的沟道电流368具有低值(例如,几乎为零),并且晶体管310的体二极管电流370具有低值(例如,几乎为零)。

在另一实施例中,在接通时间段的结束处(例如,在时刻t25处),开关330断开(例如,关断),如波形802所示,并且能量被转移到次级侧。例如,次级电流352增大(例如,在时刻t25处)。在另一示例中,电压信号362(例如,vdr)从值818减小到值826(例如,如波形808所示)。在另一示例中,值826低于第一阈值电压828(例如,vth1)和第二阈值电压830(例如,vth2)二者。在另一示例中,第一阈值电压828(例如,vth1)和第二阈值电压830(例如,vth2)二者均低于地电压372(例如,零伏)。在另一示例中,第一阈值电压828(例如,vth1)大约等于300mv,并且第二阈值电压830(例如,vth2)大约等于10mv。在另一示例中,晶体管310的体二极管374开始导通,并且体二极管374的体二极管电流370增大。

根据某些实施例,次级控制器308在端子390处接收电压信号362(例如,vdr),并确定电压信号362是否超出第一参考电压829(例如,vref1)。在一个实施例中,第一参考电压829(例如,vref1)高于第一阈值电压828(例如,vth1),并且第一阈值电压828(例如,vth1)高于第二阈值电压830(例如,vth2)。例如,第一参考电压829(例如,vref1)大约等于15v。在另一实施例中,如果电压信号362(例如,值818)已被确定为超出第一参考电压829(例如,在时刻t24和时刻t25之间,如波形808所示),则次级控制器308响应于电压信号362(例如,vdr)从高于第一参考电压829的值(例如,值818)减小到低于第一阈值电压828(例如,vth1)和第二阈值电压830(例如,vth2)二者的值(例如,值826),将信号366从逻辑低电平变为逻辑高电平(例如,在时刻t25处,如波形810所示,或在时刻t25之后的时刻)以便接通晶体管310。在另一实施例中,如果电压信号362(例如,值818)已被确定为超出第一参考电压829(例如,在时刻t24和时刻t25之间,如波形808所示),则次级控制器308响应于电压信号362(例如,vdr)从高于第一参考电压829的值(例如,值818)减小到低于第二阈值电压830(例如,vth2)的值(例如,值826),将信号366从逻辑低电平变为逻辑高电平(例如,在时刻t25处,如波形810所示,或在时刻t25之后的时刻)以便接通晶体管310。

例如,在电压信号362(例如,vdr)从值818减小到值826的时刻与信号366从逻辑低电平变为逻辑高电平的时刻之间存在延时(例如,td)。在另一示例中,该延时(例如,td)为零。在另一示例中,在晶体管310接通之后,晶体管310的沟道电流368增大。在另一示例中,次级电流352等于沟道电流368和体二极管电流370的和。

在另一实施例中,如果电压信号362未被确定为超出第一参考电压829,则不管电压信号362(例如,vdr)是否减小到低于第一阈值电压828(例如,vth1)和第二阈值电压830(例如,vth2)二者的值,次级控制器308都将信号366保持在逻辑低电平以保持晶体管310关断。在另一实施例中,如果电压信号362未被确定为超出第一参考电压829,则不管电压信号362(例如,vdr)是否减小到低于第二阈值电压830(例如,vth2)的值,次级控制器308都将信号366保持在逻辑低电平以保持晶体管310关断。

根据一个实施例,在退磁时段期间,开关330保持断开(例如,关断),如波形802所示。例如,次级电流352减小。在另一示例中,如果电压信号362(例如,vdr)变得大于第一阈值电压828(例如,如波形808所示),则信号366从逻辑高电平变为逻辑低电平(例如,如波形810所示)。在另一示例中,晶体管310被关断,并且晶体管310的沟道电流368减小到低值(例如,几乎为零)。在另一示例中,晶体管310的体二极管电流370流过晶体管310的体二极管374,然后减小到低值。在另一示例中,退磁时段在时刻t30之前结束。在另一示例中,紧接退磁时段的结束,电压信号362增大到值819,如波形808的上升沿所示。

根据一些实施例,次级控制器308在端子390处接收电压信号362(例如,vdr),并确定电压信号362是否超出第一参考电压829(例如,vref1)。在一个实施例中,第一参考电压829(例如,vref1)高于第一阈值电压828(例如,vth1),并且第一阈值电压828(例如,vth1)高于第二阈值电压830(例如,vth2)。例如,第一参考电压829(例如,vref1)大约等于15v。在另一实施例中,如果电压信号362(例如,值819)未被确定为超出第一参考电压829(例如,在时刻t25之后但在时刻t30之前,如波形808所示),则即使电压信号362(例如,vdr)减小到低于第一阈值电压828(例如,vth1)和第二阈值电压830(例如,vth2)二者的值(例如,值827),次级控制器308也不会将信号366从逻辑低电平变为逻辑高电平,从而晶体管310保持关断。

根据本发明的另一实施例,图8是以断续传导模式(dcm)操作的如图4(b)所示的电源变换系统400的简化时序图。例如,波形802将功率开关430接通或关断表示为时间函数,波形808将电压信号462(例如,在端子dr处)表示为时间函数,而波形810将信号466(例如,在端子g2处)表示为时间函数。

如先前讨论的那样,在一个实施例中,如果电压信号362(例如,vdr)变得大于第一阈值电压828(例如,如波形808所示),则信号366从逻辑高电平变为逻辑低电平(例如,如波形810所示),以便关断晶体管310。例如,晶体管310这样的硬关断(hardturn-off)经常在晶体管310的漏极处产生振铃(ringing),因为包括初级绕组304和次级绕组306的变压器中剩余的能量通过晶体管310的寄生体二极管374散出,并与晶体管310的寄生电容器及变压器的电感器产生共振。在另一示例中,这些共振振铃(例如,如波形808所示在时刻t30之前的振铃)可达到低于第一阈值电压828(例如,vth1)和第二阈值电压830(例如,vth2)二者的值(例如,值827)。

同样如先前讨论的那样,在另一实施例中,次级控制器308确定电压信号362(例如,vdr)是否超出第一参考电压829(例如,vref1),并基于该确定的结果,还决定是否响应于电压信号362(例如,vdr)减小到低于第一阈值电压828(例如,vth1)和第二阈值电压830(例如,vth2)二者的值而关断晶体管310。例如,如果初级侧上的ac输入电压具有大的振幅,则电压信号362的值818高于电压信号362的值819,如波形808所示;因此,第一参考电压829(例如,vref1)可被选择为小于值818但大于值819,以便避免通过共振振铃(例如,如波形808所示在时刻t30之前的振铃)误触发次级控制器308。在另一示例中,该误触发可导致次级侧整流器的不同步和输出电压350的不稳定性。

如上面所讨论的和在这里进一步强调的那样,图8仅仅是示例,其不应该过度地限制权利要求的范围。本领域的普通技术人员将认识到许多变更、替换和修改。例如,以其他模式(例如,连续传导模式和临界传导模式(例如,准谐振模式))操作的、如图4(a)所示的电源变换系统300或如图4(b)所示的电源变换系统400也可实现如图8所示的方案。

根据某些实施例,如图8所示的方案在连续传导模式下实现。在一个实施例中,如果电压信号362被次级控制器308确定为超出第一参考电压829,则次级控制器308响应于电压信号362(例如,vdr)从高于第一参考电压829的值减小到低于第一阈值电压828(例如,vth1)和第二阈值电压830(例如,vth2)二者的值,将信号366从逻辑低电平变为逻辑高电平以便接通晶体管310。在另一实施例中,如果电压信号362未被次级控制器308确定为超出第一参考电压829,则即使电压信号362(例如,vdr)减小到低于第一阈值电压828(例如,vth1)和第二阈值电压830(例如,vth2)二者的值,次级控制器308也不会将信号366从逻辑低电平变为逻辑高电平,从而晶体管310保持关断。在另一实施例中,控制器302在退磁时段结束之前接通晶体管310(例如,控制器302在次级电流352下降到零之前接通晶体管310),并且作为响应,信号362(例如,vdr)增大。在另一示例中,次级控制器308检测到信号362的上升沿,并改变信号366以关断晶体管310。

图9是根据本发明的另一实施例,以断续传导模式(dcm)操作的、如图4(a)所示的电源变换系统300的简化时序图。该图仅仅是示例,其不应该过度地限制权利要求的范围。本领域的普通技术人员将认识到许多变更、替换和修改。例如,波形902将功率开关330接通或关断表示为时间函数,波形908将电压信号362(例如,在端子dr处的vdr)表示为时间函数,而波形910将信号366(例如,在端子g2处)表示为时间函数。

如图9所示,根据一些实施例,次级控制器308在端子390处接收电压信号362(例如,vdr),并确定电压信号362是否超出第二参考电压929(例如,vref2)。在一个实施例中,如果电压信号362被确定为超出第二参考电压929(例如,vref2),则次级控制器308进一步确定电压信号362保持超出第二参考电压929(例如,vref2)的持续时间,并确定该持续时间是否比第一阈值时间段(例如,tth1)长。例如,第二参考电压929(例如,vref2)低于图8所示的第一参考电压829(例如,vref1)。在另一示例中,第二参考电压929(例如,vref2)高于地电压372(例如,零伏),并且第一阈值电压928(例如,vth1)和第二阈值电压930(例如,vth2)二者均低于地电压372(例如,零伏)。

在另一实施例中,如果电压信号362保持超出第二参考电压929(例如,vref2)的持续时间被确定为比第一阈值时间段(例如,tth1)长,则次级控制器308响应于电压信号362(例如,vdr)从高于第二参考电压929的值减小到低于第一阈值电压928(例如,vth1)和第二阈值电压930(例如,vth2)二者的值,将信号366从逻辑低电平变为逻辑高电平以接通晶体管310。在另一实施例中,如果电压信号362保持超出第二参考电压929(例如,vref2)的持续时间未被确定为比第一阈值时间段(例如,tth1)长,则即使电压信号362(例如,vdr)减小到低于第一阈值电压928(例如,vth1)和第二阈值电压930(例如,vth2)二者的值,次级控制器308也不会将信号366从逻辑低电平变为逻辑高电平,从而晶体管310保持关断。

例如,开关330的开关周期包括开关330闭合(例如,接通)期间的接通时间段和开关330断开(例如,关断)期间的关断时间段。在另一示例中,如图9所示,开关330的接通时间段(例如,ton)开始于时刻t34,结束于时刻t35;开关330的关断时间段(例如,toff)开始于时刻t35,结束于时刻t40。在另一示例中,与包括初级绕组304和次级绕组306的变压器相关联的退磁时段(例如,tdemag)开始于时刻t35,结束于时刻t40或时刻t40之前。在另一示例中,t34≤t35≤t40。

在一个实施例中,在接通时间段(例如,ton)期间,开关330闭合(例如,接通),如波形902所示,并且能量被存储在包括初级绕组304和次级绕组306的变压器中。例如,次级电流352具有低值(例如,几乎为零)。在另一示例中,由次级控制器308接收的电压信号362(例如,vdr)具有高于零的值918(例如,如波形908所示)。在另一示例中,信号366处于逻辑低电平(例如,如波形910所示),并且晶体管310关断。在另一示例中,在接通时间段(例如,ton)期间,晶体管310的沟道电流368具有低值(例如,几乎为零),并且晶体管310的体二极管电流370具有低值(例如,几乎为零)。

在另一实施例中,在接通时间段的结束处(例如,在时刻t35处),开关330断开(例如,关断),如波形902所示,并且能量被转移到次级侧。例如,次级电流352增大(例如,在时刻t35处)。在另一示例中,电压信号362(例如,vdr)从值918减小到值926(例如,如波形908所示)。在另一示例中,值926低于第一阈值电压928(例如,vth1)和第二阈值电压930(例如,vth2)二者。在另一示例中,第一阈值电压928(例如,vth1)和第二阈值电压930(例如,vth2)二者均低于地电压372(例如,零伏)。在另一示例中,第一阈值电压928(例如,vth1)大约等于-300mv,并且第二阈值电压930(例如,vth2)大约等于-10mv。在另一示例中,晶体管310的体二极管374开始导通,并且体二极管374的体二极管电流370增大。

根据某些实施例,次级控制器308在端子390处接收电压信号362(例如,vdr),并确定电压信号362是否超出第二参考电压929(例如,vref2)。在一个实施例中,如果电压信号362被确定为超出(例如,在时刻t34处)第二参考电压929(例如,vref2),则次级控制器308进一步确定电压信号362保持超出第二参考电压929(例如,vref2)期间的持续时间(例如,从时刻t34到时刻t35的持续时间ta),并确定该持续时间(例如,持续时间ta)是否比第一阈值时间段(例如,tth1)长。例如,第二参考电压929(例如,vref2)低于图8所示的第一参考电压829(例如,vref1)。在另一实施例中,如果该持续时间(例如,持续时间ta)被确定为比第一阈值时间段(例如,tth1)长,则次级控制器308响应于电压信号362(例如,vdr)从高于第二参考电压929的值(例如,值918)减小到低于第一阈值电压928(例如,vth1)和第二阈值电压930(例如,vth2)二者的值(例如,值926),将信号366从逻辑低电平变为逻辑高电平(例如,在时刻t35处,如波形910所示,或在t35之后的某个时刻)以便接通晶体管310。在另一实施例中,如果该持续时间(例如,持续时间ta)被确定为比第一阈值时间段(例如,tth1)长,则次级控制器308响应于电压信号362(例如,vdr)从高于第二参考电压929的值(例如,值918)减小到低于第二阈值电压930(例如,vth2)的值(例如,值926),将信号366从逻辑低电平变为逻辑高电平(例如,在时刻t35处,如波形910所示,或在t35之后的某个时刻)以便接通晶体管310。

例如,持续时间ta比第一阈值时间段tth1长。在另一示例中,第一阈值电压928(例如,vth1)与图8所示的第一阈值电压828(例如,vth1)相同,并且第二阈值电压930(例如,vth2)与图8所示的第二阈值电压830(例如,vth2)相同。在另一示例中,在电压信号362(例如,vdr)从值918减小到值926的时刻与信号366从逻辑低电平变为逻辑高电平的时刻之间存在延时(例如,td)。在另一示例中,该延时(例如,td)为零。

在另一示例中,在晶体管310接通以后,晶体管310的沟道电流368增大。在另一实施例中,次级电流352等于沟道电流368和体二极管电流370的和。

在另一实施例中,如果持续时间(例如,持续时间ta)未被确定为比第一阈值时间段(例如,tth1)长,则不管电压信号362(例如,vdr)是否减小到低于第一阈值电压928(例如,vth1)和第二阈值电压930(例如,vth2)二者的值,次级控制器308都将信号366保持在逻辑低电平以保持晶体管310关断。在另一实施例中,如果持续时间(例如,持续时间ta)未被确定为比第一阈值时间段(例如,tth1)长,则不管电压信号362(例如,vdr)是否减小到低于第二阈值电压930(例如,vth2)的值,次级控制器308都将信号366保持在逻辑低电平以保持晶体管310关断。

根据一个实施例,在退磁时段期间,开关330保持断开(例如,关断),如波形902所示。例如,次级电流352减小。在另一示例中,如果电压信号362(例如,vdr)变为大于第一阈值电压928(例如,如波形908所示),则信号366从逻辑高电平变为逻辑低电平(例如,如波形910所示)。在另一示例中,晶体管310被关断,并且晶体管310的沟道电流368减小到低值(例如,几乎为零)。在另一示例中,晶体管310的体二极管电流370流过晶体管310的体二极管374,然后减小到低值。在另一示例中,退磁时段在时刻t40之前结束。在另一示例中,紧接退磁时段的结束,电压信号362增大到值919,如波形908的上升沿所示。

根据某些实施例,次级控制器308在端子390处接收电压信号362(例如,vdr),并确定电压信号362是否超出第二参考电压929(例如,vref2)。在一个实施例中,如果电压信号362被确定为超出(例如,在时刻t36处)第二参考电压929(例如,vref2),则次级控制器308进一步确定电压信号362保持超出第二参考电压929(例如,vref2)期间的持续时间(例如,从时刻t36到时刻t37的持续时间tb),并确定该持续时间(例如,持续时间tb)是否比第一阈值时间段(例如,tth1)长。在另一实施例中,如果持续时间(例如,持续时间tb)未被确定为比第一阈值时间段(例如,tth1)长,则即使电压信号362(例如,vdr)减小到低于第一阈值电压928(例如,vth1)和第二阈值电压930(例如,vth2)二者的值(例如,值927),次级控制器308也不会将信号366从逻辑低电平变为逻辑高电平,从而晶体管310保持关断。例如,持续时间tb比第一阈值时间段tth1短。

根据本发明的另一实施例,图9是以断续传导模式(dcm)操作的如图4(b)所示的电源变换系统400的简化时序图。例如,波形902将功率开关430接通或关断表示为时间函数,波形908将电压信号462(例如,在端子dr处)表示为时间函数,而波形910将信号466(例如,在端子g2处)表示为时间函数。

如先前讨论的那样,在一个实施例中,如果电压信号362(例如,vdr)变得大于第一阈值电压928(例如,如波形908所示),则信号366从逻辑高电平变为逻辑低电平(例如,如波形910所示),以便关断晶体管310。例如,晶体管310这样的硬关断经常在晶体管310的漏极处产生振铃,因为包括初级绕组304和次级绕组306的变压器中剩余的能量通过晶体管310的寄生体二极管374散出,并与晶体管310的寄生电容器及变压器的电感器产生共振。在另一示例中,这些共振振铃(例如,如波形908所示在时刻t40之前的振铃)可达到低于第一阈值电压928(例如,vth1)和第二阈值电压930(例如,vth2)二者的值(例如,值927)。

同样如先前讨论的那样,在另一实施例中,次级控制器308确定电压信号362保持超出第二参考电压929(例如,vref2)期间的持续时间是否比第一阈值时间段(例如,tth1)长。例如,基于该确定的结果,次级控制器308还决定是否响应于电压信号362(例如,vdr)减小到低于第一阈值电压928(例如,vth1)和第二阈值电压930(例如,vth2)二者的值而关断晶体管310。

在另一示例中,如果初级侧上的ac输入电压具有小的振幅,则电压信号362的值918和电压信号362的值919近似相等,如波形908所示;因此,选择小于值918但大于值919的第一参考电压829(例如,vref1)的值是困难的,但是第二参考电压929(例如,vref2)的值可被选择为使得电压信号362保持超出第二参考电压929(例如,vref2)的持续时间可被用于避免次级控制器308被共振振铃(例如,如波形908所示在时刻t40之前的振铃)误触发。在另一示例中,该误触发可导致次级侧整流器的不同步和输出电压350的不稳定性。

如上面所讨论的和在这里进一步强调的那样,图9仅仅是示例,其不应该过度地限制权利要求的范围。本领域的普通技术人员将认识到许多变更、替换和修改。例如,以其他模式(例如,连续传导模式和临界传导模式(例如,准谐振模式))操作的、如图4(a)所示的电源变换系统300或如图4(b)所示的电源变换系统400也可实现如图9所示的方案。

根据某些实施例,如图9所示的方案在连续传导模式下实现。在一个实施例中,如果电压信号362保持超出第二参考电压929(例如,vref2)的持续时间被确定为比第一阈值时间段(例如,tth1)长,则次级控制器308响应于电压信号362(例如,vdr)从高于第二参考电压929的值减小到低于第一阈值电压928(例如,vth1)和第二阈值电压930(例如,vth2)二者的值,将信号366从逻辑低电平变为逻辑高电平以便接通晶体管310。在另一实施例中,如果电压信号362保持超出第二参考电压929(例如,vref2)的持续时间未被确定为比第一阈值时间段(例如,tth1)长,则即使电压信号362(例如,vdr)减小到低于第一阈值电压928(例如,vth1)和第二阈值电压930(例如,vth2)二者的值,次级控制器308也不会将信号366从逻辑低电平变为逻辑高电平,从而晶体管310保持关断。在另一实施例中,控制器302在退磁时段结束之前接通晶体管310(例如,控制器302在次级电流352下降到零之前接通晶体管310),并且作为响应,信号362(例如,vdr)增大。在另一示例中,次级控制器308检测到信号362的上升沿,并改变信号366以关断晶体管310。

根据一些实施例,如图9所示,次级控制器308在端子390处接收电压信号362(例如,vdr),并确定电压信号362是否低于第一参考电压829(例如,vref1)但超出第二参考电压929(例如,vref2)。在一个实施例中,如果电压信号362被确定为低于第一参考电压829(例如,vref1)但超出第二参考电压929(例如,vref2),则次级控制器308进一步确定电压信号362保持低于第一参考电压829(例如,vref1)但超出第二参考电压929(例如,vref2)的持续时间,并确定该持续时间是否比第一阈值时间段(例如,tth1)长。在另一实施例中,如果电压信号362保持低于第一参考电压829(例如,vref1)但超出第二参考电压929(例如,vref2)的持续时间被确定为比第一阈值时间段(例如,tth1)长,则次级控制器308响应于电压信号362(例如,vdr)从高于第二参考电压929的值减小到低于第一阈值电压928(例如,vth1)和第二阈值电压930(例如,vth2)二者的值,将信号366从逻辑低电平变为逻辑高电平以便接通晶体管310。在另一实施例中,如果电压信号362保持低于第一参考电压829(例如,vref1)但超出第二参考电压929(例如,vref2)的持续时间未被确定为比第一阈值时间段(例如,tth1)长,则即使电压信号362(例如,vdr)减小到低于第一阈值电压928(例如,vth1)和第二阈值电压930(例如,vth2)二者的值,次级控制器308也不会将信号366从逻辑低电平变为逻辑高电平,从而晶体管310保持关断。

图10是根据本发明的另一实施例,以断续传导模式(dcm)操作的、如图4(a)所示的电源变换系统300的简化时序图。该图仅仅是示例,其不应该过度地限制权利要求的范围。本领域的普通技术人员将认识到许多变更、替换和修改。例如,波形1002将功率开关330接通或关断表示为时间函数,波形1008将电压信号362(例如,在端子dr处的vdr)表示为时间函数,而波形1010将信号366(例如,在端子g2处)表示为时间函数。

如图10所示,次级控制器308在端子390处接收电压信号362(例如,vdr),并确定从电压信号362超出第三参考电压1029(例如,vref3)的时刻到电压信号362下降到低于第四参考电压1031(例如,vref4)的时刻的持续时间,并进一步确定该持续时间是否比第二阈值时间段(例如,tth2)长。在一个实施例中,如果该持续时间被确定为比第二阈值时间段(例如,tth2)长,则次级控制器308响应于电压信号362(例如,vdr)从高于第三参考电压1029的值减小到低于第一阈值电压1028(例如,vth1)和第二阈值电压1030(例如,vth2)二者的值,将信号366从逻辑低电平变为逻辑高电平以便接通晶体管310。在另一实施例中,如果该持续时间未被确定为比第二阈值时间段(例如,tth2)长,则即使电压信号362(例如,vdr)减小到低于第一阈值电压1028(例如,vth1)和第二阈值电压1030(例如,vth2)二者的值,次级控制器308也不会将信号366从逻辑低电平变为逻辑高电平,从而晶体管310保持关断。

例如,开关330的开关周期包括开关330闭合(例如,接通)的接通时间段和开关330断开(例如,关断)的关断时间段。在另一示例中,如图10所示,开关330的接通时间段(例如,ton)开始于时刻t44,结束于时刻t45,或开始于时刻t50,结束于时刻t51。在另一示例中,如图10所示,开关330的关断时间段(例如,toff)开始于时刻t45,结束于时刻t50。在另一示例中,与包括初级绕组304和次级绕组306的变压器相关联的退磁时段(例如,tdemag)开始于时刻t45,结束于时刻t50或时刻t50之前。在另一示例中,t44≤t45≤t50≤t51。

在一个实施例中,在接通时间段(例如,ton)期间,开关330闭合(例如,接通),如波形1002所示,并且能量被存储在包括初级绕组304和次级绕组306的变压器中。例如,次级电流352具有低值(例如,几乎为零)。在另一示例中,由次级控制器308接收的电压信号362(例如,vdr)具有高于零的值1018(例如,如波形1008所示)。在另一示例中,信号366处于逻辑低电平(例如,如波形1010所示),并且晶体管310关断。在另一示例中,在接通时间段(例如,ton)期间,晶体管310的沟道电流368具有低值(例如,几乎为零),并且晶体管310的体二极管电流370具有低值(例如,几乎为零)。

在另一实施例中,在接通时间段的结束处(例如,在时刻t45处或在时刻t51处),开关330断开(例如,关断),如波形1002所示,并且能量被转移到次级侧。例如,次级电流352增大(例如,在时刻t45处或在时刻t51处)。在另一示例中,电压信号362(例如,vdr)从值1018减小到值1026(例如,如波形1008所示)。在另一示例中,值1026低于第一阈值电压1028(例如,vth1)和第二阈值电压1030(例如,vth2)二者。在另一示例中,第一阈值电压1028(例如,vth1)和第二阈值电压1030(例如,vth2)二者均低于地电压372(例如,零伏)。在另一示例中,第一阈值电压1028(例如,vth1)大约等于-300mv,并且第二阈值电压1030(例如,vth2)大约等于-10mv。在另一示例中,晶体管310的体二极管374开始导通,并且体二极管374的体二极管电流370增大。

根据一些实施例,次级控制器308在端子390处接收电压信号362(例如,vdr),并确定从电压信号362超出第三参考电压1029(例如,vref3)的时刻(例如,时刻t46)到电压信号362下降到低于第四参考电压1031(例如,vref4)的时刻(例如,时刻t47)的持续时间(例如,持续时间tc),并进一步确定该持续时间(例如,持续时间tc)是否比第二阈值时间段(例如,tth2)长。例如,第四参考电压1031(例如,vref4)低于第三参考电压1029(例如,vref3),第三参考电压1029(例如,vref3)低于图8所示的第一参考电压829(例如,vref1),也低于图9所示的第二参考电压929(例如,vref2)。在另一示例中,第三参考电压1029(例如,vref3)高于第四参考电压1031(例如,vref4),第四参考电压1031(例如,vref4)高于第一阈值电压1028(例如,vth1),而第一阈值电压1028(例如,vth1)高于第二阈值电压1030(例如,vth2)。在另一示例中,第三参考电压1029(例如,vref3)和第四参考电压1031(例如,vref4)二者均高于地电压372(例如,零伏),而第一阈值电压1028(例如,vth1)和第二阈值电压1030(例如,vth2)二者均低于地电压372(例如,零伏)。在另一示例中,持续时间tc比第二阈值时间段tth2短。

在一个实施例中,如果持续时间(例如,持续时间tc)未被确定为比第二阈值时间段(例如,tth2)长,则即使电压信号362(例如,vdr)减小到低于第一阈值电压1028(例如,vth1)和第二阈值电压1030(例如,vth2)二者的值(例如,值1027),次级控制器308也不会将信号366从逻辑低电平变为逻辑高电平,从而晶体管310保持关断。例如,第一阈值电压1028(例如,vth1)与已经在图9中示出的第一阈值电压928(例如,vth1)相同,也与图7所示的第一阈值电压828(例如,vth1)相同。在另一示例中,第二阈值电压1030(例如,vth2)与图9所示的第二阈值电压930(例如,vth2)相同,也与图8所示的第二阈值电压830(例如,vth2)相同。

根据某些实施例,次级控制器308在端子390处接收电压信号362(例如,vdr),并确定从电压信号362超出第三参考电压1029(例如,vref3)的时刻(例如,时刻t48)到电压信号362下降到低于第四参考电压1031(例如,vref4)的时刻(例如,时刻t51)的持续时间(例如,持续时间td),并进一步确定该持续时间(例如,持续时间td)是否比第二阈值时间段(例如,tth2)长。在一个实施例中,如果持续时间(例如,持续时间td)被确定为比第二阈值时间段(例如,tth2)长,则次级控制器308响应于电压信号362(例如,vdr)从高于第三参考电压1029的值(例如,值1018)减小到低于第一阈值电压1028(例如,vth1)和第二阈值电压1030(例如,vth2)二者的值(例如,值1026),将信号366从逻辑低电平变为逻辑高电平(例如,在时刻t51处,如波形1010所示,或在t51之后的某个时刻)以便接通晶体管310。在另一实施例中,如果持续时间(例如,持续时间td)被确定为比第二阈值时间段(例如,tth2)长,则次级控制器308响应于电压信号362(例如,vdr)从高于第三参考电压1029的值(例如,值1018)减小到低于第二阈值电压1030(例如,vth2)的值(例如,值1026),将信号366从逻辑低电平变为逻辑高电平(例如,在时刻t51处,如波形1010所示,或在t51之后的某个时刻)以便接通晶体管310。

例如,持续时间td比第二阈值时间段tth2长。在另一示例中,在电压信号362(例如,vdr)从值1018减小到值1026的时刻与信号366从逻辑低电平变为逻辑高电平的时刻之间存在延时(例如,td)。在另一示例中,该延时(例如,td)为零。在另一实施例中,在晶体管310接通以后,晶体管310的沟道电流368增大。在另一实施例中,次级电流352等于沟道电流368和体二极管电流370的和。

在另一实施例中,如果持续时间(例如,持续时间td)未被确定为比第二阈值时间段(例如,tth2)长,则不管电压信号362(例如,vdr)是否减小到低于第一阈值电压1028(例如,vth1)和第二阈值电压1030(例如,vth2)二者的值,次级控制器308都将信号366保持在逻辑低电平以保持晶体管310关断。在另一实施例中,如果持续时间(例如,持续时间td)未被确定为比第二阈值时间段(例如,tth2)长,则不管电压信号362(例如,vdr)是否减小到低于第二阈值电压1030(例如,vth2)的值,次级控制器308都将信号366保持在逻辑低电平以保持晶体管310关断。

根据一个实施例,在退磁时段期间,开关330保持断开(例如,关断),如波形1002所示。例如,次级电流352减小。在另一示例中,如果电压信号362(例如,vdr)变得大于第一阈值电压1028(例如,如波形1008所示),则信号366从逻辑高电平变为逻辑低电平(例如,如波形1010所示)。在另一示例中,晶体管310被关断,并且晶体管310的沟道电流368减小到低值(例如,几乎为零)。在另一示例中,晶体管310的体二极管电流370流过晶体管310的体二极管374,然后减小到低值。在另一示例中,退磁时段开始于时刻t45,而在时刻t50之前结束,或开始于时刻t51。在另一示例中,紧接退磁时段的结束,电压信号362增大到值1019,如波形1008的上升沿所示。

根据本发明的另一实施例,图10是以断续传导模式(dcm)操作的如图4(b)所示的电源变换系统400的简化时序图。例如,波形1002将功率开关430接通或关断表示为时间函数,波形1008将电压信号462(例如,在端子dr处)表示为时间函数,而波形1010将信号466(例如,在端子g2处)表示为时间函数。

如先前讨论的那样,在一个实施例中,如果电压信号362(例如,vdr)变得大于第一阈值电压1028(例如,如波形1008所示),则信号366从逻辑高电平变为逻辑低电平(例如,如波形1010所示)从而关断晶体管310。例如,晶体管310这样的硬关断经常在晶体管310的漏极处产生振铃,因为包括初级绕组304和次级绕组306的变压器中剩余的能量通过晶体管310的寄生体二极管374散出,并与晶体管310的寄生电容器及变压器的电感器产生共振。在另一示例中,这些共振振铃(例如,如波形1008所示在时刻t50之前的振铃)可达到低于第一阈值电压1028(例如,vth1)和第二阈值电压1030(例如,vth2)二者的值(例如,值1027)。

同样如先前讨论的那样,在另一实施例中,次级控制器308确定从电压信号362超出第三参考电压1029(例如,vref3)的时刻到电压信号362下降到低于第四参考电压1031(例如,vref4)的时刻的持续时间是否比第二阈值时间段(例如,tth2)长。例如,基于该确定的结果,次级控制器308进一步决定是否响应于电压信号362(例如,vdr)减小到低于第一阈值电压1028(例如,vth1)和第二阈值电压1030(例如,vth2)二者的值而关断晶体管310。在另一示例中,如果电源变换系统300处于轻载或无载条件下,则持续时间ta(例如,ton)可变得比第一阈值时间段(例如,tth1)短,从而导致错过脉冲触发(pulsefiring)和/或不同步,但是这样的共振振铃模式可被检测,如图10所示。

如上面所讨论的和在这里进一步强调的那样,图10仅仅是示例,其不应该过度地限制权利要求的范围。本领域的普通技术人员将认识到许多变更、替换和修改。例如,以其他模式(例如,连续传导模式和临界传导模式(例如,准谐振模式))操作的、如图4(a)所示的电源变换系统300或如图4(b)所示的电源变换系统400也可实现如图10所示的方案。

根据某些实施例,如图10所示的方案在连续传导模式下实现。在一个实施例中,如果从电压信号362超出第三参考电压1029(例如,vref3)的时刻到电压信号362下降到低于第四参考电压1031(例如,vref4)的时刻的持续时间被确定为比第二阈值时间段(例如,tth2)长,则次级控制器308响应于电压信号362(例如,vdr)从高于第三参考电压1029的值减小到低于第一阈值电压1028(例如,vth1)和第二阈值电压1030(例如,vth2)二者的值,将信号366从逻辑低电平变为逻辑高电平以便接通晶体管310。在另一实施例中,如果从电压信号362超出第三参考电压1029(例如,vref3)的时刻到电压信号362下降到低于第四参考电压1031(例如,vref4)的时刻的持续时间未被确定为比第二阈值时间段(例如,tth2)长,则即使电压信号362(例如,vdr)减小到低于第一阈值电压1028(例如,vth1)和第二阈值电压1030(例如,vth2)二者的值,次级控制器308也不会将信号366从逻辑低电平变为逻辑高电平,从而晶体管310保持关断。在另一实施例中,控制器302在退磁时段结束之前接通晶体管310(例如,控制器302在次级电流352下降到零之前接通晶体管310),并且作为响应,信号362(例如,vdr)增大。在另一示例中,次级控制器308检测到信号362的上升沿,并改变信号366以关断晶体管310。

根据某些实施例,如图10所示,次级控制器308在端子390处接收电压信号362(例如,vdr),确定从电压信号362低于第一参考电压829(例如,vref1)和第二参考电压929(例如,vref1)二者但超出第三参考电压1029(例如,vref3)的时刻到电压信号362下降到低于第四参考电压1031(例如,vref4)的时刻的持续时间,并进一步确定该持续时间是否比第二阈值时间段(例如,tth2)长。例如,vref1>vref2>vref3>vref4。在一个实施例中,如果该持续时间被确定为比第二阈值时间段(例如,tth2)长,则次级控制器308响应于电压信号362(例如,vdr)从高于第三参考电压1029的值减小到低于第一阈值电压1028(例如,vth1)和第二阈值电压1030(例如,vth2)二者的值,将信号366从逻辑低电平变为逻辑高电平以便接通晶体管310。在另一实施例中,如果该持续时间未被确定为比第二阈值时间段(例如,tth2)长,则即使电压信号362(例如,vdr)减小到低于第一阈值电压1028(例如,vth1)和第二阈值电压1030(例如,vth2)二者的值,次级控制器308也不会将信号366从逻辑低电平变为逻辑高电平,从而晶体管310保持关断。

图11是根据本发明的另一实施例,示出了作为电源变换系统300的一部分的次级控制器308的某些组件的简化图。该图仅仅是示例,其不应该过度地限制权利要求的范围。本领域的普通技术人员将认识到许多变更、替换和修改。次级控制器308包括:钳位组件1102,补偿组件1104,上升沿检测组件1106,比较器1124、1210、1220、1230和1240,下降沿检测组件1110,时序控制器1112,逻辑控制组件1114,栅极驱动器1116,轻载检测器1118,信号发生器1120,振荡器1122,欠压锁定组件1128,参考信号发生器1126,或门1250,消抖组件1224,以及定时器组件1234。例如,次级控制器308的一些组件被用于同步整流,包括:钳位组件1102,补偿组件1104,上升沿检测组件1106,比较器1124、1210、1220、1230和1240,下降沿检测组件1110、时序控制器1112、逻辑控制组件1114、栅极驱动器1116,或门1250,消抖组件1224,以及定时器组件1234。在另一示例中,次级控制器308的某些组件被用于输出电压检测和控制,包括:轻载检测器1118、信号发生器1120、振荡器1122、参考信号发生器1126、逻辑控制组件1114、以及栅极驱动器1116。在另一示例中,次级控制器308中用于同步整流的组件和次级控制器308中用于输出电压检测和控制的组件被集成在同一芯片上。

在一个实施例中,钳位组件1102从端子390(例如,端子dr)接收电压信号362(例如,vdr)。例如,电压信号362(例如,vdr)被钳位组件1102钳位。在另一示例中,钳位组件1102从次级控制器308中移除。在另一实施例中,上升沿检测组件1106,比较器1210、1220、1230和1240,以及下降沿检测组件1110接收信号1158,该信号1158等于由补偿组件1104修改的电压信号362。例如,补偿组件604被省去,并且信号1158与信号362相同。在另一示例中,上升沿检测组件1106包括比较器,且下降沿检测组件1110包括比较器。

在另一实施例中,比较器1210接收信号1158和第一参考电压1218(例如,第一参考电压829),并向或门输出信号1216。例如,如果信号1158大于第一参考电压1218(例如,第一参考电压829),则信号1216处于逻辑高电平。在另一示例中,如果信号1158小于第一参考电压1218(例如,第一参考电压829),则信号1216处于逻辑低电平。在另一实施例中,比较器1220接收信号1158和第二参考电压1228(例如,第二参考电压929),并向消抖组件1224输出信号1222。例如,如果信号1158大于第二参考电压1228(例如,第二参考电压929),则信号1222处于逻辑高电平。在另一示例中,如果信号1158小于第二参考电压1228(例如,第二参考电压929),则信号1222处于逻辑低电平。

在另一实施例中,比较器1230接收信号1158和第三参考电压1238(例如,第三参考电压1029),并向定时器组件1234输出信号1232。例如,如果信号1158大于第三参考电压1238(例如,第三参考电压1029),则信号1232处于逻辑高电平。在另一示例中,如果信号1158小于第三参考电压1238(例如,第三参考电压1029),则信号1232处于逻辑低电平。在另一实施例中,比较器1240接收信号1158和第四参考电压1248(例如,第四参考电压1031),并向定时器组件1234输出信号1242。例如,如果信号1158大于第四参考电压1248(例如,第四参考电压1031),则信号1242处于逻辑高电平。在另一示例中,如果信号1158小于第四参考电压1248(例如,第四参考电压1031),则信号1242处于逻辑低电平。

根据一个实施例,消抖组件1224从比较器1220接收信号1222,确定信号1222是否指示信号1158在比第一阈值时间段(例如,tth1)更长的持续时间内保持大于第二参考电压1228(例如,第二参考电压929),并向或门1250输出信号1226。例如,如果消抖组件1224确定信号1222指示信号1158在比第一阈值时间段(例如,tth1)更长的持续时间内保持大于第二参考电压1228(例如,第二参考电压929),则消抖组件1224生成处于逻辑高电平的信号1226。在另一示例中,如果消抖组件1224确定信号1222未指示信号1158在比第一阈值时间段(例如,tth1)更长的持续时间内保持大于第二参考电压1228(例如,第二参考电压929),则消抖组件1224生成处于逻辑低电平的信号1226。

根据另一实施例,定时器组件1234从比较器1230接收信号1232,以及从比较器1240接收信号1242,并向或门1250输出信号1236。例如,定时器组件1234确定从电压信号1158超出第三参考电压1238(例如,第三参考电压1029)的时刻到电压信号1158下降到低于第四参考电压1248(例如,第四参考电压1031)的时刻的持续时间。在另一示例中,如果所确定的持续时间比第二阈值时间段(例如,tth2)长,则定时器组件1234生成处于逻辑高电平的信号1236。在另一示例中,如果所确定的持续时间不比第二阈值时间段(例如,tth2)长,则定时器组件1234生成处于逻辑低电平的信号1236。

根据另一实施例,或门1250分别从比较器1210、消抖组件1224和定时器组件1234接收信号1216、1226和1236,并向下降沿检测组件1110(例如,比较器)输出信号1252。例如,如果信号1216、1226和1236中的任意一个处于逻辑高电平,则或门生成处于逻辑高电平的信号1252。在另一示例中,如果信号1216、1226和1236都不处于逻辑高电平,则或门生成处于逻辑低电平的信号1252。

在一个实施例中,下降沿检测组件1110(例如,比较器)从或门1250接收信号1252,并向时序控制器1112输出信号1111。例如,如果信号1252处于逻辑高电平,则下降沿检测组件1110(例如,比较器)被使能用于下降沿检测;而如果信号1252处于逻辑低电平,则下降沿检测组件1110(例如,比较器)未被使能(例如,在待机中)用于下降沿检测。在另一示例中,如果下降沿检测组件1110(例如,比较器)被使能,则如果信号1158变得小于第二阈值电压1113(例如,第二阈值电压830、第二阈值电压930、和/或第二阈值电压1030),那么下降沿检测组件1110将信号1111从逻辑高电平变为逻辑低电平。在另一示例中,如果下降沿检测组件1110(例如,比较器)未被使能,则下降沿检测组件1110将信号1111保持在逻辑高电平而不管信号1158是否变得小于第二阈值电压1113。

在另一实施例中,上升沿检测组件1106(例如,比较器)向时序控制器1112输出信号1107。例如,如果信号1158变得大于第一阈值电压1109(例如,第一阈值电压828、第一阈值电压928、和/或第一阈值电压1028),则上升沿检测组件1106将信号1107从逻辑高电平变为逻辑低电平。在另一示例中,第一阈值电压1109在大小上大于第二阈值电压1113。

在另一实施例中,时序控制器1112接收信号1107和1111,并向逻辑控制器1114输出信号1172。例如,逻辑控制器1114向栅极驱动器1116输出信号1115。在另一示例中,栅极驱动器1116提供信号366(例如,在端子g2处)以驱动晶体管310。例如,响应于信号1107从逻辑高电平变为逻辑低电平,栅极驱动器1116将信号366从逻辑高电平变为逻辑低电平以关断晶体管310。在另一示例中,如果信号1111从逻辑高电平变为逻辑低电平,则栅极驱动器1116将信号366从逻辑低电平变为逻辑高电平以接通晶体管310。

根据一个实施例,次级控制器308通过信号388(例如,vs)连续监测输出电压350。例如,比较器1124接收参考信号1180和信号388(例如,vs),并且输出信号1182。在另一示例中,轻载检测器1118从振荡器1122接收时钟信号1174并且从时序控制器1112接收信号1176。在另一示例中,信号1176指示信号362中的某些开关事件(例如,上升沿或下降沿)。在另一示例中,轻载检测器1118输出指示电源变换系统300的开关频率的信号1178。在另一示例中,信号发生器1120接收信号1178和信号1182,并向逻辑控制组件1114输出信号1184以影响晶体管310的状态。

在另一实施例中,如果输出电压350在任意条件下(例如,当输出负载条件从无载/轻载条件变为满载条件时)下降到低于某阈值电平,则输出电压350减小(例如,低于某阈值电平)。例如,如果信号388(例如,vs)从在大小上大于参考信号1180的第一值变为在大小上低于参考信号1180的第二值,则信号发生器1120在信号1184中生成脉冲以便在短时间段内接通晶体管310。

根据一些实施例,如果信号1178指示电源变换系统300在无载/轻载条件下,则信号发生器620响应于信号388(例如,vs)从在大小上大于参考信号1180的第一值变为在大小上低于参考信号1180的第二值,在信号1184中输出脉冲。例如,响应于信号1184中的脉冲,栅极驱动器1116在信号366中生成脉冲730。在另一示例中,在与信号366中的脉冲730相关联的脉冲时段中,晶体管310被接通,并且沟道电流368以不同方向(例如,从输出电容器312通过晶体管310到地)流动。在另一示例中,反馈信号360在大小上增大,并形成脉冲。根据某些实施例,控制器302检测到反馈信号360的脉冲,并且作为响应,增大初级绕组304的峰值电流和开关频率以便向次级侧传递更多的能量。例如,输出电压350和电压信号388最终在大小上增加。

如上面所讨论的和在这里进一步强调的那样,图11仅仅是示例,其不应该过度地限制权利要求的范围。本领域的普通技术人员将认识到许多变更、替换和修改。例如,比较器1230和1240以及定时器组件1234从次级控制器308中移除,并且或门1250接收信号1216和1226并向下降沿检测组件1110(例如,比较器)输出信号1252。在另一示例中,比较器1220和消抖组件1224从次级控制器308中移除,并且或门1250接收信号1216和1236并向下降沿检测组件1110(例如,比较器)输出信号1252。在另一示例中,比较器1210从次级控制器308中移除,并且或门1250接收信号1226和1236并向下降沿检测组件1110(例如,比较器)输出信号1252。

在另一示例中,比较器1220、1230和1240,消抖组件1224,定时器组件1234,以及或门1250从次级控制器308中移除,并且信号1216被用作信号1252并由下降沿检测组件1110(例如,比较器)接收。在另一示例中,比较器1210、1230和1240,定时器组件1234,以及或门1250从次级控制器308中移除,并且信号1226被用作信号1252并由下降沿检测组件1110(例如,比较器)接收。在另一示例中,比较器1210和1220,消抖组件1224,以及或门1250从次级控制器308中移除,并且信号1236被用作信号1252并由下降沿检测组件1110(例如,比较器)接收。

图12是根据本发明的一个实施例,示出了用于使能作为电源变换系统300的一部分的次级控制器308的下降沿检测组件1110的方法的简化图。该图仅仅是示例,其不应该过度地限制权利要求的范围。本领域的普通技术人员将认识到许多变更、替换和修改。方法1300包括:用于保持下降沿检测组件1110未使能的过程1310,用于确定条件a是否满足的过程1320,用于确定条件b是否满足的过程1322,用于确定条件c是否满足的过程1324,用于确定条件a、条件b、或条件c中的至少一个是否满足的过程1330,以及用于使能下降沿检测组件1110的过程1340。

在过程1310,下降沿检测组件1110保持未使能(例如,保持待机)。例如,如果信号1252处于逻辑低电平,则下降沿检测组件1110(例如,比较器)不被使能(例如,在待机中)用于下降沿检测。在另一示例中,如果下降沿检测组件1110(例如,比较器)未被使能,则下降沿检测组件1110将信号1111保持在逻辑高电平而不管信号1158是否变为小于第二阈值电压1113。

在过程1320,确定条件a是否满足,其中条件a要求信号1158大于第一参考电压1218(例如,第一参考电压829)。例如,如果信号1158大于第一参考电压1218(例如,第一参考电压829),则条件a被确定为满足。在另一示例中,过程1320由比较器1210执行。

在过程1322,确定条件b是否满足,其中条件b要求信号1158在比第一阈值时间段(tth1)更长的持续时间内保持大于第二参考电压1228(例如,第一参考电压929)。例如,如果信号1158在比第一阈值时间段(tth1)更长的持续时间内保持大于第二参考电压1228(例如,第二参考电压929),则条件b被确定为满足。在另一示例中,过程1322由比较器1220和消抖组件1224执行。

在过程1324,确定条件c是否满足,其中条件c要求从电压信号1158超出第三参考电压1238(例如,第三参考电压1029)的时刻到电压信号1158下降到低于第四参考电压1248(例如,第四参考电压1031)的时刻的持续时间比第二阈值时间段(tth2)长。例如,如果从电压信号1158超出第三参考电压1238(例如,第三参考电压1029)的时刻到电压信号1158下降到低于第四参考电压1248(例如,第四参考电压1031)的时刻的持续时间比第二阈值时间段(tth2)长,则条件c被确定为满足。在另一示例中,过程1324由比较器1230和1240以及定时器组件1234执行。

根据某些实施例,第二参考电压1228(例如,第二参考电压929)小于第一参考电压1218(例如,第一参考电压829),第三参考电压1238(例如,第三参考电压1029)小于第二参考电压1228(例如,第二参考电压929),第四参考电压1248(例如,第四参考电压1031)小于第三参考电压1238(例如,第三参考电压1029),并且第二阈值电压1113(例如,第二阈值电压830、第二阈值电压930、和/或第二阈值电压1030)小于第四参考电压1248(例如,第四参考电压1031)。根据一些实施例,第一参考电压1218(例如,第一参考电压829)、第二参考电压1228(例如,第二参考电压929)、第三参考电压1238(例如,第三参考电压1029)、第四参考电压1248(例如,第四参考电压1031)每个都大于零,并且第二阈值电压1113(例如,第二阈值电压830、第二阈值电压930、和/或第二阈值电压1030)小于零。

在过程1330,确定条件a、条件b、或条件c中的至少一个是否满足。例如,如果条件a满足,则条件a、条件b、或条件c中的至少一个满足。在另一示例中,如果条件a和条件b满足,则条件a、条件b、或条件c中的至少一个满足。在另一示例中,过程1330由或门1250执行。

根据一个实施例,如果条件a、条件b、或条件c都不满足,则执行过程1310,使得下降沿检测组件1110保持未使能(例如,保持待机)。根据另一实施例,如果条件a、条件b、或条件c中的至少一个满足,则执行过程1340。

例如,如果下降沿检测组件1110(例如,比较器)未被使能,则下降沿检测组件1110将信号1111保持在逻辑高电平而不管信号1158是否变为小于第二阈值电压1113(例如,第二阈值电压830、第二阈值电压930、和/或第二阈值电压1030)。在另一示例中,如果下降沿检测组件1110(例如,比较器)未被使能,则栅极驱动器1116将信号366保持在逻辑低电平从而保持晶体管310关断而不管信号1158是否变为小于第二阈值电压1113(例如,第二阈值电压830、第二阈值电压930、和/或第二阈值电压1030)。

在步骤1340,下降沿检测组件1110被使能。例如,如果下降沿检测组件1110(例如,比较器)被使能,则如果信号1158变得小于第二阈值电压1113(例如,第二阈值电压830、第二阈值电压930、和/或第二阈值电压1030),那么下降沿检测组件1110将信号1111从逻辑高电平变为逻辑低电平。在另一示例中,如果信号1111从逻辑高电平变为逻辑低电平,则栅极驱动器1116将信号366从逻辑低电平变为逻辑高电平,以接通晶体管310。在另一示例中,如果下降沿检测组件1110(例如,比较器)被使能且如果信号1158变得小于第二阈值电压1113(例如,第二阈值电压830、第二阈值电压930、和/或第二阈值电压1030),则栅极驱动器1116将信号366从逻辑低电平变为逻辑高电平,以接通晶体管310。

如上面所讨论的和在这里进一步强调的那样,图12仅仅是示例,其不应该过度地限制权利要求的范围。本领域的普通技术人员将认识到许多变更、替换和修改。例如,如果下降沿检测组件1110在过程1340被使能,则在下降沿检测组件1110检测到信号1158变为小于第二阈值电压1113之后,下降沿检测组件1110再次变为未使能,从而重复过程1310。在另一示例中,信号1158与信号362相同。

在一个实施例中,次级控制器408与图11所示的次级控制器308相同。在另一实施例中,图12是示出了用于使能作为电源变换系统400的一部分的次级控制器408的下降沿检测组件1110的方法的简化图。

根据一些实施例,以其他模式(例如,连续传导模式和临界传导模式(例如,准谐振模式))操作的、作为电源变换系统300的一部分的次级控制器308或作为电源变换系统400的一部分的次级控制器408也可实现如图11和图12所示的方案。

本发明的某些实施例提供了可避免由于寄生电容器和变压器电感引起的共振振荡而导致开关脉冲的错误触发的整流电路。例如,开关脉冲的错误触发可引起次级侧开关控制和初级侧开关控制之间的不同步。在另一示例中,该不同步可引起可能导致电源变换系统损坏的可靠性问题。本发明的一些实施例提供了提高次级侧开关与初级侧开关的同步性并且也提高电源变换系统的可靠性的系统和方法。例如,本发明的次级控制器可识别负脉冲是真的接通信号还是只是共振振铃或毛刺。

根据另一实施例,用于调节电源变换系统的系统控制器包括第一控制器端子和第二控制器端子。此外,该系统控制器被配置为在第一控制器端子接收输入信号,并且至少部分基于该输入信号,在第二控制器端子生成驱动信号以接通或关断晶体管从而影响与电源变换系统的次级绕组相关联的电流。此外,该系统控制器还被配置为:确定该输入信号在第一时刻是否大于第一阈值;响应于该输入信号被确定为在第一时刻大于第一阈值,确定该输入信号在第二时刻是否小于第二阈值;并且响应于该输入信号被确定为在第二时刻小于第二阈值,将第二控制器端子处的驱动信号从第一逻辑电平变为第二逻辑电平。此外,第二时刻在第一时刻之后。例如,至少根据图8和/或图11来实现该系统控制器。

根据另一实施例,用于调节电源变换系统的系统控制器包括第一控制器端子和第二控制器端子。此外,该系统控制器被配置为在第一控制器端子接收输入信号,并且至少部分基于该输入信号,在第二控制器端子生成驱动信号以接通或关断晶体管,以影响与电源变换系统的次级绕组相关联的电流。此外,该系统控制器还被配置为:确定该输入信号是否在比预定持续时间更长的时间段内保持大于第一阈值,并且响应于该输入信号被确定为在比预定持续时间更长的时间段内保持大于第一阈值,确定该输入信号在该时间段之后的某时刻是否小于第二阈值。此外,该系统控制器还被配置为:响应于该输入信号被确定为在该时刻小于第二阈值,将第二控制器端子处的驱动信号从第一逻辑电平变为第二逻辑电平。例如,至少根据图9和/或图11来实现该系统控制器。

根据另一实施例,用于调节电源变换系统的系统控制器包括第一控制器端子和第二控制器端子。此外,该系统控制器被配置为在第一控制器端子接收输入信号,并且至少部分基于该输入信号,在第二控制器端子生成驱动信号以接通或关断晶体管从而影响与电源变换系统的次级绕组相关联的电流。此外,该系统控制器还被配置为:确定从该输入信号变得大于第一阈值的第一时刻到该输入信号变得小于第二阈值的第二时刻的时间间隔是否比预定持续时间长,并且响应于该时间间隔被确定为比预定持续时间长,确定该输入信号在该时间间隔之后的某时刻是否小于第三阈值。此外,该系统控制器还被配置为:响应于该输入信号被确定为在该时刻小于第三阈值,将第二控制器端子处的驱动信号从第一逻辑电平变为第二逻辑电平。例如,至少根据图10和/或图11来实现该系统控制器。

根据另一实施例,用于调节电源变换系统的系统控制器包括第一控制器端子和第二控制器端子。此外,该系统控制器被配置为在第一控制器端子接收输入信号,并且至少部分基于该输入信号,在第二控制器端子生成驱动信号以接通或关断晶体管从而影响与电源变换系统的次级绕组相关联的电流。此外,该系统控制器还被配置为:确定该输入信号是否大于第一阈值;确定该输入信号是否在比第一预定持续时间更长的时间段内保持大于第二阈值;并且确定从该输入信号变得大于第三阈值的第一时刻到该输入信号变得小于第四阈值的第二时刻的时间间隔是否比第二预定持续时间长。此外,该系统控制器还被配置为:响应于该输入信号被确定为大于第一阈值、该输入信号被确定为在比第一预定持续时间更长的时间段内保持大于第二阈值、或该时间间隔被确定为比第二预定持续时间长,确定该输入信号是否小于第五阈值,并且响应于该输入信号被确定为小于第五阈值,将第二控制器端子处的驱动信号从第一逻辑电平变为第二逻辑电平。例如,至少根据图11和/或图12来实现该系统控制器。

根据另一实施例,用于调节电源变换系统的方法包括:接收输入信号,处理与该输入信号相关联的信息,并至少部分基于该输入信号生成驱动信号以接通或关断晶体管从而影响与电源变换系统的次级绕组相关联的电流。此外,处理与该输入信号相关联的信息包括:确定该输入信号在第一时刻是否大于第一阈值。此外,至少部分基于该输入信号生成驱动信号以接通或关断晶体管从而影响与电源变换系统的次级绕组相关联的电流包括:响应于该输入信号被确定为在第一时刻大于第一阈值,确定该输入信号在第二时刻是否小于第二阈值,并且响应于该输入信号被确定为在第二时刻小于第二阈值,将驱动信号从第一逻辑电平变为第二逻辑电平。此外,第二时刻在第一时刻之后。例如,至少根据图8和/或图11来实现该方法。

根据另一实施例,用于调节电源变换系统的方法包括:接收输入信号,处理与该输入信号相关联的信息,并至少部分基于该输入信号生成驱动信号以接通或关断晶体管从而影响与电源变换系统的次级绕组相关联的电流。此外,处理与该输入信号相关联的信息包括:确定该输入信号是否在比预定持续时间更长的时间段内保持大于第一阈值。此外,至少部分基于该输入信号生成驱动信号以接通或关断晶体管从而影响与电源变换系统的次级绕组相关联的电流包括:响应于该输入信号被确定为在比预定持续时间更长的时间段内保持大于第一阈值,确定该输入信号在该时间段之后的某时刻是否小于第二阈值,并且响应于该输入信号被确定为在该时刻小于第二阈值,将驱动信号从第一逻辑电平变为第二逻辑电平。例如,至少根据图9和/或图11来实现该方法。

根据另一实施例,用于调节电源变换系统的方法包括:接收输入信号,处理与该输入信号相关联的信息,并至少部分基于该输入信号生成驱动信号以接通或关断晶体管从而影响与电源变换系统的次级绕组相关联的电流。此外,处理与该输入信号相关联的信息包括:确定从该输入信号变得大于第一阈值的第一时刻到该输入信号变得小于第二阈值的第二时刻的时间间隔是否比预定持续时间长。此外,至少部分基于该输入信号生成驱动信号以接通或关断晶体管从而影响与电源变换系统的次级绕组相关联的电流包括:响应于该时间间隔被确定为比预定持续时间长,确定该输入信号在该时间间隔之后的某时刻是否小于第三阈值,并且响应于该输入信号被确定为在该时刻小于第三阈值,将驱动信号从第一逻辑电平变为第二逻辑电平。例如,至少根据图10和/或图11来实现该方法。

根据另一实施例,用于调节电源变换系统的方法包括:接收输入信号,处理与该输入信号相关联的信息,并至少部分基于该输入信号生成驱动信号以接通或关断晶体管从而影响与电源变换系统的次级绕组相关联的电流。此外,处理与该输入信号相关联的信息包括:确定该输入信号是否大于第一阈值;确定该输入信号是否在比第一预定持续时间更长的时间段内保持大于第二阈值;以及确定从该输入信号变得大于第三阈值的第一时刻到该输入信号变得小于第四阈值的第二时刻的时间间隔是否比第二预定持续时间长。此外,至少部分基于该输入信号生成驱动信号以接通或关断晶体管从而影响与电源变换系统的次级绕组相关联的电流包括:响应于该输入信号被确定为大于第一阈值,该输入信号被确定为在比第一预定持续时间更长的时间段内保持大于第二阈值,或该时间间隔被确定为比第二预定持续时间长,确定该输入信号是否小于第五阈值,并且响应于该输入信号被确定为小于第五阈值,将驱动信号从第一逻辑电平变为第二逻辑电平。例如,至少根据图11和/或图12来实现该方法。

图13是根据本发明的一个实施例,示出了具有次级侧同步整流器(sr)的电源变换系统的简化图。该图仅仅是示例,其不应该过度地限制权利要求的范围。本领域的普通技术人员将认识到许多变更、替换和修改。电源变换系统3300(例如,反激式电源变换器)包括初级侧脉冲宽度调制(pwm)控制器3302,初级绕组3304,次级绕组3306,次级侧同步整流器(sr)控制器3308,晶体管3310(例如,mosfet),输出电容性负载3312,输出电阻性负载3314,以及功率开关3330(例如,晶体管)。次级侧同步整流器(sr)控制器3308包括端子3390、3392、3394和3396。

在一个实施例中,端子3390接收指示晶体管3310的端子3364(例如,晶体管3310的漏极端)处的电压的电压信号3362,并且端子3392输出驱动信号3366到晶体管3310(例如,mosfet)。在另一实施例中,端子3394接收指示输出电容性负载3312和输出电容性负载3314接收到的输出电压的电压信号3316。在又一实施例中,端子3396被偏置到次级侧地。

根据一些实施例,初级侧脉冲宽度调制(pwm)控制器3302生成驱动信号3332并且向功率开关3330(例如,晶体管)输出驱动信号3332,次级侧同步整流器(sr)控制器3308生成驱动信号3366并且向晶体管3310(例如,mosfet)输出驱动信号3366。

在一个实施例中,次级侧同步整流器(sr)控制器3308检测指示晶体管3310的端子3364(例如,晶体管3310的楼极端)处的电压的电压信号3362,并且提供决定晶体管3310的接通或关断的驱动信号3366。在另一实施例中,次级侧同步整流器(sr)控制器3308确定使用慢接通方案还是快接通方案。

根据一个实施例,如果次级侧同步整流器(sr)控制器3308确定使用快接通方案,则次级侧同步整流器(sr)控制器3308检测电压信号3362是否变得小于阈值电压(例如,vth)。例如,在快接通方案中,如果次级侧同步整流器(sr)控制器3308检测到电压信号3362变得小于阈值电压(例如,vth),则次级侧同步整流器(sr)控制器3308立即将驱动信号3366从逻辑低电平变为逻辑高电平;如果次级侧同步整流器(sr)控制器3308检测到电压信号3362没有变得小于阈值电压(例如,vth),则次级侧同步整流器(sr)控制器3308不将驱动信号3366从逻辑低电平变为逻辑高电平。在另一示例中,如果驱动信号3366在快接通方案中没有从逻辑低电平变为逻辑高电平,则用于次级侧同步整流器(sr)控制器3308的接通方案保持为快接通方案,直到响应于驱动信号3366在快接通方案中从逻辑低电平变为逻辑高电平,用于次级侧同步整流器(sr)控制器3308的接通方案从快接通方案变为慢接通方案。在又一示例中,如果驱动信号3366在快接通方案中从逻辑低电平变为逻辑高电平,则用于次级侧同步整流器(sr)控制器3308的接通方案从快接通方案变回到慢接通方案,直到响应于一个或多个预定条件被满足(例如,如图14、图15、和/或图16所示),用于次级侧同步整流器(sr)控制器3308的接通方案从慢接通方案变为快接通方案。

根据另一实施例,如果次级侧同步整流器(sr)控制器3308确定使用慢接通方案,则次级侧同步整流器(sr)控制器3308检测电压信号3362是否变得小于阈值电压(例如,vth)。例如,在慢接通方案中,如果次级侧同步整流器(sr)控制器3308检测到电压信号3362变得小于阈值电压(例如,vth),则次级侧同步整流器(sr)控制器3308不立即将驱动信号3366从逻辑低电平变为逻辑高电平。在另一示例中,在慢接通方案中,如果次级侧同步整流器(sr)控制器3308检测到电压信号3362变得小于阈值电压(例如,vth),则次级侧同步整流器(sr)控制器3308检测电压信号3362在等于或大于预定时间段的持续时间内是否保持小于阈值电压(例如,vth),并且如果电压信号3362在等于或大于预定时间段的持续时间内保持小于预定电压(例如,vth),则次级侧同步整流器(sr)控制器3308将驱动信号3366从逻辑低电平变为逻辑高电平。在另一示例中,在慢接通方案中,如果次级侧同步整流器(sr)控制器3308检测到电压信号3362在等于或大于预定时间段的持续时间内没有保持小于阈值电压(例如,vth),则次级侧同步整流器(sr)控制器3308不将驱动信号3366从逻辑低电平变为逻辑高电平。在又一示例中,不管驱动信号3366在慢接通方案中是否从逻辑低电平变为逻辑高电平,用于次级侧同步整流器(sr)控制器3308的接通方案保持作为默认接通方案的慢接通方案,直到响应于一个或多个预定条件被满足(例如,如图14、图15、和/或图16所示),用于次级侧同步整流器(sr)控制器3308的接通方案从慢接通方案变为快接通方案。

根据一些实施例,在快接通方案中,如果次级侧同步整流器(sr)控制器3308检测到电压信号3362变得小于阈值电压(例如,vth),则次级侧同步整流器(sr)控制器3308立即将驱动信号3366从逻辑低电平变为逻辑高电平。例如,在次级侧同步整流器(sr)控制器3308在快接通方案中将驱动信号3366从逻辑低电平变为逻辑高电平之后,次级侧同步整流器(sr)控制器3308将驱动信号3366保持在逻辑高电平,然后将驱动信号3366从逻辑高电平变为逻辑低电平。例如,在连续传导模式(ccm)下,次级侧同步整流器(sr)控制器3308预测将驱动信号3366从逻辑高电平变回逻辑低电平的时间。在另一示例中,在断续传导模式(dcm)下,次级侧同步整流器(sr)控制器3308在流过晶体管3310的源极端与晶体管3310的漏极端之间的电流的大小达到零时将驱动信号3366从逻辑高电平变回逻辑低电平。

根据一些实施例,在慢接通方案中,如果次级侧同步整流器(sr)控制器3308检测到电压信号3362变得小于阈值电压(例如,vth),则次级侧同步整流器(sr)控制器3308检测电压信号3362在等于或长于预定时间段的持续时间内是否保持小于阈值电压(例如,vth),并且如果电压信号3362在等于或者长于预定时间段的持续时间内保持小于阈值电压(例如,vth),则次级侧同步整流器(sr)控制器3308将驱动信号3366从逻辑低电平变为逻辑高电平。例如,在次级侧同步整流器(sr)控制器3308在慢接通方案中将驱动信号3366从逻辑低电平变为逻辑高电平之后,次级侧同步整流器(sr)控制器3308将驱动信号3366保持在逻辑高电平,然后将驱动信号3366从逻辑高电平变回逻辑低电平。例如,在连续传导模式(ccm)下,次级侧同步整流器(sr)控制器3308预测驱动信号3366从逻辑高电平变回逻辑低电平的时间。在另一示例中,在断续传导模式(dcm)下,次级侧同步整流器(sr)控制器3308在流过晶体管3310的源极端与晶体管3310的漏极端之间的电流的大小达到零时将驱动信号3366从逻辑高电平变为逻辑低电平。

根据某些实施例,用于次级侧同步整流器(sr)控制器3308的默认接通方案是慢接通方案。在一个实施例中,如果一个或多个预定条件被满足(例如,如图14、图15、和/或图16所示),则用于次级侧同步整流器(sr)控制器3308的接通方案从慢接通方案变为快接通方案。例如,在快接通方案中,如果次级侧同步整流器(sr)控制器3308检测到电压信号3362变得小于阈值电压(例如,vth),则次级侧同步整流器(sr)控制器3308无延时地生成接通晶体管3310的驱动信号3366。在另一示例中,如果在快接通方案中生成接通晶体管3310的驱动信号3366,则用于次级侧同步整流器(sr)控制器3308的接通方案从快接通方案变回慢接通方案,并且保持作为默认接通方案的慢接通方案,直到响应于一个或多个预定条件被满足(例如,如图14、图15、和/或图16所示),用于次级侧同步整流器(sr)控制器3308的接通方案从慢接通方案变为快接通方案。

在另一实施例中,在慢接通方案中,如果次级侧同步整流器(sr)控制器3308检测到电压信号3362变得小于阈值电压(例如,vth),则次级侧同步整流器(sr)控制器3308进一步检测电压信号3362是否至少在消抖持续时间(例如,400ns)内保持小于阈值电压,如果电压信号3362至少在消抖持续时间(例如,400ns)内保持小于阈值电压,则次级侧同步整流器(sr)控制器3308生成接通晶体管3310的驱动信号3366。例如,如果电压信号3362没有至少在消抖持续时间(例如,400ns)内保持小于阈值电压(例如,vth),则次级侧同步整流器(sr)控制器3308不生成接通晶体管3310的驱动信号3366。在另一示例中,不管在慢接通方案中是否生成接通晶体管3310的驱动信号3366,用于次级侧同步整流器(sr)控制器3308的接通方案保持作为默认接通方案的慢接通方案,直到响应于一个或多个预定条件被满足(例如,如图14、图15、和/或图16所示),用于次级侧同步整流器(sr)控制器3308的接通方案从慢接通方案变为快接通方案。在又一示例中,慢接通方案被用来滤出电压信号3362的噪声干扰。

根据一些实施例,当次级侧同步整流器(sr)控制器3308上电时,接通方案在上电过程开始时被设置为作为其默认接通方案的慢接通昂案。在一个实施例中,如果如图14中所示的一个或多个预定条件被满足,则用于次级侧同步整流器(sr)控制器3308的接通方案从慢接通方案变为快接通方案,然后在快接通方案中生成接通晶体管3310的驱动信号3366之后,用于次级侧同步整流器(sr)控制器3308的接通方案从快接通方案变回作为其默认方案的慢接通方案。在另一实施例中,如果图15中所示的一个或多个预定条件被满足,则用于次级侧同步整流器(sr)控制器3308的接通方案从慢接通方案变为快接通方案,然后在快接通方案中生成接通晶体管3310的驱动信号3366之后,用于次级侧同步整流器(sr)控制器3308的接通方案从快接通方案变回作为其默认方案的慢接通方案。在又一实施例中,如果如图16中所示的一个或多个预定条件被满足时,用于次级侧同步整流器(sr)控制器3308的接通方案从慢接通方案变为快接通方案,然后在快接通方案中生成接通晶体管3310的驱动信号3366之后,用于次级侧同步整流器(sr)控制器3308的接通方案从快接通方案变回作为其默认方案的慢接通方案。

图14是根据本发明的一个实施例,示出如图13中所示的次级侧同步整流器(sr)控制器3308的接通方案从慢接通方案变为快接通方案的一个或多个预定条件的简化图。该图仅仅是示例,其不应该过度限制权利要求的范围。本领域普通技术人员将认识到很多变形、替代和修改。波形3432将驱动信号3332表示为时间函数,波形3462电压信号3362表示为时间函数,波形3466将驱动信号3366表示为时间函数。

在一个实施例中,次级侧同步整流器(sr)控制器3308检测到电压信号3362在时刻t101处变得大于参考电压3490(例如,vref1),在时刻t102之前保持大于参考电压3490,并且在时刻t102处变得小于参考电压3490(例如,vref1)。例如,如果从时刻t101到时刻t102的持续时间(例如,ta)等于或者大于阈值持续时间tth1,则用于次级侧同步整流器(sr)控制器3308的接通方案从慢接通方案变为快接通方案。在另一示例中,阈值持续时间tth1表示初级侧控制系统的前沿消抖时间(例如,300ns)。

在另一实施例中,在快接通方案中,次级侧同步整流器(sr)控制器3308检测到电压信号3362在时刻t102处变得小于阈值电压3480(例如,vth),次级侧同步整流器(sr)控制器3308在时刻t102处将驱动信号3366从逻辑低电平变为逻辑高电平。例如,阈值电压3480(例如,vth)小于参考电压3490(例如,vref1)。在另一示例中,在驱动信号3366在快接通方案中在时刻t102处从逻辑低电平变为逻辑高电平之后,用于次级侧同步整流器(sr)控制器3308的接通方案从快接通方案变回作为其默认方案的慢接通方案。

在又一实施例中,在次级侧同步整流器(sr)控制器3308在时刻t102处将驱动信号3366从逻辑低电平变为逻辑高电平之后,次级侧同步整流器(sr)控制器3308将驱动信号3366保持在逻辑高电平,然后将驱动信号3366从逻辑高电平变回逻辑低电平。例如,在连续传导模式(ccm)下,次级侧同步整流器(sr)控制器3308预测将驱动信号3366从逻辑高电平变回逻辑低电平的时间。在另一示例中,在断续传导模式(dcm)下,次级侧同步整流器(sr)控制器3308在流过晶体管3310的源极端与晶体管3310的漏极端之间的电流的大小达到零时将驱动信号3366从逻辑高电平变回逻辑低电平。

图15是根据本发明的另一实施例,如图13中所示的次级侧同步整流器(sr)控制器3308的接通方案从慢接通方案变为快接通方案的一个或多个预定条件的简化图。该图仅仅是示例,其不应该过度限制权利要求的范围。本领域普通技术人员将认识到很多变形、替代和修改。波形3532将驱动信号3332表示为时间函数,波形3562将电压信号3362表示为时间函数,波形3566将驱动信号3366表示为时间函数。

在一个实施例中,次级侧同步整流器(sr)控制器3308检测到电压信号3362在时刻t111变得大于参考电压3590(例如,vref2),在时刻t112之前保持大于参考电压3590(例如,vref2),并且在时刻t112处变得小于参考电压3590(例如,vref2)。例如,参考电压3590(例如,vref2)小于参考电压3490(例如,vref1)。在另一示例中,如果从时刻t111到时刻t112的持续时间(例如,tj)等于或大于阈值持续时间tth2,则用于次级侧同步整流器(sr)控制器3308的接通方案从慢接通方案变为快接通方案。在又一示例中,阈值持续时间tth2比阈值持续时间tth1更长。

在另一实施例中,在快接通方案中,次级侧同步整流器(sr)控制器3308检测到电压信号3362在时刻t112处变得小于阈值电压3480(例如,vth),次级侧同步整流器(sr)控制器3308在时刻t112处将驱动信号3366从逻辑低电平变为逻辑高电平。例如,阈值电压3480(例如,vth)小于参考电压3490(例如,vref1)和参考电压3590(例如,vref2)。在另一示例中,在驱动信号3366在快接通方案中在时刻t112处从逻辑低电平变为逻辑高电平之后,用于次级侧同步整流器(sr)控制器3308的接通方案从快接通方案变回作为其默认方案的慢接通方案。

在又一实施例中,在次级侧同步整流器(sr)控制器3308在时刻t112处将驱动信号3366从逻辑低电平比哪位逻辑高电平之后,次级侧同步整流器(sr)控制器3308将驱动信号3366保持在逻辑高电平,随后将驱动信号3366从逻辑高电平变回逻辑低电平。例如,在连续传导模式(ccm)下,次级侧同步整流器(sr)控制器3308预测将驱动信号3366从逻辑高电平变回逻辑低电平的时间。在另一示例中,在断续传导模式(dcm)下,次级侧同步整流器(sr)控制器3308在流过晶体管3310的源极端与晶体管3310的漏极端之间的电流的大小达到零时将驱动信号3366从逻辑高电平变回逻辑低电平。

根据一个实施例,次级侧同步整流器(sr)控制器3308检测到电压信号3362在时刻t113处变得大于参考电压3590(例如,vref2),在时刻t114之前保持大于参考电压3590(例如,vref2),并且在时刻t114处变得小于参考电压3590(例如,vref2)。例如,如果从时刻t113到时刻t114的持续时间(例如,tk)小于阈值持续时间tth2,则用于次级侧同步整流器(sr)控制器3308的接通方案保持慢接通方案。

根据另一实施例,在慢接通方案中,次级侧同步整流器(sr)控制器3308检测到电压信号3362在时刻t115处变得小于阈值电压3480(例如,vth),次级侧同步整流器(sr)控制器3308在时刻115处不将驱动信号3366从逻辑低电平变为逻辑高电平。例如,在慢接通方案中,次级侧同步整流器(sr)控制器3308确定电压信号3362是否在等于或大于预定时间段(例如,ts)的持续时间内保持小于阈值电压3480(例如,vth)。在另一示例中,预定时间段(例如,ts)大于零,阈值持续时间tth1大于零,并且阈值持续时间tth2大于零。在又一示例中,如图15中所示,次级侧同步整流器(sr)控制器3308检测到电压信号3362在时刻t116处变得大于阈值电压3480(例如,vth),并且确定从时刻t115到t116的持续时间比预定时间段(例如,ts)短,次级侧同步整流器(sr)控制器3308将驱动信号3366保持在逻辑低电平。

如前所述以及在这里进一步强调的,图15仅仅是示例,其不应该过度限制权利要求的范围。本领域普通技术人员将认识到很多变形、替代、和修改。例如,次级侧同步整流器(sr)控制器3308检测到电压信号3362在时刻t111处变得小于参考电压3490(例如,vref1)但是大于参考电压3590(例如,vref2),在时刻t112之前保持小于参考电压3490(例如,vref1)但是大于参考电压3590(例如,vref2),并且在时刻t112处变得小于参考电压3590(例如,vref2)。在另一示例中,如果从时刻t111到时刻t112的持续时间(例如,tj)等于或大于阈值持续时间tth2,则用于次级侧同步整流器(sr)控制器3308的接通方案从慢接通方案变为快接通方案。

图16是根据本发明的一些实施例,示出了如图13中所示的次级侧同步整流器(sr)控制器3308确定接通方案的方法的简化图。该图仅仅是示例,并且其不应该过度限制权利要求的范围。本领域普通技术人员将认识到很多变形、替代、和修改。方法3600包括用于确定接通方案为慢接通方案的过程3610,用于确定条件p是否满足的过程3620,用于确定条件q是否满足的过程3622,用于确定条件p或条件q中的至少一个是否满足的过程3630,以及用于确定接通方案为快接通方案的过程3640。

在过程3610,次级侧同步整流器(sr)控制器3308确定接通方案为作为默认接通方案的慢接通方案。例如,当次级侧同步整流器(sr)控制器3308上电时,接通方案在上电过程开始时是作为其默认接通方案的慢接通方案。

在过程3620,确定条件p是否满足。例如,条件p是电压信号3362变得大于参考电压3490(例如,vref1),并且在等于或大于阈值持续时间tth1的持续时间(例如,ta)内保持大于参考电压3490(例如,vref1)。在另一示例中,如果电压信号3362变得大于参考电压3490(例如,vref1)并且在等于或大于阈值持续时间tth1的持续时间(例如,ta)内保持大于参考电压3490(例如,vref1),则确定满足条件p。

在过程3622,确定条件q是否满足。例如,条件q是电压信号3362变得大于参考电压3590(例如,vref2),并且在等于或大于阈值持续时间tth2的持续时间(例如,tj)内保持大于参考电压3590(例如,vref2)。在另一示例中,如果电压信号3362变得大于参考电压3590(例如,)并且在等于或大于阈值持续时间tth2的持续时间(例如,tj)内保持大于参考电压3590(例如,vref2),则确定满足条件q。在又一示例中,参考电压3590(例如,vref2)小于参考电压3490(例如,vref1),并且阈值持续时间tth2比阈值持续时间tth1长。

在过程3630,确定条件p或条件q中的至少一个满足。例如,如果条件p满足,则条件p或条件q中的至少一个满足。在另一示例中,如果条件q满足,则条件p或条件q中的至少一个满足。在又一示例中,如果条件p和条件q满足,则条件p或条件q中的至少一个满足。

根据一个实施例,如果条件p和条件q都不满足,则过程3610被执行,使得次级侧同步整流器(sr)控制器3308的接通方案保持作为默认接通方案的慢接通方案。根据另一实施例,如果条件p或条件q中的至少一个满足,则过程3640被执行。

在过程3640,次级侧同步整流器(sr)控制器3308确定接通方案为快接通方案。例如,用于次级侧同步整流器(sr)控制器3308的接通方案从慢接通方案变为快接通方案。

在一个实施例中,在接通方案下,如果次级侧同步整流器(sr)控制器3308检测到电压信号3362变得小于阈值电压(例如,vth),则次级侧同步整流器(sr)控制器3308进一步检测电压信号3362是否至少在消抖持续时间期间(例如,400ns)保持小于阈值电压,如果电压信号3362至少在消抖持续时间期间(例如,400ns)保持小于阈值电压,则次级侧同步整流器(sr)控制器3308生成接通晶体管3310的驱动信号3366。例如,如果电压信号3362没有至少在消抖持续时间(例如,400ns)期间保持小于阈值电压(例如,vth),则次级侧同步整流器(sr)控制器3308不生成接通晶体管3310的驱动信号3366。在另一示例中,不管在慢接通方案下是否生成接通晶体管3310的驱动信号3366,用于次级侧同步整流器(sr)控制器3308的接通方案保持为作为默认接通方案的慢接通方案,如过程3610所示。

在另一实施例中,在快接通方案下,如果次级侧同步整流器(sr)控制器3308检测到电压信号3362变得小于阈值电压(例如,vth),则次级侧同步整流器(sr)控制器3308无时延地生成接通晶体管3310的驱动信号3366。在另一示例中,在快接通方案下生成接通晶体管3310的驱动信号3366之后,用于次级侧同步整流器(sr)控制器3308的接通方案从快接通方案变回慢接通方案,如过程3610所示。

如上面讨论的和这里进一步强调的,图16仅仅是示例,其不应该过度限制权利要求的范围。本领域普通技术人员将认识到很多变形、替代和修改。例如,条件p是电压信号3362变得等于或大于参考电压3490(例如,vref1)并且在等于或大于阈值持续时间tth1的持续时间(例如,ta)内保持等于或大于参考电压3490(例如,vref1),条件q是电压信号3362变得等于或大于参考电压3590(例如,vref2)并且在等于或大于阈值持续时间tth2的持续时间(例如,tj)内保持等于或大于参考电压3590(例如,vref2)。在另一示例中,条件p是参考电压3362变得等于或大于参考电压3490(例如,vref1),并且在大于阈值持续时间tth1的持续时间(例如,ta)内保持等于或大于参考电压3490(例如,vref1),条件q是电压信号3362变得等于或大于参考电压3590(例如,vref2),并且在大于阈值持续时间tth2的持续时间(例如,tj)内保持等于或大于参考电压3590(例如,vref2)。在又一示例中,条件p是参考电压3362变得大于参考电压3490(例如,vref1),并且在大于阈值持续时间tth1的持续时间(例如,ta)内保持大于参考电压3490(例如,vref1),条件q是电压信号3362变得大于参考电压3590(例如,vref2),并且在大于阈值持续时间tth2的持续时间(例如,tj)内保持大于参考电压3590(例如,vref2)。

图17是根据本发明的某些实施例,示出了如图13中所示的次级侧同步整流器(sr)控制器3308确定接通方案的方法的简化图。该图仅仅是示例,并且其不应该过度限制权利要求的范围。本领域普通技术人员将认识到很多变形、替代、和修改。方法3600包括用于确定接通方案为慢接通方案的过程3710,用于确定电压信号3362是否变得大于参考电压3490(例如,vref1)的过程3720,用于确定电压信号3362是否在等于或大于阈值持续时间tth1的持续时间内保持大于参考电压3490(例如,vref1)的过程3721,用于确定电压信号3362是否变的大于参考电压3590(例如,vref2)的过程3722,用于确定电压信号3362是否在等于或大于阈值持续时间tth2的持续时间内保持大于参考电压3590(例如,vref2)的过程3723,以及用于确定接通方案为快接通方案的过程3740。

在过程3710,次级侧同步整流器(sr)控制器3308确定接通方案为作为默认接通方案的慢接通方案。例如,当次级侧同步整流器(sr)控制器3308上电时,接通方案在上电过程开始时是作为其默认接通方案的慢接通方案。

在过程3720,确定电压信号3362是否变得大于参考电压3490(例如,vref1)。例如,如果在过程3720确定电压信号3362没有变得大于参考电压3490(例如,vref1),则过程3722被执行。在另一示例中,如果在过程3720确定电压信号3362变得大于参考电压3490(例如,vref1),则过程3721被执行。

在过程3721,确定电压信号3362是否在等于或大于阈值持续时间tth1的持续时间内保持大于参考电压3490(例如,vref1)。例如,如果在过程3721确定电压信号3362没有在等于或大于阈值持续时间tth1的持续时间内保持大于参考电压3490(例如,vref1),则过程3722被执行。在另一示例中,如果在过程3721确定电压信号3362在等于或大于阈值持续时间tth1的持续时间内保持大于参考电压3490(例如,vref1),则过程3740被执行。

在过程3722,确定电压信号3362是否变得大于参考电压3590(例如,vref2)。例如,参考电压3590(例如,vref2)小于参考电压3490(例如,vref1)在另一示例中,如果在过程3722确定电压信号3362没有变得大于参考电压3590(例如,vref2),则过程3710被执行。在另一示例中,如果在过程3722确定电压信号3362变得大于参考电压3590(例如,vref2),则过程3723被执行。

在过程3723,确定电压信号3362是否在等于或大于阈值持续时间tth2的持续时间内保持大于参考电压3590(例如,vref2)。例如,如果在过程3723确定电压信号3362没有在等于或大于阈值持续时间tth2的持续时间内保持大于参考电压3590(例如,vref2),则过程3710被执行。在另一示例中,如果在过程3723确定电压信号3362在等于或大于阈值持续时间tth2的持续时间内保持大于参考电压3590(例如,vref2),则过程3740被执行。

在过程3740,次级侧同步整流器(sr)控制器3308确定接通方案为快接通方案。例如,用于次级侧同步整流器(sr)控制器3308的接通方案从慢接通方案变为快接通方案。

在一个实施例中,在慢接通方案下,如果次级侧同步整流器(sr)控制器3308检测到电压信号3362变得小于阈值电压(例如,vth),则次级侧同步整流器(sr)控制器3308进一步检测电压信号3362是否至少在消抖持续时间(例如,400ns)期间保持小于阈值电压,如果电压信号3362至少在消抖持续时间(例如,400ns)期间保持小于阈值电压,则次级侧同步整流器(sr)控制器3308生成接通晶体管3310的驱动信号3366。另外,如果电压信号3362没有至少在消抖持续时间(例如,400ns)期间保持小于阈值电压(例如,vth),则次级侧同步整流器(sr)控制器3308不生成接通晶体管3310的驱动信号3366。在另一示例中,不管是否在慢接通方案下生成了接通晶体管3310的驱动信号3366,用于次级侧同步整流器(sr)控制器3308的接通方案保持为作为默认接通方案的慢接通方案,如过程3610所示。

在另一实施例中,在快接通方案下,如果次级侧同步整流器(sr)控制器3308检测到电压信号3362变得小于阈值电压(例如,vth),则次级侧同步整流器(sr)控制器3308无延时地生成接通晶体管3310的驱动信号3366,而不管电压信号3362是否至少在消抖持续时间(例如,400ns)期间保持小于阈值电压(例如,vth)。在另一示例中,在快接通方案下生成接通晶体管3310的驱动信号3366之后,用于次级侧同步整流器(sr)控制器3308的接通方案从快接通方案变回慢接通方案,如过程3610所示。

如上面讨论的和这里进一步强调的,图17仅仅是示例,其不应该过度限制权利要求的范围。本领域普通技术人员将认识到很多变形、替代和修改。例如,在过程3722,确定电压信号3362是否变得小于参考电压3490(例如,vref1)但大于参考电压3590(例如,vref2),如果在过程3722确定电压信号3362变得小于参考电压3490(例如,vref1)但大于参考电压3590(例如,vref2),则过程3723被执行。在另一示例中,在过程3723,确定电压信号3362是否在等于或大于阈值持续时间tth2的持续时间内保持小于参考电压3490(例如,vref1)但大于参考电压3590(例如,vref2),如果在过程3723确定电压信号3362在等于或大于阈值持续时间tth2的持续时间内保持小于参考电压3490(例如,vref1)但大于参考电压3590(例如,vref2),则过程3740被执行。

图18是根据本发明的一个实施例,示出了如图13中所示的电源变换系统3300的次级侧同步整流器(sr)控制器3308的某些组件的简化图。该图仅仅是示例,其不应该过度限制权利要求的范围。本领域普通技术人员将认识到很多变形、替代和修改。次级侧同步整流器(sr)控制器3308包括端子3390、3392、3394和3396。另外,次级侧同步整流器(sr)控制器3308包括比较器3810和3816,消抖组件3820和3826,接通方案控制器3830,接通信号控制器3836,关断信号控制器3840,驱动器3850,钳位器3860,参考电压发生器3870,以及阈值持续时间发生器3876。

在一个实施例中,参考电压发生器3870接收电压信号3316,并且至少部分地基于电压信号3316生成参考电压3490(例如,vref1)和参考电压3590(例如,vref2)。例如,分别根据以下等式确定参考电压3490(例如,vref1)和参考电压3590(例如,vref2):

vref1=vref_ini+α×vin(等式2)

vref2=vref_ini+β×vin(等式3)

其中,vref1表示参考电压3490,vref2表示参考电压3590。此外,vin表示电压信号3316。vref_ini表示预定电压大小。另外,α表示预定常数,β表示另一预定常数。

在另一示例中,参考电压3490(例如,vref1)比参考电压3590(例如,vref2)大。在另一示例中,等式2中的预定常数α大于零,等式3中的预定常数β大于零,并且等式2中的预定常数α大于等式3中的预定常数β。在又一示例中,参考电压3490(例如,vref1)随着电压信号3316(例如,vin)线性增大,并且参考电压3590(例如,vref2)随着电压信号3316(例如,vin)线性增大。

在另一实施例中,阈值持续时间发生器3876接收电压信号3316,并且至少部分地基于电压信号3316生成表示阈值时间段tth1的信号3874和表示阈值时间段tth2的信号3878。例如,分别根据以下等式确定阈值持续时间tth1和阈值持续时间tth2:

tth1=tth_ini+γ×vin(等式4)

tth2=tth_ini+δ×vin(等式5)

其中,tth1表示阈值持续时间tth1,tth2表示阈值持续时间tth2。另外,vin表示电压信号3316。th_ini表示预定电压大小。此外,γ表示预定常数,δ表示另一预定常数。在另一示例中,阈值持续时间tth2比阈值持续时间tth1长。在又一示例中,参考电压3590(例如,vref2)小于参考电压3490(例如,vref1),并且阈值持续时间tth2比阈值持续时间tth1长。

在又一示例中,等式4中的预定常数γ大于零,等式5中的预定常数δ大于零,并且等式4中的预定常数γ小于等式5中的预定常数δ。在又一示例中,阈值持续时间tth1随着电压信号3316(例如,vin)线性增大,并且阈值持续时间tth2随着电压信号3316(例如,vin)线性增大。

根据一个实施例,比较器3810接收电压信号3362和参考电压3590(例如,vref2),并且生成比较信号3812。例如,如果电压信号3362变得大于参考电压3590(例如,vref2),则比较信号3812从逻辑低电平变为逻辑高电平。在另一示例中,比较信号3812由消抖组件3820接收。根据另一实施例,消抖组件3820接收比较信号3812和表示阈值时间段tth2的信号3878。例如,消抖组件3820确定电压信号3362是否在等于或长于阈值持续时间tth2的持续时间内保持大于参考电压3590(例如,vth2)(例如,比较信号3812是否保持处于逻辑高电平)。在另一示例中,消抖组件3820生成信号3822,该信号指示电压信号3362是否在等于或长于阈值持续时间tth2的持续时间内保持大于参考电压3590(例如,vref2)(例如,比较信号3812是否保持处于逻辑高电平)。

根据另一实施例,比较器3816接收电压信号3362和参考电压3490(例如,vref1),并且生成比较信号3818。例如,如果电压信号3362变得大于参考电压3490(例如,vref1),则比较信号3818从逻辑低电平变为逻辑高电平。在另一示例中,比较信号3818由消抖组件3826接收。根据另一实施例,消抖组件3826接收比较信号3818和表示阈值时间段tth1的信号3874。例如,消抖组件3826确定电压信号3362是否在等于或长于阈值持续时间tth1的持续时间内保持大于参考电压3490(例如,vref1)(例如,比较信号3818是否保持处于逻辑高电平)。在另一示例中,消抖组件3826生成信号3828,该信号指示电压信号3362是否在等于或者长于阈值持续时间tth1的持续时间内保持大于参考电压3490(例如,vref1)(例如,比较信号3818是否保持处于逻辑高电平)。

在另一实施例中,接通方案控制器3830接收信号3822和3828,并且作为响应,生成指示接通方案是快接通方案还是慢接通方案的信号3832。例如,如果信号3822指示电压信号3362在等于或者长于阈值持续时间tth2的持续时间内保持大于参考电压3590(例如,vref2),和/或信号3828指示电压信号3362在等于或者长于阈值持续时间tth1的持续时间内保持大于参考电压3490(例如,vref1),则接通方案控制器3830确定接通方案为快接通方案并且生成指示接通方案为快接通方案的信号3832。在另一示例中,如果信号3822不指示电压信号3362在等于或者长于阈值持续时间tth2的持续时间内保持大于参考电压3590(例如,vref2),并且信号3828不指示电压信号3362在等于或者长于阈值持续时间tth1的持续时间内保持大于参考电压3490(例如,vref1),则接通方案控制器3830确定接通方案为慢接通方案并且生成指示接通方案为慢接通方案的信号3832。

在另一示例中,如图16中所示,如果条件p或条件q中的至少一个条件被满足,则接通方案控制器3830确定接通方案为快接通方案,并且生成指示接通方案为快接通方案的信号3832。在又一示例中,如图16中所示,如果条件p和条件q均没有满足,则接通方案控制器3830确定接通方案为慢接通方案,并且生成指示接通方案为慢接通方案的信号3832。

根据一些实施例,接通信号控制器接收信号3832和电压信号3362,并且生成信号3838。在一个实施例中,如果信号3832指示接通方案为快接通方案,则当接通信号控制器检测到电压信号3362变得小于阈值电压(例如,vth)时,接通信号控制器无延时地输出信号3838,信号3838如果被驱动器3850接收则指示驱动器3850生成接通晶体管3310(例如,mosfet)的驱动信号3366。例如,驱动器3850接收信号3838,并且作为响应,生成接通晶体管3310(例如,mosfet)的驱动信号3366。在另一实施例汇总,信号3838被接通方案控制器3830接收。例如,信号3838在被驱动器3850接收的情况下,指示驱动器3850生成接通晶体管3310(例如,mosfet)的驱动信号3366,并且作为响应,接通方案控制器3830将接通方案从快接通方案变为慢接通方案,并且生成指示接通方案为慢接通方案的信号3832。

在又一实施例中,如果信号3832指示接通方案为快接通方案,则当接通信号控制器没有检测到电压信号3362变得小于阈值电压(例如,vth)时,接通信号控制器不输出信号3838,信号3838如果被驱动器3850接收将指示驱动器3850生成接通镜头感3310(例如,mosfet)的驱动信号3366。例如,驱动器3850接收信号3838,并且作为响应,不生成接通晶体管3310(例如,mosfet)的驱动信号3366。在另一实施例中,信号3838被接通方案控制器3830接收。例如,信号3838在被驱动器3850接收的情况下,不指示驱动器3850生成接通晶体管3310(例如,mosfet)的驱动信号3366,并且作为响应,接通方案控制器3830保持接通方案为快接通方案,并且生成指示接通方案为快接通方案的信号3832。

在又一实施例中,如果信号3832指示接通方案为慢接通方案,则当接通信号控制器检测到电压信号3362变得小于阈值电压(例如,vth)并且检测到电压信号3362至少在消抖持续时间(例如,400ns)期间保持小于阈值电压,则接通信号控制器输出信号3838,信号3838在被驱动器3850接收的情况下指示驱动器3850生成接通晶体管3310(例如,mosfet)的驱动信号3366。例如,驱动器3850接收信号3838,并且作为响应,生成接通晶体管3310(例如,mosfet)的驱动信号3366。在另一实施例中,信号3838被接通方案控制器3830接收,并且作为响应,保持接通方案为慢接通方案并且生成指示接通方案为慢接通方案的信号3832。

在又一实施例中,如果信号3832指示接通方案为慢接通方案,则当接通信号控制器没有检测到电压信号3362变得小于阈值电压(例如,vth)或者没有检测到电压信号3362至少在消抖持续时间(例如,400ns)期间保持小于阈值电压,则接通信号控制器不输出信号3838,信号3838在被驱动器3850接收的情况下指示驱动器3850生成接通晶体管3310(例如,mosfet)的驱动信号3366。例如,驱动器3850接收信号3838,并且作为响应,不生成接通晶体管3310(例如,mosfet)的驱动信号3366。在另一示例中,信号3838被接通方案控制器3830接收,作为响应,接通方案控制器3830保持接通方案为慢接通方案并且生成接通方案为慢接通方案的信号3832。

在又一实施例中,钳位器3860接收电压信号3362。例如,电压信号3362包括一个或多个高电压毛刺。在另一示例中,钳位器被用来钳位电压信号3362,以保护次级侧同步整流器(sr)控制器3308的一个或多个内部电路。

本发明的某些实施例提供了这样的次级侧同步整流器(sr)控制器,其选择快接通方案或慢接通方案以便提供效率和可靠性之间的期望折衷。

根据另一实施例,用于调节电源变换器的系统控制器包括第一控制器端子和第二控制器端子。系统控制器被配置为在第一控制器端子接收输入信号,并且至少部分地基于输入信号在第二控制器端子处生成驱动信号以接通或关断晶体管,从而影响与电源变换器的次级绕组相关联的电流。另外,系统控制器进一步被配置为确定输入信号是否在等于或者长于第一预定持续时间的第一时段内保持大于第一阈值,并且响应于输入信号未被确定为在等于或者长于第一预定持续时间的第一时段内大于第一阈值,利用第一方案进行操作。另外,利用第一方案进行操作,系统控制器进一步被配置为确定输入信号在等于或者长于第二预定持续时间的第二时段内保持小于第二阈值,并且响应于输入信号在等于或者长于第二预定持续时间的第二时段内保持小于第二阈值,将第二控制器端子处的驱动信号从第一逻辑电平变为第二逻辑电平。第一预定持续时间大于零,第二预定持续时间大于零。例如,该系统控制器至少根据图13和/或图14实现。

根据又一实施例,用于调节电源变换器的系统控制器包括第一控制器端子和第二控制器端子。系统控制器被配置为在第一控制器端子接收输入信号,并且至少部分地基于输入信号在第二控制器端子处生成驱动信号以接通或关断晶体管,从而影响与电源变换器的次级绕组相关联的电流。另外,系统控制器进一步被配置为确定输入信号是否在等于或者长于第一预定持续时间的第一时段内保持小于或者等于第一阈值且大于第二阈值,第二阈值小于第一阈值,并且响应于输入信号未被确定为在等于或者长于第一预定持续时间的第一时段内保持等于或者小于第一阈值且大于第二阈值,利用第一方案进行操作。另外,利用第一方案进行操作,系统控制器进一步被配置为确定输入信号是否在等于或者长于第二预定持续时间的第二时段内保持小于第三阈值,并且响应于输入信号被确定为在等于或者长于第二预定持续时间的第二时段内保持小于第三阈值,将第二控制器端子处的驱动信号从第一逻辑电平变为第二逻辑电平。第一预定持续时间大于零,第二预定持续时间大于零。例如,系统控制器至少根据图13和/或图15实现。

根据又一实施例,用于调节电源变换器的系统控制器包括第一控制器端子和第二控制器端子。系统控制器被配置为在第一控制器端子接收输入信号,并且至少部分地基于输入信号在第二控制器端子处生成驱动信号以接通或关断晶体管,从而影响与电源变换器的次级绕组相关联的电流。另外,系统控制器进一步被配置为确定输入信号是否在等于或者长于第一预定持续时间的第一时段内保持大于第一阈值,并且确定输入信号是否在等于或者长于第二预定持续时间的第二时段内保持大于第二阈值。第二阈值比第一阈值小,第二预定持续时间比第一预定持续时间长。另外,系统控制器进一步被配置为,响应于输入信号未被确定为在等于或者长于第一预定持续时间的第一时段内保持大于第一阈值并且输入信号未被确定为在等于或者长于第二预定持续时间的第二时段内保持大于第二阈值,利用第一方案进行操作。另外,利用第一方案进行操作,系统控制器进一步被配置为确定输入信号是否在等于或者长于第三预定持续时间的第三时段内保持小于第三阈值,并且响应于输入信号被确定为在等于或者长于第三预定持续时间的第三时段内保持小于第三阈值,将第二控制器端子处的驱动信号从第一逻辑电平变为第二逻辑电平。第一预定持续时间大于零,第二预定持续时间大于零,并且第三预定持续时间大于零。例如,系统控制器至少根据图13、图16、图17、和/或图18实现。

根据又一实施例,用于调节电源变换器的系统控制器包括第一控制器端子和第二控制器端子。系统控制器被配置为在第一控制器端子接收输入信号,并且至少部分地基于输入信号在第二控制器端子处生成驱动信号以接通或关断晶体管,从而影响与电源变换器的次级绕组相关联的电流。另外,系统控制器进一步被配置为确定输入信号是否在等于或者长于第一预定持续时间的第一时段内保持大于第一阈值,并且确定输入信号是否在等于或者长于第二预定持续时间的第二时段内保持大于第二阈值。另外,系统控制器进一步被配置为,响应于输入信号未被确定为在等于或者长于第一预定持续时间的第一时段内保持大于第一阈值并且输入信号未被确定为在等于或者长于第二预定持续时间的第二时段内保持大于第二阈值,利用第一方案进行操作。第二阈值小于第一阈值,并且第二预定持续时间长于第一预定持续时间。第一预定持续时间大于零,并且第二预定持续时间大于零。第一阈值在大小上随着输入信号改变,第二阈值在大小上随着输入信号改变,例如,系统控制器至少根据图13、图16、图17、和/或图18实现。

根据又一实施例,用于调节电源变换器的系统控制器包括第一控制器端子和第二控制器端子。系统控制器被配置为在第一控制器端子接收输入信号,并且至少部分地基于输入信号在第二控制器端子处生成驱动信号以接通或关断晶体管,从而影响与电源变换器的次级绕组相关联的电流。另外,系统控制器进一步被配置为确定输入信号是否在等于或者长于第一预定持续时间的第一时段内保持大于第一阈值,并且确定输入信号是否在等于或者长于第二持续时间的第二时段内保持大于第二阈值。另外,系统控制器进一步被配置为,响应于输入信号未被确定为在等于或者长于第一预定持续时间的第一时段内保持大于第一阈值并且输入信号未被确定为在等于或者长于第二预定持续时间的第二时段内保持大于第二阈值,利用第一方案进行操作。第二阈值小于第一阈值,并且第二预定持续时间长于第一预定持续时间。第一预定持续时间大于零,第二预定持续时间大于零,第一预定持续时间在大小上随着输入信号改变,并且第二预定持续时间在大小上随着输入信号改变。例如,系统控制器至少根据图13、图16、图17、和/或图18实现。

根据又一实施例,用于调节电源变换器的方法包括:接收输入信号,处于与输入信号相关联的信息,并且至少部分地基于输入信号生成驱动信号以接通或关断晶体管从而影响与电源变换器的次级绕组相关联的电流。处理与输入信号相关联的信息包括:确定输入信号是否在等于或者长于第一预定持续时间的第一时段内保持大于第一阈值;响应于输入信号未被确定为在等于或者长于第一预定持续时间的第一时段内保持大于第一阈值,利用第一方案进行操作。至少部分地基于输入信号生成驱动信号以接通或关断晶体管从而影响与电源变换器的次级绕组相关联的电流包括:响应于利用第一方案进行操作,确定输入信号是否在等于或者长于第二预定持续时间的第二时段内保持小于第二阈值;并且响应于输入信号被确定为在等于或者长于第二预定持续时间的第二时段内保持小于第二阈值,将驱动信号从第一逻辑电平变为第二逻辑电平。第一预定持续时间大于零,并且第二预定持续时间大于零。例如,该方法至少根据图13和/或图14实现。

根据又一实施例,用于调节电源变换器的方法包括:接收输入信号,处于与输入信号相关联的信息,并且至少部分地基于输入信号生成驱动信号以接通或关断晶体管从而影响与电源变换器的次级绕组相关联的电流。处理与输入信号相关联的信息包括:确定输入信号是否在等于或者长于第一预定持续时间的第一时段内保持小于或者等于第一阈值且大于第二阈值,第二阈值小于第一阈值;并且响应于输入信号未被确定为在等于或者长于第一预定持续时间的第一时段内保持小于或者等于第一阈值且大于第二阈值,利用第一方案进行操作。至少部分地基于输入信号生成驱动信号以接通或关断晶体管从而影响与电源变换器的次级绕组相关联的电流包括:响应于利用第一方案进行操作,确定输入信号是否在等于或者长于第二预定持续时间的第二时段内保持小于第三阈值;并且响应于输入信号被确定为在等于或者长于第二预定持续时间的第二时段内保持小于第三阈值,将驱动信号从第一逻辑电平变为第二逻辑电平。第一预定持续时间大于零,并且第二预定持续时间大于零。例如,该方法至少根据图13和/或图15实现。

根据又一实施例,用于调节电源变换器的方法包括:接收输入信号,处于与输入信号相关联的信息,并且至少部分地基于输入信号生成驱动信号以接通或关断晶体管从而影响与电源变换器的次级绕组相关联的电流。处理与输入信号相关联的信息包括:确定输入信号是否在等于或者长于第一预定持续时间的第一时段内保持大于第一阈值;确定输入信号在等于或者长于第二预定持续时间的第二时段内保持大于第二阈值,第二阈值小于第一阈值,第二预定持续时间长于第一预定持续时间;并且响应于输入信号未被确定为在等于或者长于第一预定持续时间的第一时段内保持大于第一阈值并且输入信号未被确定为在等于或者长于第二预定持续时间的第二时段内保持大于第二阈值,利用第一方案进行操作。至少部分地基于输入信号生成驱动信号以接通或关断晶体管从而影响与电源变换器的次级绕组相关联的电流包括:响应于利用第一方案进行操作,确定输入信号是否在等于或者长于第三预定持续时间的第三时段内保持小于第三阈值;并且响应于输入信号被确定为在等于或者长于第三预定持续时间的第三时段内保持小于第三阈值,将驱动信号从第一逻辑电平变为第二逻辑电平。第一预定持续时间大于零,第二预定持续时间大于零,并且第三预定持续时间大于零。例如,该方法至少根据图13、图16、图17、和/或图18实现。

根据又一实施例,用于调节电源变换器的方法包括:接收输入信号,处于与输入信号相关联的信息,并且至少部分地基于输入信号生成驱动信号以接通或关断晶体管从而影响与电源变换器的次级绕组相关联的电流。处理与输入信号相关联的信息包括:确定输入信号是否在等于或者长于第一预定持续时间的第一时段内保持大于第一阈值;确定输入信号在等于或者长于第二预定持续时间的第二时段内保持大于第二阈值;响应于输入信号未被确定为在等于或者长于第一预定持续时间的第一时段内保持大于第一阈值并且输入信号未被确定为在等于或者长于第二预定持续时间的第二时段内保持大于第二阈值,利用第一方案进行操作。第二阈值小于第一阈值,并且第二预定持续时间长于第一预定持续时间。第一预定持续时间大于零,第二预定持续时间大于零。第一阈值在大小上随着输入信号改变,并且第二阈值在大小上随着输入信号改变。例如,该方法至少根据图13、图16、图17、和/或图18实现。

根据又一实施例,用于调节电源变换器的方法包括:接收输入信号,处于与输入信号相关联的信息,并且至少部分地基于输入信号生成驱动信号以接通或关断晶体管从而影响与电源变换器的次级绕组相关联的电流。处理与输入信号相关联的信息包括:确定输入信号是否在等于或者长于第一预定持续时间的第一时段内保持大于第一阈值;确定输入信号在等于或者长于第二预定持续时间的第二时段内保持大于第二阈值;响应于输入信号未被确定为在等于或者长于第一预定持续时间的第一时段内保持大于第一阈值并且输入信号未被确定为在等于或者长于第二预定持续时间的第二时段内保持大于第二阈值,利用第一方案进行操作。第二阈值小于第一阈值,并且第二预定持续时间长于第一预定持续时间。第一预定持续时间大于零,第二预定持续时间大于零。第一预定持续时间在大小上随着输入信号改变,并且第二预定持续时间在大小上随着输入信号改变。例如,该方法至少根据图13、图16、图17、和/或图18实现。

例如,本发明的各种实施例的一些或全部组件每个都通过使用一个或多个软件组件、一个或多个硬件组件和/或软件和硬件组件的一个或多个组合,单独地和/或与至少另一组件相结合地实现。在另一示例中,本发明的各种实施例的一些或全部组件每个都单独地和/或与至少另一组件相结合地实现在一个或多个电路中,该一个或多个电路例如是一个或多个模拟电路和/或一个或多个数字电路。在又一个示例中,能够组合本发明的各种实施例和/或示例。

尽管已经对本发明的具体实施例进行了描述,但是本领域的技术人员应该理解,存在与所描述的实施例等同的其它实施例。因此,应当理解的是,本发明不由具体图示的实施例来限制,而是仅由所附权利要求的范围来限制。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1