电源管理装置、直流对直流控制电路及其芯片致能方法_4

文档序号:9813517阅读:来源:国知局
器及驱动器。电源控制器具有第一致能接脚且包括第二准位 控制电路。第一致能接脚禪接第一准位控制电路。驱动器具有第二致能接脚。第二致能接 脚禪接第一准位控制电路与第一致能接脚。
[0108] 接着,请参照图8,图8图示此实施例的芯片致能方法的流程图。如图8所示,于步 骤SlO中,控制第一准位控制电路与第二准位控制电路的操作,使得第一准位控制电路所 提供的控制信号能具有至少H个准位。需说明的是,第一准位控制电路所提供的控制信号 至少具有第一准位、第二准位与第H准位,其中,第一准位低于第二准位且第二准位低于第 H准位。
[0109] 于步骤S12中,上述方法侦测控制信号的准位。若步骤S12的侦测结果是控制信 号为第一准位,则上述方法执行步骤S14,控制电源控制器处于无效状态并控制驱动器处于 无效状态。
[0110] 若步骤S12的侦测结果是控制信号为第二准位,则上述方法执行步骤S16,控制电 源控制器处于致能状态并控制驱动器处于无效状态。
[0111] 若步骤S12的侦测结果为控制信号为第H准位,则上述方法执行步骤S18,控制电 源控制器处于致能状态并控制驱动器处于致能状态。
[0112] 至于电源转换器的详细电路结构与运作情形请参照前述具体实施例的文字内容、 表格与图式,于此不另行赏述。
[0113] 相较于现有技术,于本发明的电源管理装置、直流对直流控制电路及其芯片致能 方法中,电源控制器不需额外耗费一个独立的输出接脚专口去控制驱动器处于致能或无效 状态,而是利用电源控制器原本接收来自系统的控制信号的输入接脚,W多阶段致能的方 式控制电源控制器与驱动器处于致能或无效状态,所W电源控制器可W省下一个接脚作为 其他功能设定之用,而能有效提升整个系统的功能扩充性。
[0114] 通过W上较佳具体实施例的详述,是希望能更加清楚描述本发明的特征与精神, 而并非W上述所公开的较佳具体实施例来对本发明的范畴加 W限制。相反地,其目的是希 望能涵盖各种改变及具相等性的安排于本发明所欲申请的权利要求的范畴内。
【主权项】
1. 一种电源管理装置,其特征在于,上述电源管理装置具有一致能接脚,且上述致能接 脚用以耦接一第一准位控制电路,上述电源管理装置包括: 一第二准位控制电路,耦接上述致能接脚;以及 一准位侦测电路,耦接上述致能接脚,上述准位侦测电路用以侦测上述致能接脚上的 一控制信号,且上述控制信号来自于上述第一准位控制电路, 其中,上述控制信号依据上述第一准位控制电路与上述第二准位控制电路的操作而具 有至少三个准位。2. 如权利要求1所述的电源管理装置,其特征在于,上述准位侦测电路侦测到上述控 制信号为一第一准位时,上述准位侦测电路控制上述电源管理装置为一无效状态。3. 如权利要求2所述的电源管理装置,其特征在于,上述准位侦测电路侦测到上述控 制信号为一第二准位或一第三准位时,上述准位侦测电路控制上述电源管理装置为一致能 状态。4. 如权利要求1所述的电源管理装置,其特征在于,上述准位侦测电路侦测到上述控 制信号为一第一准位或一第二准位时,上述准位侦测电路控制上述电源管理装置为一无效 状态。5. 如权利要求4所述的电源管理装置,其特征在于,上述准位侦测电路侦测到上述控 制信号为一第三准位时,上述准位侦测电路控制上述电源管理装置为一致能状态。6. 如权利要求1所述的电源管理装置,其特征在于,上述第一准位控制电路包括一第 一电阻单元与一第一控制开关,上述第一电阻单元的一端耦接一第一操作电压,上述第一 电阻单元的另一端耦接上述第一控制开关,上述第一控制开关接收一系统控制信号且依据 上述系统控制信号进行操作。7. 如权利要求1所述的电源管理装置,其特征在于,上述第二准位控制电路包括一第 二电阻单元与一第二控制开关,上述第二电阻单元的一端耦接上述致能接脚与上述准位侦 测电路,上述第二电阻单元的另一端耦接上述第二控制开关。8. 如权利要求1所述的电源管理装置,其特征在于,上述第二准位控制电路包括一电 流源,上述电流源耦接上述致能接脚与上述准位侦测电路。9. 如权利要求1所述的电源管理装置,其特征在于,上述第一准位控制电路包括一第 一电阻单元与一第一控制开关,上述第二准位控制电路包括一第二电阻单元与一第二控制 开关,上述第一控制开关与上述第二控制开关被控制,使得上述第一电阻单元与上述第二 电阻单元形成一分压网路。10. -种直流对直流控制电路,其特征在于,上述直流对直流控制电路包括: 一第一准位控制电路,用以提供一控制信号; 一电源控制器,具有一第一致能接脚且包括一第二准位控制电路,上述电源控制器通 过上述第一致能接脚耦接上述第一准位控制电路;以及 一驱动器,具有一第二致能接脚,且上述第二致能接脚耦接上述第一准位控制电路与 上述第一致能接脚, 其中,上述控制信号依据上述第一准位控制电路与上述第二准位控制电路的操作而具 有至少三个准位,且上述电源控制器与上述驱动器依据上述控制信号的上述至少三个准位 来被致能或无效。11. 如权利要求10所述的直流对直流控制电路,其特征在于,上述电源控制器还包括 一准位侦测电路,上述准位侦测电路耦接上述第一致能接脚且用以在上述第一致能接脚上 侦测上述控制信号。12. 如权利要求11所述的直流对直流控制电路,其特征在于,上述准位侦测电路侦测 到上述控制信号为一第一准位时,上述准位侦测电路控制上述电源控制器为一无效状态。13. 如权利要求12所述的直流对直流控制电路,其特征在于,上述准位侦测电路侦测 到上述控制信号为一第二准位或一第三准位时,上述准位侦测电路控制上述电源控制器为 一致能状态。14. 如权利要求11所述的直流对直流控制电路,其特征在于,上述准位侦测电路侦测 到上述控制信号为一第一准位或一第二准位时,上述准位侦测电路控制上述驱动器为一无 效状态。15. 如权利要求14所述的直流对直流控制电路,其特征在于,上述准位侦测电路侦测 到上述控制信号为一第三准位时,上述准位侦测电路控制上述驱动器为一致能状态。16. 如权利要求10所述的直流对直流控制电路,其特征在于,上述第一准位控制电路 包括一第一电阻单元与一第一控制开关,上述第一电阻单元的一端耦接一第一操作电压, 上述第一电阻单元的另一端耦接上述第一控制开关,上述第一控制开关接收一系统控制信 号且依据上述系统控制信号进行操作。17. 如权利要求11所述的直流对直流控制电路,其特征在于,上述第二准位控制电路 包括一第二电阻单元与一第二控制开关,上述第二电阻单元的一端耦接上述第一致能接脚 与上述准位侦测电路,上述第二电阻单元的另一端耦接上述第二控制开关。18. 如权利要求11所述的直流对直流控制电路,其特征在于,上述第二准位控制电路 包括一电流源,上述电流源耦接上述第一致能接脚与上述准位侦测电路。19. 如权利要求10所述的直流对直流控制电路,其特征在于,上述第一准位控制电路 包括一第一电阻单元与一第一控制开关,上述第二准位控制电路包括一第二电阻单元与一 第二控制开关,上述第一控制开关与上述第二控制开关被控制,使得上述第一电阻单元与 上述第二电阻单元形成一分压网路。20. -种芯片致能方法,其特征在于,上述芯片致能方法应用于一直流对直流控制电 路,上述直流对直流控制电路包括一第一准位控制电路、一电源控制器及一驱动器,上述电 源控制器具有一第一致能接脚且包括一第二准位控制电路,上述第一致能接脚耦接上述第 一准位控制电路,上述驱动器具有一第二致能接脚,上述第二致能接脚耦接上述第一准位 控制电路与上述第一致能接脚,上述芯片致能方法包括下列步骤: 控制上述第一准位控制电路与上述第二准位控制电路的操作,使得上述第一准位控制 电路所提供的一控制信号能具有至少三个准位;以及 依据上述控制信号的上述至少三个准位来致能或无效上述电源控制器与上述驱动器。21. 如权利要求20所述的芯片致能方法,其特征在于,上述芯片致能方法还包括下列 步骤: 在上述第一致能接脚上侦测上述控制信号。22. 如权利要求21所述的芯片致能方法,其特征在于,若侦测到上述控制信号为一第 一准位,上述芯片致能方法还包括下列步骤: 控制上述电源控制器为一无效状态。23. 如权利要求22所述的芯片致能方法,其特征在于,若侦测到上述控制信号为一第 二准位或一第三准位,上述芯片致能方法还包括下列步骤: 控制上述电源控制器为一致能状态。24. 如权利要求21所述的芯片致能方法,其特征在于,若侦测到上述控制信号为一第 一准位或一第二准位,上述芯片致能方法还包括下列步骤: 控制上述驱动器为一无效状态。25. 如权利要求21所述的芯片致能方法,其特征在于,若侦测到上述控制信号为一第 三准位,上述芯片致能方法还包括下列步骤: 控制上述驱动器为一致能状态。
【专利摘要】本发明公开一种电源管理装置、直流对直流控制电路及其芯片致能方法。电源管理装置具有致能接脚,且致能接脚用以耦接第一准位控制电路。电源管理装置包括第二准位控制电路及准位侦测电路。第二准位控制电路耦接致能接脚。准位侦测电路耦接致能接脚,且用以侦测致能接脚上的控制信号。控制信号来自于第一准位控制电路。控制信号依据第一准位控制电路与第二准位控制电路的操作而具有至少三个准位。
【IPC分类】H02M3/155, H02M1/088
【公开号】CN105576948
【申请号】CN201410552437
【发明人】徐正青, 王彦勋
【申请人】力智电子股份有限公司
【公开日】2016年5月11日
【申请日】2014年10月17日
【公告号】US20160056720
当前第4页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1