迟滞性窗口比较器电路的制作方法

文档序号:7542603阅读:850来源:国知局
迟滞性窗口比较器电路的制作方法
【专利摘要】本发明公开了一种迟滞性窗口比较器电路,该电路包括上窗口电压、下窗口电压、信号输入电压、上比较器、下比较器、上二极管、下二极管、上第一电阻、上第二电阻、下第一电阻和下第二电阻;上窗口电压通过上第一电阻与上比较器的正极端电连接,下窗口电压与下比较器的负极端电连接,上比较器的负极端与信号输入电压连接,下比较器的正极端通过下第一电阻与信号输入电压连接,上比较器的输出端与下比较器的输出端并接且形成一输出口。本发明该电路中将迟滞比较器和窗口比较器的优点合理的结合在一起,可实时检测输入电压是否限定在两个给定的电压之间,若超出给定范围,电路会自动进行翻转,且迟滞比较的引入有效提高了抗干扰性能。
【专利说明】迟滞性窗口比较器电路

【技术领域】
[0001] 本发明涉及电力电子领域,尤其涉及一种迟滞性窗口比较器电路。

【背景技术】
[0002] 比较器是对输入信号进行鉴别与比较的电路,传统型单限比较器虽然有电路简 单、灵敏度高等特点,但其抗干扰能力差。提高抗干扰能力的一种方案是采用迟滞比较器。 此外,迟滞比较器加有正反馈可以加快比较器的响应速度,由于迟滞比较器加的正反馈很 强,远比电路中的寄生耦合强得多,故迟滞比较器还可免除由于电路寄生耦合而产生的自 激振汤。
[0003] 单限比较器和迟滞比较器在输入电压单一方向变化时,输出电压只跃变一次,因 而不能检测输入电压是否限定在两个给定电压之间。


【发明内容】

[0004] 针对上述技术中存在的不足之处,本发明提供一种迟滞性窗口比较器电路,该电 路通过引入迟滞比较可提高抗干扰性能,加快比较翻转速度,消除了电路自激震荡隐患以 提_系统稳定性。
[0005] 为实现上述目的,本发明提供一种迟滞性窗口比较器电路,包括上窗口电压、下窗 口电压、信号输入电压、上比较器、下比较器、上二极管、下二极管、上第一电阻、上第二电 阻、下第一电阻和下第二电阻;所述上窗口电压通过上第一电阻与上比较器的正极端电连 接,所述下窗口电压与下比较器的负极端电连接,所述上比较器的负极端与信号输入电压 连接,所述下比较器的正极端通过下第一电阻与信号输入电压连接,所述上比较器的输出 端与下比较器的输出端并接且形成一输出口,所述上二极管、上第二电阻、下二极管与下第 二电阻之间构成正反馈回路,且所述上二极管与上第二电阻串联、下二极管与下第二电阻 串联。
[0006] 其中,所述信号输入电压在上窗口电压与下窗口电压之间变化时,所述上二极管 和下二极管均截止,所述输出口的输出电压上拉为高电平。
[0007] 其中,所述信号输入电压超出上窗口电压或下窗口电压时,所述上二极管和下二 极管均导通且构成正反馈,所述输出口的输出电压翻转为低电平。
[0008] 本发明的有益效果是:与现有技术相比,本发明提供的迟滞性窗口比较器电路, 将信号输入电压分别与上窗口电压与下窗口电压之间的电压进行比较,并由正反馈回路对 比较结果进行导通或截止,该正反馈回路不仅加快了比较翻转速度,而且有效避免了由于 电路寄生耦合而产生的自激振荡隐患,提高了电路工作的稳定性。该电路中将迟滞比较器 和窗口比较器的优点合理的结合在一起,可实时检测输入电压是否限定在两个给定的电压 之间,若超出给定范围,电路会自动进行翻转,且迟滞比较的引入有效提高了抗干扰性能。 本发明具有电路简单、操作便捷、灵敏度高、工作性能稳定及适用性强等特点。
[0009]

【专利附图】

【附图说明】
[0010] 图1为本发明的迟滞性窗口比较器电路的工作原理图; 图2本发明中输入信号电压超过上窗口电压且升至2. 46V的波形图; 图3为本发明中输入信号电压超过下窗口电压且降至-2. 51V时的波形图; 图4为本发明中%超过下窗口电压且升至-2. 03VV时的波形图; 图5为本发明中%过上窗口电压时,AC70系列迟滞窗口比较波形图; 图6为本发明中%过上窗口电压时,其他系列迟滞窗口比较波形图; 图7为本发明中%过下窗口电压时,AC70系列迟滞窗口比较波形图; 图8为本发明中%过下窗口电压时,其他系列迟滞窗口比较波形图; 图9为频率追踪迟滞窗口比较波形图; 图10为频率追踪传统窗口比较波形图。
[0011] 主要元件符号说明如下: U1-A、上比较器 U1-B、下比较器 Di、上二极管 D2、下二极管 札、上第一电阻 R2、上第二电阻 R3、下第一电阻 R4、下第二电阻 VKH、上窗口电压 下窗口电压 、输入信号电压 Vd、输出口的输出电压

【具体实施方式】
[0012] 为了更清楚地表述本发明,下面结合附图对本发明作进一步地描述。
[0013] 请参阅图1,本发明的迟滞性窗口比较器电路,包括上窗口电压VKH、下窗口电压 V%、信号输入电压V:、上比较器U1-A、下比较器U1-B、上二极管Di、下二极管D2、上第一电阻 札、上第二电阻R2、下第一电阻R3和下第二电阻R4 ;上窗口电压AV通过上第一电阻&与上 比较器U1-A的正极端电连接,下窗口电压V%与下比较器U1-B的负极端电连接,上比较器 U1-A的负极端与信号输入电压%连接,下比较器U1-B的正极端通过下第一电阻R3与信号 输入电压%连接,上比较器U1-A的输出端与下比较器U1-B的输出端并接且形成一输出口, 该输出口的电压表示为%,上二极管Di、上第二电阻R2、下二极管D2与下第二电阻R4之间构 成正反馈回路,且上二极管Di与上第二电阻R2串联、下二极管D2与下第二电阻R4串联。上 比较器U1-A和下比较器U1-B的电源电压由V-和V+提供。
[0014] 请进一步参阅图1,对本发明中的电路的工作原理如下: 1)设输出高电平为,初始值输出口的输出电压,信号输入电压Vi在上窗口电 压VKH与下窗口电压V%之间变化时,Vra >VKH,上二极管Di和下二极管D2均截止,比较输 出的电压即为vra。
[0015] 2)当信号输入电压%超出上窗口,即%彡VKH时,因V%=V-,此时上二极管Di和下 二极管D2导通构成正反馈,忽略上二极管Di和下二极管D2的管压降,设VKH_为上窗口VKH 迟滞下门限电压:

【权利要求】
1. 一种迟滞性窗口比较器电路,其特征在于,包括上窗口电压、下窗口电压、信号输入 电压、上比较器、下比较器、上二极管、下二极管、上第一电阻、上第二电阻、下第一电阻和下 第二电阻;所述上窗口电压通过上第一电阻与上比较器的正极端电连接,所述下窗口电压 与下比较器的负极端电连接,所述上比较器的负极端与信号输入电压连接,所述下比较器 的正极端通过下第一电阻与信号输入电压连接,所述上比较器的输出端与下比较器的输出 端并接且形成一输出口,所述上二极管、上第二电阻、下二极管与下第二电阻之间构成正反 馈回路,且所述上二极管与上第二电阻串联、下二极管与下第二电阻串联。
2. 根据权利要求1所述的迟滞性窗口比较器电路,其特征在于,所述信号输入电压在 上窗口电压与下窗口电压之间变化时,所述上二极管和下二极管均截止,所述输出口的输 出电压上拉为高电平。
3. 根据权利要求1所述的迟滞性窗口比较器电路,其特征在于,所述信号输入电压超 出上窗口电压或下窗口电压时,所述上二极管和下二极管均导通且构成正反馈,所述输出 口的输出电压翻转为低电平。
【文档编号】H03K5/22GK104348451SQ201310453734
【公开日】2015年2月11日 申请日期:2013年9月29日 优先权日:2013年9月29日
【发明者】王祖安 申请人:深圳市伟创电气有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1