一种数字迟滞比较器的制造方法

文档序号:7544372阅读:425来源:国知局
一种数字迟滞比较器的制造方法
【专利摘要】本实用新型公开了了一种数字迟滞比较器,包括与输入端连接的比较器A和比较器A;所述比较器A和比较器B分别与迟滞比较器逻辑单元相连,所述迟滞比较器逻辑单元连接数字滤波逻辑单元;所述数字滤波逻辑单元连接整形电路。与传统迟滞比较器相比,该比较器迟滞门限和迟滞带宽可以方便的独立调整,门限电压不会随着输出电压的变化而变化,迟滞带宽可以调整的非常宽,适合滤除掉噪声更大的信号。其提高了迟滞比较器的噪声信号处理能力和简化了迟滞比较器参数的修改和调试。
【专利说明】一种数字迟滞比较器
【技术领域】
[0001]本实用新型涉及一种迟滞比较器,特别是一种数字迟滞比较器电路。
【背景技术】
[0002]迟滞比较器是一个具有迟滞回环传输特性的比较器。迟滞比较器有可以理解为加正反馈的单限比较器。单限比较器,如果输入信号在门限值附近有微小的干扰,则输出电压就会产生相应的抖动。使用迟滞比较器可以克服这一缺点。
[0003]传统的迟滞比较器是在反相输入单门限电压比较器的基础上引入正反馈网络,就组成了具有双门限值的反相输入迟滞比较器。由于反馈的作用这种比较器的门限电压是随着输出电压的变化而变化的。并且如果需要单独修改迟滞比较器的某一个参数,其他参数也必须做相应的修改,这样使得电路调试比较麻烦。
[0004]目前集成芯片形式的迟滞比较器的参数是固定的,迟滞带宽较窄、门限电压不能设定,在输入信号噪声较小的情况下,集成芯片时迟滞比较器还可以应用,但是,在输入信号噪声较大的应用场合,明显感觉不足。
实用新型内容
[0005]本实用新型的目的是提供一种数字式迟滞比较器,通过巧妙的将模拟和数字逻辑的方法相结合,实现了数字迟滞比较器的功能,该比较器解决了模拟迟滞比较器芯片的比较门限和迟滞宽度难于根据需要设定的问题,以及解决了全部利用模拟芯片搭建成的迟滞比较器在实际应用中参数调节比较复杂的问题,提高了迟滞比较器的噪声信号处理能力和简化了迟滞比较器参数的修改和调试。
[0006]为了实现上述目的,本实用新型采用如下技术方案:
[0007]—种数字迟滞比较器,包括与输入端连接的比较器A和比较器A ;所述比较器A和比较器B分别与迟滞比较器逻辑单元相连,所述迟滞比较器逻辑单元连接数字滤波逻辑单元;所述数字滤波逻辑单元连接整形电路。
[0008]进一步地,所述比较器A和比较器B为LM193双通道差分比较器芯片。
[0009]进一步地,所述迟滞比较器逻辑单元和数字滤波逻辑单元采用EPM7064STI44-7N
-H-* I I
心/T O
[0010]与现有技术相比,本实用新型具有以下优点:本实用新型通过巧妙的运用模拟技术和数字逻辑的方法,实现了数字数迟滞比较器,该比较器与传统迟滞比较器相比,其迟滞门限和迟滞带宽可以方便的独立调整,门限电压不会随着输出电压的变化而变化,迟滞带宽可以调整的非常宽,适合滤除掉噪声更大的信号。
【专利附图】

【附图说明】
[0011]图1是本实用新型工作电路原理框图。【具体实施方式】
[0012]下面结合附图对本实用新型做进一步详细描述。
[0013]请参阅图1所示,数字迟滞比较器,包括与输入端连接的比较器Al和比较器A2 ;比较器Al和比较器B2分别与迟滞比较器逻辑单元3相连,迟滞比较器逻辑单元3连接数字滤波逻辑单元4 ;数字滤波逻辑单元4连接整形电路5。
[0014]其中,比较器Al和比较器B2为LM193双通道差分比较器芯片。迟滞比较器逻辑单元3和数字滤波逻辑单元4采用EPM7064STI44-7N芯片。
[0015]输入的带有噪声的信号首先进入到比较器Al和比较器B2,其中比较器A的作用是进行迟滞比较器的上门限设置,即当输入信号幅值大于比较器A所设置的迟滞比较器高电平门限电压是输出逻辑电平“1”,反之,输出逻辑电平“O”;比较器B的作用是进行迟滞比较器的下门限设置,即当输入信号幅值大于比较器A所设置的迟滞比较器低电平门限电压是输出逻辑电平“1”,反之,输出逻辑电平“O”;
[0016]输入信号经过比较器A和比较器B后的逻辑电平信号进入到CPLD中的迟滞比较器逻辑单元3,该单元中将根据前后两次比较器A和比较器B送进来的逻辑电平信号进行逻辑判断,并按照迟滞比较器的逻辑进行输出。
[0017]输入信号经迟滞比较逻辑单元输出后进入数字滤波逻辑单元4,该单元中根据预先设计好的脉冲宽度门限去滤波,当输入信号脉冲宽度小于设定门限时认为其是干扰信号,并将其滤除,当输入信号脉冲宽度大于设定门限时认为其是有用信号,将其保留。
[0018]输入信号经过数字滤波逻辑单元输出后进入整形电路5,整形电路主要主用是按照外部信号要求,将其整理成为幅度满足要求的规整的方波信号,并将其隔离后输出。
[0019]以上内容是结合具体的优选实施方式对本实用新型所作的进一步详细说明,不能认定本实用新型的【具体实施方式】仅限于此,对于本实用新型所属【技术领域】的普通技术人员来说,在不脱离本实用新型构思的前提下,还可以做出若干简单的推演或替换,都应当视为属于本实用新型由所提交的权利要求书确定专利保护范围。
【权利要求】
1.一种数字迟滞比较器,其特征在于,包括与输入端连接的比较器A (I)和比较器A(2);所述比较器A (I)和比较器B (2)分别与迟滞比较器逻辑单元(3)相连,所述迟滞比较器逻辑单元(3 )连接数字滤波逻辑单元(4 );所述数字滤波逻辑单元(4 )连接整形电路(5 )。
2.如权利要求1所述数字迟滞比较器,其特征在于,所述比较器A(I)和比较器B (2)为LM193双通道差分比较器芯片。
3.如权利要求1所述数字迟滞比较器,其特征在于,所述迟滞比较器逻辑单元(3)和数字滤波逻辑单元(4)采用EPM7064STI44-7N芯片。
【文档编号】H03K5/22GK203813747SQ201320835093
【公开日】2014年9月3日 申请日期:2013年12月16日 优先权日:2013年12月16日
【发明者】骆育, 刘蓓, 贾惠霞, 刘国庆, 赵岩, 贾媛 申请人:西安北方捷瑞光电科技有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1