电信号转换的制作方法

文档序号:7545812阅读:882来源:国知局
电信号转换的制作方法
【专利摘要】在一个方案中,公开了电信号转换器。示例性的电信号转换器可以包括多个有序转换器元件。可以提供元件选择逻辑以伪随机地选择开关矩阵的指针,其中开关矩阵根据逐级”6两最大值模式;‘来映射转换器元件。有益地,伪随机逐级S两最大值模式既可应用于第一步转换器,又可应用于用于误差校正的反馈转换器。
【专利说明】电信号转换

【技术领域】
[0001] 本申请涉及信号转换领域,并且尤其涉及电信号转换器中转换器元件的伪随机选 择。

【背景技术】
[0002] 转换一般涉及到将一种信号转换成另一种信号。例如,数字模拟(DAC)转换器接 收二进制编码数字信号并且输出对应的模拟信号。类似地,模拟数字转换器(ADC)接收模 拟输入信号并且输出对应的二进制编码数字信号。一些电信号转换器具有多个转换器元 件,例如,每个转换器元件在一位输入上工作并且提供一位输出。


【发明内容】

[0003] 在一个实施方案中,公开了电信号转换器,包括:多个输入,其用于接收第一种类 的信号;多个转换器元件,其用于将第一种类的信号转换成第二种类的信号;开关,其将多 个输入映射到多个转换器元件;以及逻辑,其构造为根据S两最大值模式而使得开关将多 个连续输入循环的输入映射到不同的转换器元件。
[0004] 在另一实施方案中,公开了 δ-Σ调制器,包括:模拟数字转换器,其构造为接收 模拟输入并且提供数字输出,所述模拟数字转换器包括多个有序转换器元件以及根据第一 逐级S两最大值模式来旋转转换器元件的逻辑;数字模拟转换器,其构造为接收模拟数字 转换器的数字输出并且提供模拟输出,所述数字模拟转换器包括多个有序转换器元件以及 根据第二逐级S两最大值模式来旋转转换器元件的逻辑;环路滤波器,其构造为接收数字 模拟转换器的模拟输入和模拟输出,并且将滤波后的模拟信号提供给模拟数字转换器;以 及构造为选择步号的元件选择逻辑。
[0005] 在又一实施方案中,公开了由电信号转换器执行的方法,包括:在第一时间段期间 内,从电信号转换器中的多个可用有序转换器元件中选择第一转换器元件;在第二时间段 期间内:计算伪随机数;通过根据S两最大值模式步进遍及可用的转换器元件来选择第二 转换器元件,所述步号是伪随机数的函数。

【专利附图】

【附图说明】
[0006] 当阅读附图时结合下面的详细说明能够最佳地理解本公开内容。强调的是,依照 行业标准实践,各特征不是按尺度绘制的,而是仅用于示例目的。实际上,为了清晰论述,各 特征的尺寸可任意地增大或减小。
[0007] 图1是示例性的δ-Σ调制器(delta-sigma modulator)的框图。
[0008] 图2是示例性的数字模拟转换器的框图。
[0009] 图3是示例性的模拟数字转换器的框图。
[0010] 图4是用于循环遍及转换器元件的示例性的线性图案的流程图。
[0011] 图5是用于循环遍及转换器元件的示例性的δ两最大值模式的流程图。
[0012] 图6是用于循环遍及转换器元件的另一示例性的δ两最大值模式的流程图。

【具体实施方式】
[0013] 下面的公开内容提供了用于实施本公开的不同特征的许多不同的实施方案或实 施例。下面描述了部件和布置的具体实施例以简化本公开。当然,这些仅仅是实施例,而不 意在限制。此外,在各个实施例中本公开可重复附图标记和/或字母。该重复是为了简化 和清晰的目的,其本身不表示所论述的各个实施方案和/或配置之间的关系。不同的实施 方案可以具有不同的优点,并且不一定要求每个实施方案都具有特定优点。
[0014] 图1提供了 δ-Σ调制器(DSM)IOO的框图。DSM100接收模拟输入信号102,ADC120 将模拟输入信号102转换成数字输出信号104。在一些实施方案中,ADC120可以是闪速型 ADC。闪速型ADC是本领域公知的,并且通常认为用相对低的精度换取了相对高的速度。为 了补偿不精确性,数字模拟转换器(DAC) 110设置在反馈环路中,将其模拟输出反馈给环路 滤波器140。环路滤波器140滤除不需要的输入频率并且将来自DAC110的滤波后的反馈与 输入信号102组合。组合信号提供给ADC120以使数字输出104的转换精准化。
[0015] 提供元件选择逻辑130以解决转换结果的非线性问题。具体地,ADC120和DAC110 两者都可以包括多个有序转换器元件,每个转换器元件都遭遇不可预期的非线性。因为非 线性通常特征在于在加或减容差内,来自一个转换器元件的非线性实际上可以补偿另一转 换器元件的非线性。此外,在同一信息位上持续使用同一转换器元件可导致持久或合成误 差。因此,期望的是引入伪随机元件选择方法,使得连续转换循环被处理而遍及不同的转换 器元件。
[0016] 例如,在8级ADC中,转换器元件排序1-8,其中四个数据位要被处理(包括用于 误差校正的一个或多个反馈循环),不期望总是处理转换器元件1-4上的四位。相反,期望 在每次循环时处理随机选择的四个转换器元件的四位。因此,根据本公开的一个实施方案, ESL130构造为使用随机选择来根据非线性模式处理转换器元件上的各位,其中在该背景下 非线性指的是元件不一定是在毗邻块上和/当步进遍及有序元件时来处理。对于后续处理 循环的η个转换位,指针p根据除了例如p+1或p+n或者更一般的p+C的某方法增量,其中 C是给定常数。更具体地,在本文公开的一些实施方案中,非线性模式是" δ两最大值模式" 模式,表示对于任何指针步,转换器元件的新指定自其前一指定的不大于两个位置(例如, 1移至2或3 ;2移至1、3或4 ;3移至1、2、4或5,等等)。
[0017] 图2是DAC110的示例性实现的框图。在该示例性实施方以对各模拟输出求和。求 和可以与位置无关地来进行,因为输入信号280是温度计代码,表示所有重要信息是由所 激活的位数来承载的,而与每位的位置无关。
[0018] 更具体地,温度计代码仅考虑置位为"1"的位数,而不考虑那些位的位置。例如, 8 位温度计代码仅具有 8 个可能状态:00000000, 00000001,00000011,00000111,00001111, 00011111,00111111,01111111和11111111。其他代码组合是有效的,但是等同于前述中的 一个。例如,11001111和10101111都精确地等同于00111111。因此,例如,范围为0-8V的 8级模拟数字转换器如果接收到6V输入信号,则将输出温度计代码00111 111或其等同。接 收到温度计代码00111111或其等同的8级数字模拟转换器将输出6V。因此,模拟输出224 包含了输入信号280所编码的全部信息,而不考虑每位的位置。任何转换器元件210会引 入非线性。例如,如果每个转换器元件210构造为输出IV,则实际上每个转换器元件210可 以输出0.95V与1.05V之间的输出信号,假设示例性的5%容差。因此,输出电压可略高于 或略低于标定输出电压。
[0019] 因此,例如,如果位1-3提供高端上的输出,则第一四个输出位将总是提供过高的 信号。
[0020] 开关矩阵230可设置为将输入位映射到转换器元件210。可通过指针242来控制 映射,指针242是由ESL130提供的。在一个实施方案中,开关矩阵230包括实现用于循环 转换器元件的逐级S两最大值模式的内部逻辑,而指针242提供要使用的步号。开关矩 阵230还可以包括状态存储器,使得指针242可以提供与当前位置的偏差,而不是绝对起始 点。应当理解,虽然将这些功能描述为编码在开关矩阵230内,它们还可以实现在ESL130 中,在该情况下开关矩阵230可以是"哑"矩阵。
[0021] ESL130构造为提供指针242作为伪随机数。元件选择逻辑能够由在数字信号处理 器(DSP)或其他处理器上运行的专用硬件或软件来提供。在一些实施方案中,固定整数260 可以提供作为起始偏差。伪随机数发生器250提供随机化整数输出,该随机化整数输出在 加法器252处与固定整数260求和。然后,将结果发送到步计数器244,步计数器244增量 地从1步进到η (元件数量),然后循环回到1,从而保持指针"存储器"。
[0022] 图3是ADC120的框图,ADC120也会遭遇非线性输出,因此可以使用ESL130步进遍 及转换器元件。在该情况下,ESL130可以基本上等同于应用于DAC110的ESL130,实际上, 在一些实施方案中,可以是相同的硬件或软件元件。开关矩阵330将参考电压输入340映 射到ADC转换器元件310,并且类似于开关矩阵230,可以包括用于非线性步进遍及有序转 换器元件的逻辑。如同DAC110,逻辑还可以卸载到ESL130。
[0023] 在ADC120的情况下,在不同电平提供多个参考电压340。每个ADC转换器元件310 可以包括将输入信号与参考电平340比较的比较器。例如,8V范围的8位ADC可具有与IV、 2V、3V、4V、5V、6V、7V和8V对应的参考电压340。6V输入信号将与这些参考中的每一个进行 比较,并且对于低于输入电压的每个参考将输出"1"。输出280是温度计代码,与置位为对 应于最高电平的"1"的位数匹配。在该实施例中,非线性将主要参照6V比较而发生。一些 比较器将输出" 1"且其他比较器会输出"〇",使得在一些情况下,结果将读"5V",而在其他 情况下,结果将读"6V"。而且,所有相关信息可编码在重要位数中,与次序无关。
[0024] 如果来自DAC110的误差值用于反馈,则误差可混合。例如,如果标定6V信号编码 为5. 98V的输出信号,并且结果用作示例性8级ADC120中的反馈,则反馈信号将编码为5V。 环路滤波器140 (图1)随后可将该误差值用于与负反馈环路中以便在目标频带内将ADC120 的输出104精准化。
[0025] 图4是步进遍及有序转换器元件的示例性的线性模式410的流程图。在下面的实 施例中,DAC转换器元件210(图2)将仅用于示例性目的。然而,本领域技术人员将理解, 此处所公开的方法可应用于具有多个有序且基本上等同的元件的任何电信号转换器。在一 些情况下,位的次序会是重要的,在该情况下,需要将附加逻辑处理应用于输出以对位重定 序。
[0026] 在该实施例中,每个转换器元件210按次序线性增量。例如,如果在前一状态下, 转换器元件210将按次序1、2、3、4、5、6、7、8来使用,并且如果ESL130为指针242提供了 "3",则在下一循环,每个转换器元件210将增量三个位置,使得将按次序"4、5、6、7、8、1、2、 3"来处理元件。在一些情况下,最高编号元件和元件1之间的大的物理距离将导致大得不 可接受的稳定时间或其他延迟。因此,对于一些应用,转换器元件210线性增量的图4的实 施方案会是不适合的。表420公开了八个转换器元件210,表示为"A"至"H",并且表明在 既定数量的增量之后哪个将接收哪位输入。在该示例性实施方案中,转换器元件410以直 接的、线性模式步进遍及。
[0027] 图5是用于转换器元件210的δ两最大值模式的示例性实施方案的流程图。该 实施方案可称为"蛙跳"模式510,因为大多数转换器元件210 "蛙跳"过相邻转换器元件而 到达其新位置。公开了两种任选项,η表示转换器元件210的数量。
[0028] 如果是偶数,则1步进到2, η步进到,所有其他偶数元件步进到η+2,并且所有其 他奇数元件步进到。如果η是奇数,则除了步进到η之外,遵循相同的模式。有益地,在该 实施方案中,在一个循环中任一转换器元件210都不会自其前一位置步进多于两个位置。
[0029] -般而言,对于当前指示为k的转换器元件,对于η个转换器元件,转换器元件的 下一状态k t+1由下式给出:
[0030] 如果 k = = 1,kt+1 = 2 ;
[0031] 如果k是偶数并且
[0032] 如果 k 是偶数且 k = = n,kt+1 = kd ;
[0033] 如果k是奇数且
[0034] 表520公开了在每步之后每个转换器元件210的位置,标记为"A"至"Η"。
[0035] 图6是用于转换器元件210的δ两最大值模式的又一实施方案的流程图。该实 施方案提供了具有S -最大值的δ两最大值模式的特殊情况。该实施方案可称为"交换" 模式610,因为大多数转换器元件210与相邻的转换器元件交换。这是划分成"奇数"和"偶 数"循环的两循环构造,但是应当理解,"奇数"和"偶数"的指定相对于功能时钟循环是任 意的并且被选定为仅指代交替时钟循环。在一些实施方案中,在两个实际的时钟循环之间 会发生附加活动,使得术语"奇数"和"偶数"旨在宽泛地指代第一循环执行第一步且后来 的循环执行互补步的任意循环集合。
[0036] 在交换模式610下,在偶数时钟循环,除了 η之外且如果η是奇数,每个奇数元件 与其上方的元件交换。在奇数时钟循环上,除了 η之外且如果η是偶数,每个偶数元件与其 上方的元件交换。这形成了四种不同的模式变型610。模式610-1应用于奇数时钟循环上 的奇数η,模式610-2应用于偶数时钟循环上的奇数η,模式610-3应用于奇数时钟循环上 的偶数η,并且模式610-4应用于偶数时钟循环上的偶数η。
[0037] 模式610能够一般地陈述如下:
[0038] 在偶数时钟循环上:
[0039] 如果 k 是奇数,kt+「k+l,(k+1) t+「k,
[0040] 在奇数时钟循环上:
[0041] 如果 k 是偶数,kt+1 = k+1,(k+l)t+1 = k,
[0042] 表620公开了在每步之后每个转换器元件210的位置,标记为"A"至"Η"。
[0043] 在该说明书中,已经公开了用于转换器元件的伪随机选择的两种δ两最大值模 式,并且还进一步公开了 ADC120和DAC110两者都可以使用ESL130来伪随机选择步号以使 矩阵开关230、330增量。有益地,如果ESL130用于伪随机选择步号,并且如果每个矩阵开 关提供了诸如模式510、610的非线性模式,则在两个阶段中误差可以显著地减小。
[0044] 前面概括了多个实施方案的特征以使本领域技术人员可以更好地理解本公开的 方案。本领域技术人员应当理解,他们可以轻易地使用本公开作为设计或修改用于实施相 同目的和/或实现本文引入的实施方案的相同优点的其他处理和结构的基础。本领域技术 人员还应当认识到,这些等同的构造不偏离本公开的精神和范围,并且他们可对其进行各 种改变、替代和改动,而不偏离本公开的精神和范围。
[0045] 值得注意的是,上文结合附图论述的活动能够应用于涉及到信号处理的任何集成 电路,尤其是那些能够执行专门化软件程序或算法的集成电路,其中一些软件程序或算法 可与处理数字化实时数据相关联。一些实施方案会涉及到多DSP信号处理、浮点处理、信号 /控制处理、固定函数处理、微控制器应用等。
[0046] 在一些背景下,本文所论述的特征能够应用于医疗系统、科学仪器测量、无线和有 线通信、雷达、工业过程控制、音频和视频设备、电流感测、仪器测量(其能够是极精确的), 以及其他基于数字处理的系统。
[0047] 而且,上文所论述的一些实施方案能够提供给用于医疗成像、患者监控、医疗仪器 测量和家庭健康护理的数字信号处理技术。这可以包括肺监控器、加速器、心率监控器、起 搏器等。其他应用会涉及到用于安全系统的汽车技术(例如,稳定控制系统、驾驶员辅助系 统、制动系统、信息娱乐系统和任何种类的内部应用)。此外,动力传动系系统(例如,在混 合动力车辆和电动车辆中)能够在电池监控、控制系统、报告控制、维护活动等中使用高精 度数据转换产品。
[0048] 在其他的实施例方案中,本公开的教导能够应用于工业市场,包括有助于驱动产 率、能力效率和可靠性的过程控制系统。在消费者应用中,上述信号处理电路的教导能够用 于图像处理、自动聚焦和图像稳定(例如,对于数字静物摄像机、摄像录像机等)。其他的消 费者应用可以包括用于家庭影院系统、DVD记录机和高清晰电视机的音频和视频处理器。其 他的消费者应用会涉及到先进的触摸屏控制器(例如,用于任何类型的便携式媒体设备)。 因此,这些技术可轻易地作为智能电话、平板式计算机、安全系统、PC、游戏技术、虚拟现实、 模拟训练等的部分。
[0049] 本公开的特定实施方案可轻易地包括片上系统(S0C)中央处理单元(CPU)封装。 S0C表示将计算机或其他电子系统的部件集成到单个芯片中的集成电路(1C)。其可包含数 字、模拟、混合信号和射频功能:所有这些可以在单个芯片基板上提供。其他的实施方案可 包括多芯片模块(MCM),多个芯片位于单个电子封装内并且构造为彼此通过电子封装密切 交互。在各个其他实施方案中,数字信号处理功能可实现于专用集成电路(ASIC)、现场可编 程门阵列(FPGA)和其他半导体芯片中的一个或多个硅核中。
[0050] 在示例性实现中,本文所列出的处理活动的至少一些部分还可以用软件来实现。 在一些实施方案中,这些特征中的一个或多个特征可通过设置在所公开附图的元件之外或 者以任何适当方式固化以实现预期功能的硬件来实现。各个部件可以包括能够协调从而实 现本文所列出的操作的软件(或往复式软件)。在其他的实施方案中,这些元件可以包括任 何适合的算法、硬件、软件、部件、模块、接口或便于其操作的对象。
[0051] 另外,与所描述的微处理器相关联的一些部件可去除或通过其他方式固化。在一 般的意义上,在附图中所描绘的布置可以在其表示上更逻辑化,而物理体系结构可以包括 各种置换、组合和/或这些元件的混合。有必要注意的是,不计其数的可能的设计配置能够 用于实现本文所列出的操作目标。因此,相关联的基础结构具有替代布置、设计选择、设备 可能、硬件配置、软件实现、设备任选项等的混合。
[0052] 任何适当配置的处理器部件能够执行与数据相关联的任何类型的指令以实现本 文中详述的操作。本文所公开的任何处理器可以将元件或物品(例如数据)从一种状态或 事物变换成另一种状态或事物。在另一实施例中,本文所列出的一些活动可由固定逻辑或 可编程逻辑(例如,软件和/或处理器执行的计算机指令)来实现,并且本文所标识的元件 可以是某种类型的可编程处理器、可编程数字逻辑(例如,现场可编程门阵列(FPGA)、可擦 除可编程只读存储器(EPROM)、电可擦除可编程只读存储器(EEPR0M))、ASIC (包括数字逻 辑、软件、代码、电子指令、闪存、光盘、CD-ROM、DVD ROM、磁卡或光卡、适合于存储电子指令 的其他类型的机器可读介质,或其中任何合适的组合。在操作中,处理器可以适当地或者基 于特定需要将信息存储在任何适合类型的非暂态存储介质(例如,随机存取存储器(RAM)、 只读存储器(ROM)、现场可编程门阵列(FPGA)、可擦除可编程只读存储器(EPROM)、电可擦 除可编程ROM (EEPR0M)等)、软件、硬件或任何其他适合的部件、设备、元件或对象中。此外, 可以基于特定需要和实现方式在任何数据库、寄存器、表、超高速缓存、队列、控制列表或存 储结构(所有这些可以任何适合的时间帧来引用)中来提供所跟踪、发送、接收或存储在处 理器中的信息。本文所论述的任何存储器品项应当解释为被包含在广义术语"存储器"内。 类似地,本文所描述的任何可能的转换器元件、模块和机器应当解释为包含在广义术语'微 处理器'或'处理器'内。
[0053] 实现本文所描述的全部或部分功能的计算机程序逻辑以各种形式来具体实施,包 括但绝不限于源代码形式、计算机可执行形式以及各种中间形式(例如,通过汇编器、编译 器、链接器或定位器生成的形式)。在实施例中,源代码包括以用于各种操作系统或操作环 境的各种编程语言实现的一系列计算机程序指令,各种编程语言诸如为对象代码、汇编语 言、或诸如OpenCL,Fortran,C,C++,JAVA,或HTML的高级语言。源代码可以定义以及使用 各种数据结构和通信消息。源代码可以是计算机可执行形式(例如,经由解释程序),或者 源代码可以转换(例如,经由翻译程序、汇编器或编译器)成计算机可执行形式。
[0054] 在上面实施方案的论述中,电容器、缓冲器、图形元件、互连板、时钟、DDR、摄像机 传感器、分压器、电感器、电阻器、放大器、开关、数字核心、晶体管和/或其他部件能够轻易 地更换、替换或以其他方式修改,从而适应特定的电路需求。而且,应当注意的是,补充性电 子设备、硬件、非暂态软件等的使用提供了用于实现本公开教导的同等可实施的选择。
[0055] 在一个示例性实施方案中,附图中任意数量的电路可实现在关联的电子设备的板 上。板可以是能够保持电子设备的内部电子系统的各部件以及进一步提供用于其他外围设 备的连接器的普通电路板。更具体地,板能够提供电连接,系统的其他部件能够借助于该电 连接电通信。任何适合的处理器(包含数字信号处理器、微处理器、支持芯片组等)、存储器 元件等能够基于特定的配置要求、处理需求、计算机设计等适当地与板耦合。诸如外部存储 设备、附加的传感器、用于音频/视频显示的控制器以及外围设备的其他部件可作为插入 式卡、经由电缆附接到板,或者集成到板本身中。在另一示例性实施方案中,图中的电路可 以实现为独立式模块(例如,具有关联的部件和配置为执行具体应用或函数的电路系统) 或者实现为插入到电子设备的专用硬件的模块。
[0056] 注意的是,通过本文提供的多个实施例,可以根据两个、三个、四个或更多个电部 件来描述交互作用。然而,这样做仅仅是为了清晰和示例的目的。应当理解的是,系统能够 以任何适合的方式固化。沿着相似的设计替代方案,图中所示的任何部件、模块和元件可以 各种可能的配置来组合,所有这些都明确地落在本说明书的宽泛范围内。在一些情况下,通 过仅参考有限数量的电气元件,更易于描述既定组流程的功能中的一种或多种。应当理解 的是,图中的电路及其教导是意义缩放的并且能够适应大量部件以及更加复杂/尖端的布 置和配置。因此,所提供的实施例不应限制可能应用于大量其他体系结构的电路的范围或 抑制这些电路的广义教导。
[0057] 本领域技术人员可以确定多种其他的改变、替代、变化、改动和修改,本公开旨在 涵盖落在随附权利要求书的范围之内的所有这样的改变、替代、变化、改动和修改。为了协 助美国专利商标局(USPT0)以及另外的在本申请中发布的任何专利的任何读者解释此处 随附的权利要求书, 申请人:希望注意到, 申请人::(a)在自其申请日存在时随附权利要求中 的任一项不意在求助于美国法典第35卷第112节第六(6)段,除非在特定权利要求中具体 地使用了词语"用于...的方式"或"用于...的步骤";以及(b)不意在通过说明书中的 任何陈述来以不反映在随附权利要求中的任何方式来限制本公开。
【权利要求】
1. 电信号转换器,包括: 用于接收第一种类信号的多个输入; 用于将所述第一种类信号转换成第二种类信号的多个转换器元件; 开关,其将所述多个输入映射到所述多个转换器元件;以及 逻辑,其构造为使所述开关根据S两最大值模式将多个连续输入循环上的输入映射 到不同的转换器元件。
2. 如权利要求1所述的电信号转换器,其中所述转换器元件是数字模拟转换器元件。
3. 如权利要求2所述的电信号转换器,其中所述多个输入形成温度计代码。
4. 如权利要求1所述的电信号转换器,其中所述转换器元件是模拟数字转换器。
5. 如权利要求4所述的电信号转换器,其中所述第二种类信号包括温度计代码。
6. 如权利要求1所述的电信号转换器,其中所述逻辑构造为根据伪随机输入来选择所 述S两最大值模式。
7. 如权利要求1所述的电信号转换器,其中所述逻辑构造为根据伪随机输入加上常数 来选择所述S两最大值模式。
8. 如权利要求1所述的电信号转换器,其中所述模式包含η阶转换器元件,并且其中所 述S两最大值模式包括: 如果k是偶数,则kt+1 = k+2 ;且如果k是奇数,则kt+1 = kj。
9. 如权利要求8所述的电信号转换器,其中所述δ两最大值模式还包括: 如果k = = 1,则kt+1 = 2 ;且如果k是偶数且k = = η,则kt+1 = kn。
10. 如权利要求1所述的电信号转换器,其中模式包含η阶转换器元件,并且其中所述 δ两最大值模式包括交换k和k+1。
11. 如权利要求10所述的电信号转换器,其中所述S两最大值模式还包括: 在偶数循环时,如果k是奇数,则交换k和k+Ι ; 在奇数循环时,如果k是偶数,则交换k和k+1。
12. δ-Σ调制器,包括: 模拟数字转换器,其构造为接收模拟输入并且提供数字输出,所述模拟数字转换器包 括多个有序转换器元件以及根据第一逐级S两最大值模式旋转转换器元件的逻辑; 数字模拟转换器,其构造为接收模拟数字转换器的数字输出并且提供模拟输出,所述 数字模拟转换器包括多个有序转换器元件以及根据第二逐级S两最大值模式旋转转换器 元件的逻辑; 环路滤波器,其构造为接收数字模拟转换器的模拟输入和模拟输出,并且为所述模拟 数字转换器提供滤波后的模拟信号;以及 元件选择逻辑,其构造为选择步号。
13. 如权利要求12所述的δ-Σ调制器,其中: 至少一个所述S两最大值模式包括:对于元件k,如果k是第一种类,则kt+1 = k+2 ;如 果k是第二种类,则kt+1 = k12。
14. 如权利要求12所述的δ-Σ调制器,其中: 所述数字模拟转换器包括η个转换器元件; 所述S两最大值模式包括两个循环,其中,对于元件k: 在第一循环时,如果k是奇数,则交换k和k+1 ; 在第二循环时,如果k是偶数,则交换k和k+1。
15. 如权利要求12所述的δ-Σ调制器,其中所述元件选择逻辑通过计算伪随机数加 上常数来选择所述步号。
16. 通过电信号转换器执行的方法,包括: 在第一时间段期间内,从所述电信号转换器中的多个可用有序转换器元件中选择第一 转换器元件; 在第二时间段期间内: 计算伪随机数; 通过根据S两最大值模式步进遍及可用的转换器元件来选择第二转换器元件,所述 步号是所述伪随机数的函数。
17. 如权利要求16所述的方法,其中所述伪随机数的函数包括常数的相加。
18. 如权利要求17所述的方法,其中所述常数是一。
19. 如权利要求16所述的方法,其中所述δ两最大值模式包括步1-2-4-6-8以及 7-5-3-1。
20. 如权利要求16所述的方法,其中所述δ两最大值模式包括将转换器元件上移或下 移两个元件。
21. 如权利要求16所述的方法,其中所述δ两最大值模式包括将相邻的转换器元件交 换。
22. 如权利要求16所述的方法,其中所述δ两最大值模式包括: 对于元件k,如果k是第一种类,则kt+1 = k+2 ;如果k是第二种类,则选择kt+1 = k;。
23. 如权利要求16所述的方法,其中: 所述S两最大值模式包括两个循环,其中,对于元件k: 在第一循环时,对于第一种类的k,交换k和k+1 ; 在第二循环时,对于第二种类的k,交换k和k+1。
【文档编号】H03M1/12GK104218950SQ201410211744
【公开日】2014年12月17日 申请日期:2014年5月20日 优先权日:2013年5月30日
【发明者】T·C·考德威尔, R·E·施瑞尔, D·阿尔德雷德, 杨文华 申请人:亚德诺半导体技术公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1