时脉数据恢复电路模块、存储器存储装置及相位锁定方法与流程

文档序号:11841206阅读:来源:国知局

技术特征:

1.一种时脉数据恢复电路模块,其特征在于,包括:

数据频率检测电路与时脉控制电路,

其中所述数据频率检测电路包括:

取样电路模块,包括多个取样电路并且用以根据多个参考时脉来对所述数据信号进行取样并且输出取样结果;

第一逻辑电路模块,电连接至该些取样电路并且用以根据所述取样结果执行第一逻辑操作并且输出第一逻辑结果;

延迟电路模块,电连接至所述第一逻辑电路模块并且用以延迟所述第一逻辑结果并且输出延迟后的所述第一逻辑结果;

第二逻辑电路模块,电连接至所述延迟电路模块并且用以根据所述第一逻辑结果与延迟后的所述第一逻辑结果执行第二逻辑操作并且输出第二逻辑结果;以及

频率调整电路,电连接至所述第二逻辑电路模块并且用以根据所述第二逻辑结果输出第一频率调整信号,

其中所述时脉控制电路电连接至所述数据频率检测电路并且用以根据所述第一频率调整信号与所述数据信号的频率来执行相位锁定。

2.根据权利要求1所述的时脉数据恢复电路模块,其特征在于,该些参考时脉包括第一参考时脉、第二参考时脉及第三参考时脉,所述取样电路模块包括:

第一取样电路,用以根据所述第一参考时脉对所述数据信号进行取样并且输出第一取样结果;

第二取样电路,用以根据所述第二参考时脉对所述数据信号进行取样并且输出第二取样结果;以及

第三取样电路,用以根据所述第三参考时脉对所述数据信号进行取样并且输出第三取样结果。

3.根据权利要求1所述的时脉数据恢复电路模块,其特征在于,所述取样结果包括第一取样结果、第二取样结果及第三取样结果,所述第一逻辑电路模块包括:

第一子逻辑电路,用以根据所述第一取样结果与所述第二取样结果执行 一第一子逻辑操作并且输出第一子逻辑结果;以及

第二子逻辑电路,用以根据所述第二取样结果与所述第三取样结果执行一第二子逻辑操作并且输出第二子逻辑结果。

4.根据权利要求1所述的时脉数据恢复电路模块,其特征在于,所述第一逻辑结果包括第一子逻辑结果与第二子逻辑结果,所述延迟电路模块包括:

第一延迟电路,用以延迟所述第一子逻辑结果并且输出第一延迟结果;以及

第二延迟电路,用以延迟所述第二子逻辑结果并且输出第二延迟结果。

5.根据权利要求1所述的时脉数据恢复电路模块,其特征在于,所述第一逻辑结果包括第一子逻辑结果与第二子逻辑结果,延迟后的所述第一逻辑结果包括通过延迟所述第一子逻辑结果而获得的第一延迟结果与通过延迟所述第二子逻辑结果而获得的第二延迟结果,所述第二逻辑电路模块包括:

第三子逻辑电路,用以根据所述第二子逻辑结果与所述第一延迟结果执行一第三子逻辑操作并且输出第三子逻辑结果;以及

第四子逻辑电路,用以根据所述第一子逻辑结果与所述第二延迟结果执行一第四子逻辑操作并且输出第四子逻辑结果。

6.根据权利要求1所述的时脉数据恢复电路模块,其特征在于,若所述第二逻辑结果符合第一条件,所述频率调整电路用以输出升频调整信号,

若所述第二逻辑结果符合第二条件,所述频率调整电路用以输出降频调整信号。

7.根据权利要求1所述的时脉数据恢复电路模块,其特征在于,所述时脉控制电路包括:

第一电荷泵,电连接至所述数据频率检测电路并且用以根据所述第一频率调整信号输出第一频率调整电压;

低通滤波电路,电连接至所述第一电荷泵并且用以根据所述第一频率调整电压输出频率控制电压;以及

压控振荡电路,电连接至所述低通滤波电路并且用以根据所述频率控制电压输出反馈时脉。

8.根据权利要求7所述的时脉数据恢复电路模块,其特征在于,所述时脉控制电路还包括:

相位检测电路,电连接至所述压控振荡电路并且用以检测所述数据信号与所述反馈时脉之间的相位差;以及

第二电荷泵,电连接至所述相位检测电路并且用以根据所述相位差输出第二频率调整电压,

其中所述低通滤波电路还用以根据所述第二频率调整电压输出所述频率控制电压。

9.根据权利要求8所述的时脉数据恢复电路模块,其特征在于,所述时脉控制电路还包括:

调变电路,电连接至所述相位检测电路并且用以根据所述相位差输出第一相位控制电压与第二相位控制电压,

其中所述压控振荡电路还用以接收所述第一相位控制电压与所述第二相位控制电压并且根据所述第一相位控制电压与所述第二相位控制电压来输出所述反馈时脉。

10.根据权利要求9所述的时脉数据恢复电路模块,其特征在于,所述调变电路包括:

相位调整电路,用以根据所述相位差输出第一相位调整信号与第二相位调整信号;

反相电路,电连接至所述相位调整电路并且用以将所述第二相位调整信号反相;以及

相位控制电路,电连接至所述相位调整电路与所述反相电路并且用以根据所述第一相位调整信号与反相后的所述第二相位调整信号输出所述第一相位控制电压与所述第二相位控制电压。

11.根据权利要求7所述的时脉数据恢复电路模块,其特征在于,还包括:

时脉频率检测电路,电连接至所述第一电荷泵,其中所述时脉频率检测电路用以检测反馈时脉与预设参考时脉的频率差并且根据所述频率差输出第二频率调整信号,

其中所述第一电荷泵还用以根据所述第二频率调整信号输出所述第一频率调整电压,

其中所述数据频率检测电路仅在所述数据信号的频率变化量大于预设值 时被启动。

12.一种存储器存储装置,其特征在于,包括:

连接接口单元,用以电连接至主机系统;

可复写式非易失性存储器模块,包括多个实体抹除单元;以及

存储器控制电路单元,电连接至所述连接接口单元与所述可复写式非易失性存储器模块,

其中所述连接接口单元包括时脉数据恢复电路模块,

其中所述时脉数据恢复电路模块包括数据频率检测电路与时脉控制电路,

其中所述数据频率检测电路包括:

取样电路模块,包括多个取样电路并且用以根据多个参考时脉来对所述数据信号进行取样并且输出取样结果;

第一逻辑电路模块,电连接至该些取样电路并且用以根据所述取样结果执行第一逻辑操作并且输出第一逻辑结果;

延迟电路模块,电连接至所述第一逻辑电路模块并且用以延迟所述第一逻辑结果并且输出延迟后的所述第一逻辑结果;

第二逻辑电路模块,电连接至所述延迟电路模块并且用以根据所述第一逻辑结果与延迟后的所述第一逻辑结果执行第二逻辑操作并且输出第二逻辑结果;以及

频率调整电路,电连接至所述第二逻辑电路模块并且用以根据所述第二逻辑结果输出第一频率调整信号,

其中所述时脉控制电路电连接至所述数据频率检测电路并且用以根据所述第一频率调整信号与所述数据信号的频率来执行相位锁定。

13.根据权利要求12所述的存储器存储装置,其特征在于,该些参考时脉包括第一参考时脉、第二参考时脉及第三参考时脉,所述取样电路模块包括:

第一取样电路,用以根据所述第一参考时脉对所述数据信号进行取样并且输出第一取样结果;

第二取样电路,用以根据所述第二参考时脉对所述数据信号进行取样并且输出第二取样结果;以及

第三取样电路,用以根据所述第三参考时脉对所述数据信号进行取样并且输出第三取样结果。

14.根据权利要求12所述的存储器存储装置,其特征在于,所述取样结果包括第一取样结果、第二取样结果及第三取样结果,所述第一逻辑电路模块包括:

第一子逻辑电路,用以根据所述第一取样结果与所述第二取样结果执行第一子逻辑操作并且输出第一子逻辑结果;以及

第二子逻辑电路,用以根据所述第二取样结果与所述第三取样结果执行第二子逻辑操作并且输出第二子逻辑结果。

15.根据权利要求12所述的存储器存储装置,其特征在于,所述第一逻辑结果包括第一子逻辑结果与第二子逻辑结果,所述延迟电路模块包括:

第一延迟电路,用以延迟所述第一子逻辑结果并且输出第一延迟结果;以及

第二延迟电路,用以延迟所述第二子逻辑结果并且输出第二延迟结果。

16.根据权利要求12所述的存储器存储装置,其特征在于,所述第一逻辑结果包括第一子逻辑结果与第二子逻辑结果,延迟后的所述第一逻辑结果包括通过延迟所述第一子逻辑结果而获得的第一延迟结果与通过延迟所述第二子逻辑结果而获得的第二延迟结果,所述第二逻辑电路模块包括:

第三子逻辑电路,用以根据所述第二子逻辑结果与所述第一延迟结果执行一第三子逻辑操作并且输出第三子逻辑结果;以及

第四子逻辑电路,用以根据所述第一子逻辑结果与所述第二延迟结果执行一第四子逻辑操作并且输出第四子逻辑结果。

17.根据权利要求12所述的存储器存储装置,其特征在于,若所述第二逻辑结果符合第一条件,所述频率调整电路用以输出升频调整信号,

若第二逻辑结果符合第二条件,所述频率调整电路用以输出降频调整信号。

18.根据权利要求12所述的存储器存储装置,其特征在于,所述时脉控制电路包括:

第一电荷泵,电连接至所述数据频率检测电路并且用以根据所述第一频率调整信号输出第一频率调整电压;

低通滤波电路,电连接至所述第一电荷泵并且用以根据所述第一频率调整电压输出频率控制电压;以及

压控振荡电路,电连接至所述低通滤波电路并且用以根据所述频率控制电压输出反馈时脉。

19.根据权利要求18所述的存储器存储装置,其特征在于,所述时脉控制电路还包括:

相位检测电路,电连接至所述压控振荡电路并且用以检测所述数据信号与所述反馈时脉之间的相位差;以及

第二电荷泵,电连接至所述相位检测电路并且用以根据所述相位差输出第二频率调整电压,

其中所述低通滤波电路还用以根据所述第二频率调整电压输出所述频率控制电压。

20.根据权利要求19所述的存储器存储装置,其特征在于,所述时脉控制电路还包括:

调变电路,电连接至所述相位检测电路并且用以根据所述相位差输出第一相位控制电压与第二相位控制电压,

其中所述压控振荡电路还用以接收所述第一相位控制电压与所述第二相位控制电压并且根据所述第一相位控制电压与所述第二相位控制电压来输出所述反馈时脉。

21.根据权利要求20所述的存储器存储装置,其特征在于,所述调变电路包括:

相位调整电路,用以根据所述相位差输出第一相位调整信号与第二相位调整信号;

反相电路,电连接至所述相位调整电路并且用以将所述第二相位调整信号反相;以及

相位控制电路,电连接至所述相位调整电路与所述反相电路并且用以根据所述第一相位调整信号与反相后的所述第二相位调整信号输出所述第一相位控制电压与所述第二相位控制电压。

22.根据权利要求18所述的存储器存储装置,其特征在于,所述时脉数据恢复电路模块还包括:

时脉频率检测电路,电连接至所述第一电荷泵,其中所述时脉频率检测电路用以检测反馈时脉与预设参考时脉的频率差并且根据所述频率差输出第二频率调整信号,

其中所述第一电荷泵还用以根据所述第二频率调整信号输出所述第一频率调整电压,

其中所述数据频率检测电路仅在所述数据信号的频率变化量大于预设值时被启动。

23.一种相位锁定方法,其特征在于,包括:

根据多个参考时脉来对数据信号进行取样并且输出取样结果;

根据所述取样结果执行第一逻辑操作并且输出第一逻辑结果;

延迟所述第一逻辑结果并且输出延迟后的所述第一逻辑结果;

根据所述第一逻辑结果与延迟后的所述第一逻辑结果执行第二逻辑操作并且输出第二逻辑结果;

根据所述第二逻辑结果输出第一频率调整信号;以及

根据所述第一频率调整信号与所述数据信号的频率来执行相位锁定。

24.根据权利要求23所述的相位锁定方法,其特征在于,该些参考时脉包括第一参考时脉、第二参考时脉及第三参考时脉,其中根据该些参考时脉来对所述数据信号进行取样并且输出所述取样结果的步骤包括:

根据所述第一参考时脉对所述数据信号进行取样并且输出第一取样结果;

根据所述第二参考时脉对所述数据信号进行取样并且输出第二取样结果;以及

根据所述第三参考时脉对所述数据信号进行取样并且输出第三取样结果。

25.根据权利要求23所述的相位锁定方法,其特征在于,所述取样结果包括第一取样结果、第二取样结果及第三取样结果,其中根据所述取样结果执行所述第一逻辑操作并且输出所述第一逻辑结果的步骤包括:

根据所述第一取样结果与所述第二取样结果执行第一子逻辑操作并且输出第一子逻辑结果;以及

根据所述第二取样结果与所述第三取样结果执行第二子逻辑操作并且输 出第二子逻辑结果。

26.根据权利要求23所述的相位锁定方法,其特征在于,所述第一逻辑结果包括第一子逻辑结果与第二子逻辑结果,其中延迟所述第一逻辑结果并且输出延迟后的所述第一逻辑结果的步骤包括:

延迟所述第一子逻辑结果并且输出第一延迟结果;以及

延迟所述第二子逻辑结果并且输出第二延迟结果。

27.根据权利要求23所述的相位锁定方法,其特征在于,所述第一逻辑结果包括第一子逻辑结果与第二子逻辑结果,延迟后的所述第一逻辑结果包括通过延迟所述第一子逻辑结果而获得的第一延迟结果与通过延迟所述第二子逻辑结果而获得的第二延迟结果,其中根据所述第一逻辑结果与延迟后的所述第一逻辑结果执行所述第二逻辑操作并且输出所述第二逻辑结果的步骤包括:

根据所述第二子逻辑结果与所述第一延迟结果执行第三子逻辑操作并且输出第三子逻辑结果;以及

根据所述第一子逻辑结果与所述第二延迟结果执行第四子逻辑操作并且输出第四子逻辑结果。

28.根据权利要求23所述的相位锁定方法,其特征在于,根据所述第二逻辑结果输出所述第一频率调整信号的步骤包括:

若所述第二逻辑结果符合第一条件,输出升频调整信号;以及

若所述第二逻辑结果符合第二条件,输出降频调整信号。

29.根据权利要求23所述的相位锁定方法,其特征在于,根据所述第一频率调整信号与所述数据信号的所述频率来执行所述相位锁定的步骤包括:

根据所述第一频率调整信号输出第一频率调整电压;

根据所述第一频率调整电压输出频率控制电压;以及

根据所述频率控制电压输出反馈时脉。

30.根据权利要求29所述的相位锁定方法,其特征在于,根据所述第一频率调整信号与所述数据信号的所述频率来执行所述相位锁定的步骤还包括:

检测所述数据信号与所述反馈时脉之间的相位差;

根据所述相位差输出第二频率调整电压;以及

根据所述第二频率调整电压输出所述频率控制电压。

31.根据权利要求30所述的相位锁定方法,其特征在于,根据所述第一频率调整信号与所述数据信号的所述频率来执行所述相位锁定的步骤还包括:

根据所述相位差输出第一相位控制电压与第二相位控制电压;以及

接收所述第一相位控制电压与所述第二相位控制电压并且根据所述第一相位控制电压与所述第二相位控制电压来输出所述反馈时脉。

32.根据权利要求31所述的相位锁定方法,其特征在于,根据所述相位差输出所述第一相位控制电压与所述第二相位控制电压的步骤包括:

根据所述相位差输出第一相位调整信号与第二相位调整信号;

将所述第二相位调整信号反相;以及

根据所述第一相位调整信号与反相后的所述第二相位调整信号输出所述第一相位控制电压与所述第二相位控制电压。

33.根据权利要求29所述的相位锁定方法,其特征在于,还包括:

检测反馈时脉与预设参考时脉的频率差并且根据所述频率差输出第二频率调整信号;以及

根据所述第二频率调整信号输出所述第一频率调整电压,

其中根据该些参考时脉来对所述数据信号进行取样的步骤仅在所述数据信号的频率变化量大于预设值时被执行。

34.一种时脉数据恢复电路模块,其特征在于,包括:

相位检测电路,用以检测数据信号与反馈时脉之间的相位差;

调变电路,电连接至所述相位检测电路并且用以根据所述相位差输出第一相位控制电压与第二相位控制电压;以及

压控振荡电路,电连接至所述调变电路,其中所述压控振荡电路用以接收所述第一相位控制电压与所述第二相位控制电压并且根据所述第一相位控制电压与所述第二相位控制电压来输出所述反馈时脉。

35.根据权利要求34所述的时脉数据恢复电路模块,其特征在于,所述调变电路包括:

相位调整电路,用以根据所述相位差输出第一相位调整信号与第二相位调整信号;

反相电路,电连接至所述相位控制电路并且用以将所述第二相位调整信号反相;以及

相位控制电路,电连接至所述相位调整电路与所述反相电路并且用以根据所述第一相位调整信号与反相后的所述第二相位调整信号输出所述第一相位控制电压与所述第二相位控制电压。

36.一种存储器存储装置,其特征在于,包括:

连接接口单元,用以电连接至主机系统;

可复写式非易失性存储器模块,包括多个实体抹除单元;以及

存储器控制电路单元,电连接至所述连接接口单元与所述可复写式非易失性存储器模块,

其中所述连接接口单元包括时脉数据恢复电路模块,

其中所述时脉数据恢复电路模块包括:

相位检测电路,用以检测数据信号与反馈时脉之间的相位差;

调变电路,电连接至所述相位检测电路并且用以根据所述相位差输出第一相位控制电压与第二相位控制电压;以及

压控振荡电路,电连接至所述调变电路,其中所述压控振荡电路用以接收所述第一相位控制电压与所述第二相位控制电压并且根据所述第一相位控制电压与所述第二相位控制电压来输出所述反馈时脉。

37.根据权利要求36所述的存储器存储装置,其特征在于,所述调变电路包括:

相位调整电路,用以根据所述相位差输出第一相位调整信号与第二相位调整信号;

反相电路,电连接至所述相位控制电路并且用以将所述第二相位调整信号反相;以及

相位控制电路,电连接至所述相位调整电路与所述反相电路并且用以根据所述第一相位调整信号与反相后的所述第二相位调整信号输出所述第一相位控制电压与所述第二相位控制电压。

38.一种相位锁定方法,其特征在于,包括:

检测数据信号与反馈时脉之间的相位差;

根据所述相位差输出第一相位控制电压与第二相位控制电压;以及

接收所述第一相位控制电压与所述第二相位控制电压并且根据所述第一相位控制电压与所述第二相位控制电压来输出所述反馈时脉。

39.根据权利要求38所述的相位锁定方法,其特征在于,根据所述相位差输出所述第一相位控制电压与所述第二相位控制电压的步骤包括:

根据所述相位差输出第一相位调整信号与第二相位调整信号;

将所述第二相位调整信号反相;以及

根据所述第一相位调整信号与反相后的所述第二相位调整信号输出所述第一相位控制电压与所述第二相位控制电压。

当前第2页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1