相位控制调光器电路的制作方法

文档序号:11162618阅读:来源:国知局

技术特征:

1.一种后沿相位控制调光器电路,用于控制到负载的交流(AC)电力,所述电路包括:

开关电路,其用于通过在导通状态下向所述负载传导电力而在关断状态下不向所述负载传导电力来控制向所述负载输送AC电力;以及

开关控制电路,其用于控制在所述AC的每个周期所述开关电路的切断和接通,以控制所述开关电路的所述导通状态和关断状态的切换,

其中所述开关控制电路控制所述开关电路的切断包括:控制所述开关电路在所述开关电路的所述导通状态和所述关断状态之间的切断过渡,延伸达到所选择的切断过渡时间,

以及其中所述开关控制电路进一步包括dv/dt反馈电路,其用于通过将由所述开关电路产生的至少一些dv/dt反馈电流返回到所述开关电路来控制切断过渡曲线,所述切断过渡曲线指示所述切断过渡的所述开关电路的漏极电压和所述选择的切断过渡时间,由此所述dv/dt反馈电路被配置为控制所述切断过渡上的所述至少一些dv/dt反馈电流,以便减小所述切断过渡曲线的至少初始区域的变化率,从而使由所述开关电路产生的谐波最小化。

2.根据权利要求1所述的后沿调光器电路,其中,所述开关电路包括两个MOSFET,以便在所述AC的每半个周期分别控制切断和接通,以及其中所述开关控制电路提供所述MOSFET的栅极驱动控制,以控制所述MOSFET的所述切断过渡。

3.根据权利要求2所述的后沿调光器电路,其中,所述切断过渡时间与所述MOSFET的MOSFET栅极电容的放电时间成比例。

4.根据权利要求3所述的后沿调光器电路,其中,所述开关控制电路包括晶体管Q2,其被配置为被拉低以使所述MOSFET栅极电容经由电阻器R3放电,所述电阻器R3具有为选择所述MOSFET栅极电容的放电时间而选择的电阻。

5.根据权利要求4所述的后沿调光器电路,其中,所述电阻器R3是22KΩ电阻器。

6.根据权利要求4和5中的任一项所述的后沿调光器电路,其中,所述dv/dt反馈电路包括晶体管Q3,以便当具有选择的电阻的电阻器R4两端的足够电压出现在所述开关控制电路中时,将所述至少一些dv/dt反馈电流通过具有选择的电容的电容器C1引导到所述MOSFET的栅极,其中所述至少一些dv/dt反馈电流改变所述MOSFET栅极电容的所述放电的变化率,以减小所述切断过渡曲线的至少初始区域的变化率。

7.根据权利要求6所述的后沿调光器电路,其中,所述至少一些dv/dt反馈电流降低所述切断过渡曲线的最终区域的变化率。

8.根据权利要求6所述的后沿调光器电路,其中,所述电阻器R4是10KΩ电阻器,并且所述电容器C1是100pF电容器。

9.根据权利要求6所述的后沿调光器电路,其中,所述dv/dt反馈电路进一步包括与所述MOSFET的所述栅极串联的RC网络,使得在所述切断过渡期间,引导所述至少一些dv/dt反馈电流通过所述RC网络。

10.根据权利要求9所述的后沿调光器电路,其中,所述RC网络包括具有选择的电容的电容器C2和具有选择的电阻的电阻器R6,使得在所述切断过渡期间随着所述MOSFET栅极电容减小,根据所述电阻器R6和所述电容器C2上的增加的电压降,所述至少一些dv/dt反馈电流初始上升。

11.根据权利要求10所述的后沿调光器电路,其中,所述至少一些dv/dt反馈电流上升导致所述晶体管Q3的饱和,其随后引起施加到所述MOSFET的所述栅极的所述至少一些dv/dt反馈电流的指数衰减。

12.根据权利要求10或11所述的后沿调光器电路,其中,所述电阻器R6是33KΩ电阻器,并且所述电容器C2是1nF电容器。

13.根据权利要求9至12中的任一项所述的后沿调光器电路,其中,所述RC网络进一步包括电阻器R5,以将所述至少一些dv/dt反馈电流的一部分转移离开所述电容器C2,从而进一步控制所述切断过渡曲线。

14.根据权利要求13所述的后沿调光器电路,其中,所述电阻器R5是33KΩ电阻器。

15.一种前沿相位控制调光器电路,用于控制到负载的交流(AC)电力,所述电路包括:

开关电路,其用于通过在导通状态下向所述负载传导电力而在关断状态下不向所述负载传导电力来控制向所述负载输送AC电力;以及

开关控制电路,其用于在所述AC的每个周期控制所述开关电路的切断和接通,以控制所述开关电路的所述导通状态和关断状态的切换,

其中所述开关控制电路控制所述开关电路的接通包括:控制所述开关电路在所述开关电路的所述关断状态和所述导通状态之间的接通过渡,延伸达到所选择的接通过渡时间,

以及其中所述开关控制电路进一步包括dv/dt反馈电路,其用于通过将由所述开关电路产生的至少一些dv/dt反馈电流返回到所述开关电路来控制接通过渡曲线,所述接通过渡曲线指示所述接通过渡的所述开关电路的漏极电压和所述选择的接通过渡时间,由此所述dv/dt反馈电路被配置为控制在所述接通过渡上的所述至少一些dv/dt反馈电流,以便减小所述接通过渡曲线的至少初始区域的变化率,从而使由所述开关电路产生的谐波最小化。

当前第2页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1