Saradc的采样保持电路的制作方法

文档序号:8301257阅读:1687来源:国知局
Sar adc的采样保持电路的制作方法
【技术领域】
[0001]本发明涉及一种半导体集成电路,特别是涉及一种逐次逼近寄存器型(SAR)模拟数字转换器(ADC)的采样保持电路。
【背景技术】
[0002]如图1所示,是现有SAR ADC的采样保持电路图;现有SAR ADC的采样保持电路的一个通道包括:PMOS 开关PSlOl 和 PS102,CM0S 开关 CSlOl 和 CS102,NMOS 开关NSlOl、NS102和NS103。CMOS开关CSlOl为正参考电压VREFP的选通开关;PM0S开关PS102和NMOS开关NS103为输入通道的输入模拟信号VIN的选通开关;NM0S开关NSlOl为负参考电压VREFN的选通开关;PM0S开关PSlOl闭合时电容ClOl的下级板Y接正参考电压VREFP ;CM0S开关CS102闭合时电容ClOl的下级板Y接输入电压VIN ;NM0S开关NS102闭合时电容ClOl的下级板Y接负参考电压VREFN ;开关SlOl闭合时电容ClOl的上极板X虚地;同一时刻开关PS101、CS102和NS102最多只能有一个开关闭合。
[0003]开关PS101、CS102和NS102和电容ClOl组成以采样电容单元结构101,由多个这样的采样电容单元结构组成采样电容阵列,也即不同采样电容单元结构的电容ClOl的大小一般设置为不同,但是连接方式都相同,多个采样电容单元结构的电容ClOI并联后能使整个采样电容阵列的电容大小得到方便调节。比较器102的反相输入端连接开关CSlOl的上极板X,比较器102的输出端连接到逐次逼近寄存器103,所述比较器的正相输入端接地。
[0004]如图2所示,是图1的采样期的状态图;采样期时,开关CS101、NSlOU PS102、NS103、CS102和SlOl闭合,其他开关打开。输入模拟信号VIN被电容ClOl采样。
[0005]如图3所示,是图1的量化期的状态图;量化期时,开关CSlOl和NSlOl闭合,PSlOl和NS102由SAR逻辑控制信号控制闭合或打开,其他开关打开。被采样的输入模拟信号VIN被逐级量化为数字信号。
[0006]时间常数由开关电阻和采样电容决定:τ = RC ;而时间常数限制了 SAR ADC的采样和转换速率,希望有尽可能小的时间常数,失配(Mismatch)限制了电容值不能太小,减小开关电阻就得使用大的面积,开关的面积在整个SAR ADC中占有很大的比例。

【发明内容】

[0007]本发明所要解决的技术问题是提供一种SAR ADC的采样保持电路,能节省芯片面积。
[0008]为解决上述技术问题,本发明提供的SAR ADC的采样保持电路的每一通道包括:
[0009]采样电容阵列,所述采样电容阵列由多个重复排列的采样电容单元组成,各所述采样电容单元都包括一个采样电容以及和该采样电容的下极板连接的第一开关和第二开关。
[0010]所述采样电容的上极板连接到比较器的反相输入端,所述比较器的正相输入端接地。
[0011]第三开关连接在所述采样电容的上极板和所述比较器的输出端之间。
[0012]第四开关和第一开关依次连接在正参考电压和所述采样电容的下极板之间。
[0013]第五开关和第二开关依次连接在负参考电压和所述采样电容的下极板之间。
[0014]输入模拟信号通过第六开关连接到所述第四开关和所述第一开关的连接点,所述输入模拟信号通过第七开关连接到所述第五开关和所述第二开关的连接点。
[0015]采样期间,所述第六开关、所述第七开关、所述第一开关和所述第二开关闭合使所述输入模拟信号连接到所述采样电容的下极板,所述第三开关闭合使所述采样电容的上极板接虚地,所述第四开关和所述第五开关打开。
[0016]量化期间,所述第四开关和所述第五开关闭合,所述第三开关、所述第六开关和所述第七开关打开,所述第一开关和所述第二开关由SAR逻辑控制信号控制闭合或打开。
[0017]进一步的改进是,所述第四开关为CMOS开关。
[0018]进一步的改进是,所述第一开关为PMOS开关。
[0019]进一步的改进是,所述第五开关为NMOS开关。
[0020]进一步的改进是,所述第二开关为NMOS开关。
[0021]进一步的改进是,所述第六开关为PMOS开关。
[0022]进一步的改进是,所述第七开关为NMOS开关。
[0023]进一步的改进是,所述比较器的输出端连接到逐次逼近寄存器。
[0024]进一步的改进是,各所述采样电容单元的采样电容的大小不同。
[0025]本发明的第一开关和第二开关能够在采样期间和量化期间复用,相对于现有结构本发明的每一个通道的一个采样电容单元能节省一个开关如CMOS开关,每一通道的整个采样电容阵列则能节省多个开关,开关数量的减少能减少芯片面积,芯片的面积的减少有利于增加各单个开关的面积以减小开关电阻,从而减少时间常数,提高SARADC的采样和转换速率。
【附图说明】
[0026]下面结合附图和【具体实施方式】对本发明作进一步详细的说明:
[0027]图1是现有SAR ADC的采样保持电路图;
[0028]图2是图1的采样期的状态图;
[0029]图3是图1的量化期的状态图;
[0030]图4是本发明实施例SAR ADC的采样保持电路图;
[0031]图5是图4的采样期的状态图;
[0032]图6是图4的量化期的状态图。
【具体实施方式】
[0033]如图4所示,是本发明实施例SAR ADC的采样保持电路图;本发明实施例SAR ADC的采样保持电路的每一通道包括:
[0034]采样电容阵列,所述采样电容阵列由多个重复排列的采样电容单元I组成,各所述采样电容单元I都包括一个采样电容Cl以及和该采样电容Cl的下极板连接的第一开关PSl和第二开关NS2。不同采样电容单元I的采样电容Cl的大小一般设置为不同,但是连接方式都相同,多个采样电容单元I的采样电容Cl并联后能使整个采样电容阵列的电容大小得到方便调节
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1