用于开关模式功率放大器的数字预失真的方法及设备的制造方法

文档序号:10654762阅读:413来源:国知局
用于开关模式功率放大器的数字预失真的方法及设备的制造方法
【专利摘要】本发明揭示一种方法,其包含:接收(1001)输入信号;及以载波频率(1003)及一或多个谐波频率(1005)使所述输入信号的基带表示预失真。所述方法还包含:基于所述输入信号的所述经预失真的基带表示产生(1007)输出信号;及将所述输出信号发射(1009)到功率放大器。以所述载波频率使所述输入信号的所述基带表示预失真可与以所述一或多个谐波频率使所述输入信号的所述基带表示预失真并行发生。
【专利说明】
用于开关模式功率放大器的数字预失真的方法及设备
技术领域
[0001 ]本发明大体上涉及功率放大器,且更特定来说,涉及用于开关模式功率放大器(例 如用于无线发射器中)的数字预失真的方法及设备。
【背景技术】
[0002] 功率放大器(PA)为用于多种多样的通信系统中的固有非线性装置。数字基带预失 真是使功率放大器线性化的极具成本效率的方式。不幸的是,多数现有预失真架构假设功 率放大器具有"无记忆"非线性度,使得这些架构假设功率放大器的输出电流仅取决于功率 放大器的输入电流。

【发明内容】

[0003] 在第一实例中,一种方法包含:接收输入信号;及以载波频率及一或多个谐波频率 使所述输入信号的基带表示预失真。所述方法还包含:基于所述输入信号的所述经预失真 的基带表示产生输出信号;及将所述输出信号发射到功率放大器。
[0004] 在第二实例中,一种设备包含:数字预失真块,其具有:第一处理单元及第二处理 单元。所述第一处理单元经配置以接收输入信号及以载波频率使所述输入信号的基带表示 预失真。所述第二处理单元经配置以接收所述输入信号及以一或多个谐波频率使所述输入 信号的基带表示预失真。所述数字预失真块经配置以基于所述输入信号的所述经预失真的 基带表示产生输出信号,及将所述输出信号发射到功率放大器。
[0005] 在第三实例中,一种非暂时性计算机可读媒体以计算机可执行指令编码。所述指 令在被执行时致使至少一个处理装置:接收输入信号;以载波频率及一或多个谐波频率使 所述输入信号的基带表示预失真;基于所述输入信号的所述经预失真的基带表示产生输出 信号;及将所述输出信号发射到功率放大器。
【附图说明】
[0006] 图1说明功率放大器(例如开关模式功率放大器)中的非线性度的问题。
[0007] 图2A及2B说明功率放大器中的非线性度的一些原因及影响。
[0008] 图3说明非线性功率放大器的实例信号响应。
[0009] 图4说明根据本发明的结合功率放大器使用的实例数字预失真(DTO)系统。
[001 0 ]图5说明根据本发明的用于DPD系统内的DPD处理块的实例实施方案。
[0011] 图6说明根据本发明的开关模式功率放大器的实例信号响应。
[0012] 图7说明根据本发明的用于DPD系统内的支持由开关模式功率放大器所引起的失 真的DH)处理块的实例实施方案。
[0013] 图8及9说明根据本发明的展示使用DH)系统的非线性度改进的实例测试结果。
[0014] 图10说明根据本发明的数字预失真的实例方法。
【具体实施方式】
[0015] 功率放大器(PA)是通信系统中,尤其是无线发射器中普遍存在的组件。多数PA固 有地是非线性的,使得其输出并非与其输入线性有关。在PA的效率与线性度之间存在大致 相反关系。因此,从效率观点来看,非线性PA是合意的。然而,非线性度可引起频谱再生(展 宽),其导致相邻信道干扰。非线性度也可引起带内失真,其使比特误码率(BER)性能降级。 一些发射格式尤其易于受PA非线性度的影响,这归因于其较高的峰值平均功率比,其对应 于其信号包络中的较大波动。为了遵守由监察机构所强加的频谱屏蔽及减小BER,PA线性化 可为必要的。
[0016] 在所有PA线性化技术中,数字基带预失真是最具成本效率的。预失真器是PA之前 的功能块。预失真器通常用于在PA输入信号中创建扩展的非线性度,这是因为PA具有压缩 特性。在理想情况中,PA输出将为到预失真器PA链的输入的纯量倍数。针对无记忆PA (意味 着其输出电流仅取决于其输入电流的PA),无记忆预失真就足够了。
[0017] 如同许多其它功率放大器,开关模式PA展现非线性行为,但针对较高输出功率及 较高效率操作,开关模式PA的非线性度通常更糟。针对驱动开关模式PA的离散时间开关信 号,非线性度来自非理想开关波形,例如上升/下降时间不匹配。典型的数字预失真技术可 能不能使这种类型的放大器线性化。
[0018] 本发明的实施例提供预失真器模型,其捕获用于开关模式PA的开关信号的非线性 行为。本文所揭示的预失真器模型包含不存在于其它类型的PA的预失真器模型中的项。除 其它方面外,所揭示的实施例有助于开关模式PA满足由产业标准所界定的线性度要求。在 不具有所揭示的预失真器模型的情况下,PA功率可能必须显著地回退,这减小了输出功率 及效率。
[0019] 本文所揭示的实施例可适用于各种通信系统,例如其中功率放大器系统的效率及 成本考量为重要因素的那些通信系统。举例来说,所揭示的实施例可适用于数个无线移动 通信系统(例如,LTE、LTE-A或5G)中的无线发射器(例如便携式装置或基站)中。所揭示的实 施例同样也可适用于其它通信系统中。
[0020] 图1说明功率放大器(例如,开关模式PA)中的非线性度的问题。在图1中,跨一系列 频率标绘非线性PA的振幅响应。如元件符号100到102处所指示,PA的非线性度导致在多数 系统中是不合意的较高的相邻信道功率比(ACPR)。
[0021] 图2A及2B说明功率放大器中的非线性度的一些原因及影响。在图2A中,绘图201描 绘用于理想功率放大器的方波形。如图2A中所展示,绘图201展现无失真的垂直直线及水平 直线。相比之下,在图2B中,绘图203描绘功率放大器(例如,开关模式PA)的表示性实例波 形。绘图203展示引起PA无效率且导致过度功率使用的数个失真。举例来说,可由PA中的上 升及下降时间不匹配引起波形的垂直线中的失真205。同样地,可由开关状态中的晶体管的 有限电阻引起波形的水平线中的失真207。
[0022] 图3说明非线性PA 300的实例信号响应。在图3中,PA 300接收以载波频率Fc集中 的输入信号301。输入信号301的较窄带宽指示最小信号扩展。输入信号301在谐波频率(例 如,2Fc及3Fc)处还包含较少分量或不包含分量。
[0023]如图3中所展示,输出信号303中的信号扩展归因于PA 300发生于载波频率Fc及谐 波频率(例如,2Fc及3Fc)处。在一些发射器实施方案中,仅载波频率Fc周围的非线性度是重 要的,且可由PA的输出匹配网络302极大地减弱谐波频率周围的非线性信号。因此,在许多 实施方案中,唯一重要的是使载波频率Fc线性化,且可在很大程度上忽略谐波频率(例如, 2Fc及3Fc)。
[0024] 在很大程度上由所使用的数字预失真(DPD)模型确定PA信号的线性化。如果选择 了非最佳Dro模型来结合给定非线性PA使用,那么线性化结果也将非最优。
[0025] 在本文中,PA 300可为包含其它组件的较大系统(例如,发射器)的部件。此外,输 入信号301及输出信号303可包含其它频率下的其它信号分量。
[0026] 图4说明根据本发明的结合功率放大器使用的实例数字预失真(Dro)系统400。如 图4中所展示,Dro系统400包含Dro块405、数/模转换器(DAC)410、上变频器415、功率放大器 420、信号耦合器425、下变频器430、模/数转换器(ADC)435及训练算法块440。功率放大器 420可耦合到(例如)图3中的输出匹配网络。
[0027] DPD块405用于通过输入信号的频谱展宽反转或取消PA 420的信号压缩特性。随着 信号穿过DAC 410及上变频器415,保存由DPD块405所产生的频谱展宽。因此,当信号穿过 DH)块405及PA 420时,结果为更线性的响应。
[0028] 在Dro系统400中,将DPD块405训练为PA 420的非线性预反相,其在DPD块405的输 出处创建频谱展宽信号(频谱再生)。在到达PA 420之前通过DAC 410及上变频器415将输出 保存于模拟链中,以便大体上抵消PA非线性度。上变频器415可将DAC 410的输出上变频到 较高频率信号(例如射频(RF)信号)。
[0029]在DPD系统400中(如在许多数字预失真系统中),PA 420的非线性行为事先可能是 未知的。因此,使用具有类似于DPD带宽的带宽的反馈路径来以训练DH)块405。此处本文的 反馈路径包含耦合器425、下变频器430、ADC 435及训练算法块440。耦合器425从PA 420接 收输出信号的部分,且将输出信号发送到下变频器430,下变频器430将较低频率信号提供 到ADC 435。在包含一或多个训练算法的训练算法块440处接收来自ADC 435的输出及到DPD 块405的输入。训练算法块440可使用所存储的参数及训练算法确定用于DPD块405的最佳 DH)模型以便取消PA 420的非线性度。
[0030] 在一些系统中,因为PA 420为具有记忆的非线性系统使得PA 420的输出电流不仅 仅取决于PA 420的输入电流,所以出现困难。因此,可能难以建模及构建待用于数字预失真 的反函数。
[0031] 基带及通带关系
[0032] 物理系统处理实信号。在通信系统中,基带信号通常呈复形式以表示被调制到具 有正交相位关系的RF载波的两个信号。假设项f(l)及分别用于标示基带输入及输出 信号。此外,假设项x(t)及y(t)分别用于标示通带输入及输出信号。可如下给出其关系:
[0037]其中ω〇为载波频率,且LPF表示低通滤波器。还可将项x(t)写为:

[0039]对于实输入信号x(t),可使用Volterra级数将非线性系统表示为:
[0041 ]其中Tk= [n,· · ·,rk]T,hk( · )Sl^Volte;rra核,且dik = dT:idT2."dTk。
[0042]将方程式(5)代入方程式(6),项位于附近,其与基频区中的信号有关。在一 些实施方案中,项也位于一附近,其与谐波频率区中的信号有关。在许多实施方案中, 仅基波区中的信号是重要的,这是因为谐波频率区中的信号不与基频下的信号相互作用, 且可被模拟滤波器忽略或过滤。如果在将方程式(5)代入方程式(6)之后集合位于^附 近的所有项,那么可展示:
[0044]将方程式(7)代入方程式(4),基带表示为:
[0048] 在离散时域中,方程式(8)变为:[0049]
[0050] 其中为延迟项。
[0051] 方程式(10)中表示的模型为最通用的表示。然而,可能难以实施此模型,这是因为 模型中的项的数目随非线性阶数及记忆深度增加而显著地增加。实用模型通常简化所述模 型以减小复杂性同时维持良好的建模精确度。
[0052] 无记忆PA及具有记忆效应的PA
[0056]可通过将方程式(10)中的所有延迟项h设置为相同值来对具有记忆效应的通带 PA建模,其导致:
[0053]可通过将方程式(10)中的所有延迟项h设置为零来导出无记忆通带PA模型,这导 致:
[0059]此外,可以其它方式简化所述模型。不管所使用的简化为何,所述模型都比f(n_ li)项多包含一个x(n-li)项,如方程式(10)中所展不。
[0060]为校正无记忆PA或具有记忆效应的PA的非线性度,在发射流中可在PA之前实施 DPD(例如,图4中所展示的DPD 405)。可基于上文所展示的方程式以数学方式对DH)建模。举 例来说,无记忆DH)可用于使方程式(12)中所展示的无记忆PA模型失真。类似地,存储器DPD 可用于使方程式(14)中所展示的具有记忆效应的PA模型失真。
[0061 ]在Dro的物理实施方案中,可使用查找表(LUT)对一些计算建模。举例来说,以方程 式(12)(其在下文重复)开始,可如下导出使用LUT的无记忆Dro模型:
[0066] 因此,可由无记忆Dro内的一或多个处理块执行方程式(17)。
[0067] 针对记忆DPD,可如下导出使用LUT的模型,以方程式(14)(其在下文重复)开始:
[0072] 因此,可由记忆Dro内的一或多个处理块执行方程式(20)。
[0073] 图5说明根据本发明的用于DH)系统内的DH)处理块500的实例实施方案。在一些实 施例中,Dro处理块500可表示图4的Dro块405,或可结合图4的Dro块405使用。在特定实施例 中,Dro处理块500实施具有上文所描述的记忆效应的PA模型。
[0074] 如图5中所展示,DPD处理块500包含多个查找表(LUT)501a到501c、多个延迟元件 503、绝对值平方运算符505、多个乘法器507、及加法器509。可由DH)处理块500的记忆阶数 确定LUT及延迟元件的数目。在图5中,记忆阶数为3,所以在DH)处理块500中有三个LUT。
[0075] DPD处理块500接收DH)输入信号,且根据上文的方程式(20)使用LUT 501a到 501c及数学运算符(使用乘法器507及加法器509所实施)处理DH)输入信号。DH)处理块500 产生预反相输出信号其被发射到其中信号被线性化的无记忆PA,例如如图4中所展 不。
[0076] 尽管图5展示三个LUT 501a到501c,但可根据需要基于记忆阶数使用更多或更少 LUT及延迟元件。举例来说,在较高阶模型中,记忆阶数可等于四、五、六或其它值。在此类实 施方案中,可相应地调整LUT及延迟元件的数目。
[0077] 数字基带预失真为是使PA线性化的极具成本效率的方式,但许多架构假设PA具有 无记忆非线性度。然而,针对一些类型的功率放大器(例如,开关模式PA),PA记忆效应不能 被忽略,且无记忆DH)具有有限的效果。
[0078] 图6说明根据本发明的开关模式PA的实例信号响应。如图6中所展示,PA 600接收 输入信号601且处理信号以产生输出信号6031A 600为开关模式PA,其如同开关般操作,且 因此展现与其它类型的PA不同的非线性度特性。在许多方面,开关模式PA 600的开关性质 更具有数字PA的特性而非模拟PA的特性。同样地,通过PA 600的信号展现具有混叠内容的 类数字信号性质。举例来说,如图6中所展示,到PA 600的输入信号601类似数字信号,其在 载波频率Fc及谐波频率2Fc及3Fc下具有更高振幅。这与图3中所展示PA输入信号301形成对 比,PA输入信号301集中在载波频率Fc处而在谐波频率2Fc及3Fc处具有极小振幅或不具有 振幅。
[0079] 开关模式PA 600的混叠及非线性度可致使谐波内容在带内折回。因此,当非线性 失真发生时,每一谐波区中的非线性信号可因为混叠而折叠回到基波区中。举例来说,在图 6中,谐波频率2Fc及3Fc下的输入信号601的非线性版本可折叠成载波频率Fc下的输出信号 603〇
[0080]因此,载波频率Fc下的输出信号603可展现显著的非线性度。载波频率Fc下的这些 失真中的一些为谐波频率2Fc及3Fc下的输入信号601的结果。类似的非线性度出现在谐波 频率2Fc及3Fc下的输出信号603处。因此,如图6中所展示,输出信号603在载波频率Fc及谐 波频率2Fc及3Fc下展现显著的频谱展宽。许多DPD可能不能处置由谐波折叠所引起的这些 失真。
[0081] PA 600可为包含其它组件的较大系统(例如,无线发射器)的部分。并且,输入信号 601及输出信号603可包含高于3Fc(例如4Fc、5Fc等等)的谐波频率下的分量。
[0082] 因为由谐波折叠引起的失真,提供更高阶谐波区中的信号的基带表示是有帮助 的。这些信号(或非线性失真)位于谐波频率下。信号的数字性质引起失真通过混叠折回到 基频。
[0083] 为对此建模,基于方程式(7)导出位于m次谐波区处的信号分量。如果选择m次谐波 区周围的项,那么由m's取代方程式(7)中的一些l's,且方程式(7)变为以下:
[0085]与的混叠引起方程式(21)的右手侧的第一项被混叠回到基频。可将基 带表示写为:
[0089]由以下给出离散时间模型:
[0091]在此处,m可为0、1、2、3、···。针对非负整数的任何m,所得项不存在于方程式(10)中 所展示的模型中。如果所有延迟项被设置为相等,那么将模型简化为:
[0093]与一的混叠引起方程式(21)的右手侧的第二项被混叠回到基频。可将基 带表示写为:
[0097]由以下给出离散时间模型:
[0099] 在此处,m可为0、2、3、4、···。当m=l时,模型变为方程式(10)。针对作为非负整数的 任何其它m,所得项不存在于方程式(10)中所展示的模型中。如果所有延迟项h都被设置为 相等,那么将模型简化为:
[0102]图7说明根据本发明的用于DPD系统内的支持由开关模式PA所引起的失真的Dro处 理块700的实例实施方案。在一些实施例中,Dro处理块700可表示图4的Dro块405或可结合 图4的Dro块405而使用。此外,Dro处理块700可结合其它系统使用。
[0103] 如图7中所展示,DPD处理块700包含三个DPD处理单元710、720、730。如同图5的0卩0 处理块500,每一 Dro处理单元710到730包含多个LUT、延迟元件、绝对值平方运算符、多个乘 法器、及加法器。并且,Dro处理单元720包含指数运算符725,且Dro处理单元730包含共辄指 数运算符735。可由DH)处理块700的记忆阶数确定每一处理单元710到730中的LUT及延迟元 件的数目。在图7中,记忆阶数为3,所以在每一DH)处理单元710到730中有三个LUT。
[0104] DPD处理块700接收DPD输入信号且使用并行操作的DH)处理单元710到730 处理DPD输入信号。DPD处理块700产生预反相DPD输出信号,???,其被发射到开关模式PA (例如,ΡΑ 420或ΡΑ 600),其中信号(例如)如图4中所展示般被线性化。
[0105] 因为开关模式ΡΑ的混叠及非线性度,Dro处理块700经配置以表示及处理谐波频率 Fc及一或多个更高阶谐波区(例如,谐波频率2Fc及3Fc)两者中的基带信号。
[0106] 在一些实施例中,Dro处理单元710与图5的Dro处理块500大体上相同。因此,Dro处 理单元710经配置以根据上文的方程式(20)以载波频率Fc处理Dro输入信号f (縣)的基带表 不。
[0107] DPD处理单元720及730经配置以在m次谐波区处处理DPD输入信号的基带表 示。特定来说,Dro处理单元720在m次谐波区处使用方程式(35)处理Dro输入信号f(?l)的基 带表示。如在方程式(35)中,DH)处理单元720中的m的值可为除1外的非负整数(即,m可为0、 2、3、4、…)。当m= 1时,DH)处理单元720如同DH)处理单元710那样操作。
[0108] 类似地,DPD处理单元730使用方程式(28)处理DPD输入信号的基带表示的共辄 f 如在方程式(28)中,DPD处理单元730中的m的值可为任何非负整数(即,m可为0、1、 2、3、…)。
[0109] 比较方程式(28)与(35),DPD处理单元720使用f〇l)的m次幂,而DPD处理单元730 使用共辄的m次幂。在DH)处理单元720、730中分别由指数运算符725及共辄指数运算 符735执行指数运算。因此,DPD处理单元720接收DPD输入信号2以)的基带表示,且使用指 数运算符725对f#》到执行指数运算。同样地,DPD处理单元730接收DH)输入信号f_.) 的基带表示,且使用共辄指数运算符735对共辄I'%?到實+~执行指数运算。
[0110] 将DPD处理块710到730的输出加总在一起以提供DPD处理块700的DPD输出信号 接着可将所述输出发射到开关模式PA。 〇
[0111] 在图7中,DPD处理单元710到730中的每一者可表示任何硬件或硬件与软件/固件 指令的组合。本文的硬件可包含任何适当的微处理器、微控制器、离散电路或任何其它处理 或控制装置。
[0112] 尽管图7说明DPD处理块700的一个实例,但可对图7做出各种改变。举例来说,图7 中所展示的功能划分仅为说明性的。可组合、进一步细分或省略图7中的各种组件,可根据 特定需要添加额外组件。并且,高阶谐波的处置可涉及更多Dro处理单元的使用。举例来说, 为了处理除m次谐波区外的其它谐波区,可与Dro处理单元710到730并行地包含其它DPD处 理单元。
[0113]图8及9说明根据本发明的展示使用DH)系统700的非线性度改进的实例测试结果。 在图8中,标绘曲线801描绘跨一系列频率所标绘的非线性PA(例如,开关模式PA)的振幅响 应。标绘曲线802描绘耦合到DPD处理块700的相同非线性PA的振幅响应。如元件符号803到 804处所指示,具有DPD的PA的ACPR与不具有DPD的PA的ACPR相比大体上减小。
[0114] 同样地,图9说明来自具有处理块700及不具有DH)处理块700的另一测试的结果。 如图9中所展示,标绘曲线902展示:与不包含DPD处理的标绘曲线901相比,在与DH)处理块 700耦合时ACPR显著改进。
[0115] 尽管图8及9说明展示使用DPD系统700的非线性度改进的测试结果的实例,但图8 及9中所展示的实例仅为说明性的。DPD系统700的其它实施方案及用途可提供不同的测试 结果。
[0116] 图10说明根据本发明的用于数字预失真的实例方法1000。为便于解释起见,关于 结合图7中的Dro处理块700进行操作的PA 600描述方法1000。
[0117] 在步骤1001处,在数字预失真块处接收输入信号。这可包含(例如)在DPD处理块 700处接收具有载波频率及一或多个谐波频率下的分量的输入信号。在步骤1003处,以载波 频率使输入信号的基带表示预失真。这可包含(例如)数字预失真块700中的第一处理单元 710使用一或多个查找表以载波频率Fc使输入信号的基带表示预失真。
[0118] 在步骤1005处,以一或多个谐波频率使输入信号的基带表示预失真。这可包含(例 如)数字预失真块700中的第二处理单元720以第二谐波频率2Fc使输入信号的基带表示预 失真。这也可包含第三处理单元730以第二谐波频率2Fc使输入信号的基带表示的共辄预失 真。
[0119] 在步骤1007处,基于输入信号的经预失真的基带表示产生输出信号。这可包含(例 如)从来自第一处理单元710、第二处理单元720及第三处理单元730的经预失真的输出信号 的总和产生输出信号。在步骤1009处,将输出信号发射到功率放大器。
[0120] 在一些实施例中,由计算机程序实施或支持上文所描述的各种功能,所述计算机 程序由计算机可读程序代码形成且被嵌入在计算机可读媒体中。词组"计算机可读程序代 码"包含任何类型的计算机代码,其包含源代码、目标代码及可执行代码。词组"计算机可读 媒体"包含能够由计算机进行存取的任何类型的媒体,例如只读存储器(ROM)、随机存取存 储器(RAM)、硬盘驱动器、光盘(CD)、数字视频光盘(DVD)或任何其它类型的存储器。"非暂时 性"计算机可读媒体排除有线、无线、光学或输送暂时性电信号或其它信号的其它通信链 路。非暂时性计算机可读媒体包含可永久地存储数据的媒体及可存储数据且稍后重写数据 的媒体,例如可重写光盘或可擦除存储器装置。
[0121] 术语"应用"及"程序"是指一或多个计算机程序、软件组件、指令集、过程、功能、对 象、类、实例、有关数据或适于以适当的计算机代码(包含源代码、目标代码或可执行代码) 实施的其的一部分。
[0122] 在所描述的实施例中,修改为可能的,且在权利要求书的范围内,其它实施例为可 能的。
【主权项】
1. 一种方法,其包括: 接收输入信号; 以载波频率及一或多个谐波频率使所述输入信号的基带表示预失真; 基于所述输入信号的所述经预失真的基带表示产生输出信号;及 将所述输出信号发射到功率放大器。2. 根据权利要求1所述的方法,其中以所述载波频率使所述输入信号的所述基带表示 预失真与以所述一或多个谐波频率使所述输入信号的所述基带表示预失真并行发生。3. 根据权利要求1所述的方法,其中所述输出信号包含以下两者的总和:(i)以所述载 波频率所预失真的所述输入信号的所述基带表示与(ii)以所述一或多个谐波频率所预失 真的所述输入信号的所述基带表示。4. 根据权利要求1所述的方法,其中以所述一或多个谐波频率使所述输入信号的所述 基带表示预失真包含基于所述输入信号的所述基带表示的m次幂进行的预失真及基于所述 输入信号的所述基带表示的共辄的m次幂进行的预失真。5. 根据权利要求4所述的方法,其中: 基于所述输入信号的所述基带表示的所述m次幂进行的预失真包含使用公式:基于所述输入信号的所述基带表示的所述共辄的所述m次幂进行的预失真包含使用公 式:其中汾表示所述输入信号的所述基带表示,:表示所述输入信号的所述基带 表示的所述共辄,Pts以_)表示第一预失真分量,以)表示第二预失真分量,且LUTI, m及 LUTi, m。表示来自查找表的值。6. 根据权利要求1所述的方法,其中所述一或多个谐波频率包含第一谐波频率及第二 谐波频率。7. 根据权利要求1所述的方法,其中以所述载波频率使所述输入信号的所述基带表示 预失真包含使用公式:其中表示所述输入信号的所述基带表示,表示以所述载波频率的所述输入信 号的所述经预失真的基带表示,且!^!^表示来自查找表的值。8. 根据权利要求1所述的方法,其中所述功率放大器包含开关模式功率放大器。9. 一种设备,其包括: 数字预失真块,其包含:第一处理单元,其经配置以接收输入信号及以载波频率使所述 输入信号的基带表示预失真;及第二处理单元,其经配置以接收所述输入信号及以一或多 个谐波频率使所述输入信号的基带表示预失真; 所述数字预失真块经配置以基于所述输入信号的所述经预失真的基带表示产生输出 信号,及将所述输出信号发射到功率放大器。10. 根据权利要求9所述的设备,其中所述第一处理单元及所述第二处理单元经配置以 接收所述输入信号且并行操作。11. 根据权利要求9所述的设备,其中所述数字预失真块经配置以通过加总来自所述第 一处理单元的经预失真的输出信号与来自所述第二处理单元的经预失真的输出信号产生 所述输出信号。12. 根据权利要求9所述的设备,其中所述第二处理单元经配置以基于所述输入信号的 所述基带表示的m次幂进行预失真及基于所述输入信号的所述基带表示的共辄的m次幂进 行预失真。13. 根据权利要求12所述的设备,其中: 所述第二处理单元中的一者经配置以使用以下公式基于所述输入信号的所述基带表 示的所述m次幂进行预失真:所述第二处理单元中的另一者经配置以使用以下公式基于所述输入信号的所述基带 表示的所述共辄的所述m次幂进行预失真:其中笼表示所述输入信号的所述基带表示,3^<_表示所述输入信号的所述基带 表示的所述共辄,M竭表示第一预失真分量,!L#}表示第二预失真分量,且LUTu及 LUTi, m。表示来自查找表的值。14. 根据权利要求9所述的设备,其中所述一或多个谐波频率包含第一谐波频率及第二 谐波频率。15. 根据权利要求9所述的设备,其中所述第一处理单元经配置以使用以下公式以所述 载波频率使所述输入信号预失真:其中表示所述输入信号的所述基带表示,表示以所述载波频率的所述输入 信号的所述经预失真的基带表示,且!^!^表示来自查找表的值。16. 根据权利要求9所述的设备,其中所述数字预失真块经配置以将所述输出信号发射 到开关模式功率放大器。17. -种使用计算机可执行指令编码的非暂时性计算机可读媒体,所述计算机可执行 指令在被执行时致使至少一个处理装置: 接收输入信号; 以载波频率及一或多个谐波频率使所述输入信号的基带表示预失真; 基于所述输入信号的所述经预失真的基带表示产生输出信号;及 将所述输出信号输出到功率放大器。18. 根据权利要求17所述的非暂时性计算机可读媒体,其中当被执行时致使所述至少 一个处理装置以所述一或多个谐波频率使所述输入信号的所述基带表示预失真的所述指 令包含: 当被执行时致使所述至少一个处理装置基于所述输入信号的所述基带表示的m次幂进 行预失真及基于所述输入信号的所述基带表示的共辄的m次幂进行预失真的指令。19. 根据权利要求18所述的非暂时性计算机可读媒体,其中: 基于所述输入信号的所述基带表示的所述m次幂进行的所述预失真使用公式:基于所述输入信号的所述基带表示的所述共辄的所述m次幂进行的所述预失真使用公 式其中表示所述输入信号的所述基带表示,表示所述输入信号的所述基带 表示的所述共辄,鼠,(#表示第一预失真分量,表示第二预失真分量,且LUT1,m及 LUTi, m。表示来自查找表的值。20. 根据权利要求17所述的非暂时性计算机可读媒体,其中以所述载波频率的所述输 入信号的所述基带表示的所述预失真包含使用公式:其中1^0表示所述输入信号的所述基带表示,表示以所述载波频率的所述输入 信号的所述经预失真的基带表示,且!^!^表示来自查找表的值。
【文档编号】H03F1/32GK106031027SQ201580008790
【公开日】2016年10月12日
【申请日】2015年3月10日
【发明人】丁雷, 拉赫米·赫扎尔
【申请人】德州仪器公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1