一种干扰器中的同步方法及装置、干扰器与流程

文档序号:12621794阅读:600来源:国知局
一种干扰器中的同步方法及装置、干扰器与流程

本发明涉及干扰器技术,尤其涉及一种干扰器中的同步方法及装置、干扰器。



背景技术:

在一些党政机关或学校考场等敏感场所,为了如保密等目的,需要阻塞特定区域或场所内正常的手机通信,此种情况下,一般会在目标区域附近部署干扰器,图1为现有技术中的网络架构示意图,如图1所示,一般来说,干扰器11是一个大功率的无线信号发射器,干扰器11在和基站12同样的下行频率上不间断的发送大功率的干扰或噪声信号。因此,目标区域13内的用户设备(UE)13在接收正常基站信号的同时,也会受到干扰器11的强干扰,从而导致UE 13其无法维持正常的下行通信;而在小区内目标区域之外的地方15,干扰器11产生的干扰信号非常弱,一般远弱于基站的有用信号,因此,处于这些地方的UE 16仍可以保持和基站正常的通信。

图2示出一种分时长期演进(Time Division Long Term Evolution,TD-LTE)的系统中的帧结构,如图2所示,LTE系统中采用等长的子帧(Sub-frame)结构:每个子帧长度为1毫秒(ms),包含两个长度为0.5ms的时隙;10个子帧构成一个长度为10ms的无线帧(Radio Frame)。在时分双工(Time Division Duplexing,TDD)帧内,有些子帧是下行的,另一些子帧是上行的。根据不同覆盖场景的要求,在TD-LTE系统的一个无线帧中,上行传输普通子帧(U)、下行传输普通子帧(D)和特殊子帧(S)可以有不同的配置。通过调整上行和下行子帧数的配比,TD-LTE系统可以满足不同的上下行数据传输业务比例的需求。表1为相关技术中用于体现TD-LTE时域上资源的分配的上下行子帧配 置表,如表1所示,TD-LTE引入了特殊子帧(上表中的S子帧)。在一个TD-LTE帧中,包含1个或2个特殊子帧,以便进行上下行转换。

表1上下行子帧配置表

具体来说,特殊子帧由下行导频时隙(DwPTS,Downlink Pilot Time Slot)、保护间隔(GP,Guard Period)和上行导频时隙(UpPTS,Uplink Pilot Time Slot)三部分组成。TD-LTE通过保护间隔GP作为代价,使得同一频段上同时实现上下行传输,其作用类似于FDD系统的上下行频率保护间隔。TD-LTE在DwPTS上传输主同步信道(PSS),剩余资源可用于下行数据的传输;TD-LTE中UpPTS上可承载随机接入信道和上行信号质量估计信道。表2示出一种特殊子帧的配置表,如表2所示,TD-LTE的特殊时隙有多种配置方式,DwPTS、GP、UpPTS的长度可以改变,以适应覆盖、容量、干扰等不同场景的需要。

TD-LTE的信道映射关系如图3所示,以5MHz带宽,子帧配比1.2天线 TD-LTE系统为例,其中,PBCH放在中间6个资源块(RB)上,物理下行控制信道(Physical Downlink Control Channel,PDCCH)放在每个子帧的前N个(N≤3)正交频分复用技术(Orthogonal Frequency Division Multiplexing,OFDM)符号上。

在FDD系统如全球移动通信系统(Global System for Mobile Communication,GSM)系统中,上下行工作在不同频点上连续发射,例如下行工作在f1,上行工作在f2,上述干扰器在下行频点上也连续的发射干扰信号,它是可以达到部署目标,即只干扰目标区域内的用户,而小区内的其他用户仍可正常通信。而对于TDD系统(如TD-LTE系统),由于上下行都工作在同样频点上(如f1频点),如图4所示,在上行时隙,基站12的上行接收机打开,接收UE 13在f1上发送的上行信号;然而,此时干扰器11在f1频点上仍在发送干扰信号,因此,不可避免的会对基站的上行接收机和上行接收性能产生影响,从而影响了整个小区里所有用户的正常通信。

针对背景技术中记载的问题,现有技术中提出一种改进的干扰器发射方法,在该方法中,干扰器在上行子帧静默,而仅在下行子帧发送干扰信号,从而避免对基站的上行干扰。然而,为了实现该方法,需要干扰器和目标TD-LTE系统同步后,根据已知的上下行子帧配比,以确定当前子帧方向,即是上行子帧还是下行子帧。

然而,上述方案中上下行子帧配比信息这个关键的参数,在具体实施的过程中几乎是难以获得的,因为上下行子帧配比信息是承载在LTE的广播信道中,需要对广播信道进行解调才能获取此信息,但基于通用数字芯片实现解调功能一般比较复杂,成本较高。除此之外,上下行子帧配比在实际的获取过程中也存在如下的困难:在中国,TD-LTE系统工作在多个频段上,如F频段(1885–1915MHz)、E频段(2320–2370MHz)、D频段(2575–2615MHz)。在目前的实际网络中,多个频段上的TD-LTE系统的帧头位置(一个10ms无线帧在时间上的起始位置)可能对齐,也可能不同。这给TD-LTE干扰器的同步流程造成了较大的困难,原因如下:TD-LTE干扰器与TD-LTE系统的同步,可以实现 在上行阶段静默,以保护基站的上行接收。考虑到晶振的时钟漂移,干扰器需要持续跟踪TD-LTE系统的下行同步信号,以便进行时域和频域纠偏。然而,如果多个频段间的TD-LTE系统存在帧头不同步的现象,对干扰器的同步跟踪处理会造成困难,因为此时干扰器需要在多个频段间来回扫描,以便同时跟踪同步多个频段上的TD-LTE系统。



技术实现要素:

有鉴于此,本发明实施例为解决现有技术中存在的至少一个问题而提供一种干扰器中的同步方法及装置、干扰器,能够避免的会对基站的上行接收机和上行接收性能产生影响,从而不影响整个小区里所有用户的正常通信。

本发明实施例的技术方案是这样实现的:

第一方面,本发明实施例提供一种干扰器中的同步方法,所述方法包括:

跟踪基准频段上的同步信号,获得所述基准频段的当前帧头位置;

根据所述干扰器所支持的通信系统在每一频段的帧头位置与基准频段的帧头位置之间的时间差和所述基准频段的当前帧头位置,确定每一频段的当前帧头位置;

获取每一频段的帧结构;

根据每一频段的当前帧头位置和对应的帧结构,发送同步控制信号,所述同步控制信号用于控制所述干扰器中的发射链路发射干扰信号。

第二方面,本发明实施例提供一种干扰器中的同步装置,所述装置包括跟踪单元、确定单元、获取单元和发送单元,其中:

所述跟踪单元,用于跟踪基准频段上的同步信号,获得所述基准频段的当前帧头位置;

所述确定单元,用于根据所述干扰器所支持的通信系统在每一频段的帧头位置与基准频段的帧头位置之间的时间差和所述基准频段的当前帧头位置,确定每一频段的当前帧头位置;

所述获取单元,用于获取每一频段的帧结构;

所述发送单元,用于根据每一频段的当前帧头位置和对应的帧结构,发送同步控制信号,所述同步控制信号用于控制所述干扰器中的发射链路发射干扰信号。

第三方面,本发明实施例提供一种干扰器,所述干扰器包括处理器和发射链路,其中

所述处理器,用于跟踪所述基准频段上的同步信号,获得所述基准频段的当前帧头位置;用于根据所述干扰器所支持的通信系统在每一频段的帧头位置与基准频段的帧头位置之间的时间差和所述基准频段的当前帧头位置,确定每一频段的当前帧头位置;用于获取每一频段的帧结构;用于根据每一频段的当前帧头位置和对应的帧结构,发送同步控制信号,所述同步控制信号用于控制所述干扰器中的发射链路发射干扰信号;

所述发射链路,用于根据所述同步控制信号发射干扰信号。

本发明实施例提供一种干扰器中的同步方法及装置、干扰器,其中,跟踪基准频段上的同步信号,获得所述基准频段的当前帧头位置;根据所述干扰器所支持的通信系统在每一频段的帧头位置与基准频段的帧头位置之间的时间差和所述基准频段的当前帧头位置,确定每一频段的当前帧头位置;获取每一频段的帧结构;根据每一频段的当前帧头位置和对应的帧结构,发送同步控制信号,所述同步控制信号用于控制所述干扰器中的发射链路发射干扰信号;如此,能够避免的会对基站的上行接收机和上行接收性能产生影响,从而不影响整个小区里所有用户的正常通信。

附图说明

图1为现有技术中TDD系统的网络架构示意图一;

图2为相关技术中一种TD-LTE的系统中的帧结构的示意图;

图3为相关技术中TD-LTE的信道映射关系示意图;

图4为现有技术中TDD系统的网络架构示意图二;

图5为本发明实施例一干扰器中的同步方法的实现流程示意图;

图6为本发明实施例二干扰器中的同步方法的实现流程示意图;

图7为本发明实施例三干扰器中的同步装置的组成结构示意图;

图8为本发明实施例四干扰器中的同步装置的组成结构示意图;

图9为本发明实施例五干扰器中的同步装置的组成结构示意图;

图10-1为本发明实施例五干扰器的组成结构示意图一;

图10-2为本发明实施例五干扰器的组成结构示意图二;

图10-3为本发明实施例五干扰器的组成结构示意图三;

图10-4为本发明实施例五干扰器的组成结构示意图四;

图10-5为本发明实施例五干扰器的组成结构示意图五;

图11为本发明实施例十一干扰器中的同步方法的实现流程示意图。

具体实施方式

下面结合附图和具体实施例对本发明的技术方案进一步详细阐述。

实施例一

本发明实施例提供一种干扰器中的同步方法,该方法应用于干扰器,该方法所实现的功能可以通过干扰器中的处理器调用程序代码来实现,当然程序代码可以保存在计算机存储介质中,可见,该干扰器至少包括处理器和存储介质。

图5为本发明实施例一干扰器中的同步方法的实现流程示意图,如图5所示,该干扰器中的同步方法包括:

步骤501,跟踪基准频段上的同步信号,获得所述基准频段的当前帧头位置;

这里,所述基准频段为干扰器所支持的通信系统中的一个或多个频段,为了实施起来比较方便,在本实施例以及以下的实施例中,基准频段以一个频段为例,需要说明的是,通信系统中基站需要利用该频段上发射同步信号,有些频段虽然是通信系统所支持的频段,但是通信系统并不利用该频段来工作,那么如果把基准频段设置为通信系统不工作的频段,那么将无法实现锁定基准频段,以便跟踪基准频段上的同步信号。在本实施例以及以下的实施例中,同步 信号可以为基站向UE发送的下行同步信号,干扰器通过搜索基站发送的下行同步信号来实现对UE的干扰。

这里,基准频段的当前帧头位置是指,当前基准频段的帧头位置,其中,帧头位置又称为帧头信号位置。

步骤502,根据所述干扰器所支持的通信系统在每一频段的帧头位置与基准频段的帧头位置之间的时间差和所述基准频段的当前帧头位置,确定每一频段的当前帧头位置;

这里,所述时间差可以是预先存储的,也可以是实时确定或计算的;需要说明的是,实时确定或计算会比较消耗干扰器的资源,因此,在干扰器上电以后,干扰器将先执行一些步骤,以便获取时间差,并将所述时间差预先存储起来。基于背景技术所述,之所以获取时间差,是因为通信系统的多个频段上的帧头位置可能对齐,也可能不同。而且干扰器中晶振的时钟还会漂移,因此,无法准确地获知每一频段的当前帧头位置。需要说明的是,即使晶振始终漂移,但是各个频段之间的帧头位置的时间差确是固定的,因此为了解决这一问题,在本发明的各实施例中,将通过锁定基准频段,以及预先计算好每一频段的帧头位置与基准频段的帧头位置之间的时间差,来获取每一频段的当前帧头位置。

步骤503,获取每一频段的帧结构;

这里,本领域的技术人员可以根据各种现有技术获取每一频段上的帧结构。

步骤504,根据每一频段的当前帧头位置和对应的帧结构,发送同步控制信号,所述同步控制信号用于控制所述干扰器中的发射链路发射干扰信号。

本发明实施例提供的干扰器中的同步方法,适用于一般的通信系统,尤其适用于上行频段和下行频段具有重叠频段的通信系统,作为极端的例子,该同步方法适用于上行频段和下行频段完全重合或重叠的分时长期演进(TD-LTE)通信系统。

本发明实施例中,跟踪基准频段上的同步信号,获得所述基准频段的当前帧头位置;根据所述干扰器所支持的通信系统在每一频段的帧头位置与基准频段的帧头位置之间的时间差和所述基准频段的当前帧头位置,确定每一频段的 当前帧头位置;获取每一频段的帧结构;根据每一频段的当前帧头位置和对应的帧结构,发送同步控制信号,所述同步控制信号用于控制所述干扰器中的发射链路发射干扰信号;如此,本发明实施例提供的技术方案,可以使得干扰器很好的适应并稳定工作在多个频段上的帧头不同步的场景。如前所述,如果多个频段间的存在帧头不同步的现象,对干扰器的同步跟踪处理会造成困难,而基于本发明的技术方案,干扰器可以稳定的锁定在某个频段上进行同步跟踪过程,并通过提前测量保存的不同频段上的帧头位置时间差,计算得到每个频段上的帧头位置,从而解决了上述问题,进一步地,能够避免的会对基站的上行接收机和上行接收性能产生影响,从而不影响整个小区里所有用户的正常通信。

实施例二

基于前述的实施例一,本发明实施例提供一种干扰器中的同步方法,该方法应用于干扰器,该方法所实现的功能可以通过干扰器中的处理器调用程序代码来实现,当然程序代码可以保存在计算机存储介质中,可见,该干扰器至少包括处理器和存储介质。

图6为本发明实施例二干扰器中的同步方法的实现流程示意图,如图6所示,该干扰器中的同步方法包括:

步骤601,干扰器上电后,控制所述干扰器的发射链路保持关闭状态;

这里,干扰器除了包括处理器外,还包括用于发射干扰信号的发射链路,在干扰器上电后,处理器先控制发射链路处于关闭状态,这样发射链路将不能发射干扰信号。

步骤602,搜索所述通信系统的每一频段上的同步信号,记录所述每一频段的帧头位置;

步骤603,获取基准频段的帧头位置,所述基准频段为所述通信系统所支持的频段;

这里,基准频段可以是预先设置的,以TD-LTE系统为例,TD-LTE系统支持的频段包括D频段、F频段、E频段,本领域的技术人员可以将任意一个频 段设置为基准频段。

步骤604,确定所述基准频段的帧头位置与每一频段的帧头位置之间的时间差;

步骤605,跟踪基准频段上的同步信号,获得所述基准频段的当前帧头位置;

步骤606,根据所述干扰器所支持的通信系统在每一频段的帧头位置与基准频段的帧头位置之间的时间差和所述基准频段的当前帧头位置,确定每一频段的当前帧头位置;

这里,所述时间差可以是预先存储的,也可以是实时确定或计算的;需要说明的是,实时确定或计算会比较消耗干扰器的资源,因此,在干扰器上电以后,干扰器将先执行一些步骤,以便获取时间差,并将所述时间差预先存储起来。基于背景技术所述,之所以获取时间差,是因为通信系统的多个频段上的帧头位置可能对齐,也可能不同。而且干扰器中晶振的时钟还会漂移,因此,无法准确地获知每一频段的当前帧头位置。需要说明的是,即使晶振始终漂移,但是各个频段之间的帧头位置的时间差确是固定的,因此为了解决这一问题,在本发明的各实施例中,将通过锁定基准频段,以及预先计算好每一频段的帧头位置与基准频段的帧头位置之间的时间差,来获取每一频段的当前帧头位置。

步骤607,获取每一频段的帧结构;

这里,本领域的技术人员可以根据各种现有技术获取每一频段上的帧结构。

步骤608,根据每一频段的当前帧头位置和对应的帧结构,发送同步控制信号,所述同步控制信号用于控制所述干扰器中的发射链路发射干扰信号。

这里提供一种实现步骤602的方法,具体地,步骤602,所述搜索所述通信系统的每一频段上的同步信号,记录所述每一频段的帧头位置,包括:

步骤6021,逐一搜索每一频段上的频点;

步骤6022,当在所述频点上搜索到同步信号时,记录所述频点的帧头位置作为所述频段的帧头位置;

步骤6023,当在所述频点上搜索到同步信号时,停止搜索在所述频段上其 他频点上的同步信号。

需要说明的是,除了上述提供的搜索每一频段的同步信号方法外,本领域额技术人员可以利用各种现有技术来实现步骤602,这里不再赘述。

本发明实施例中,当在所述频段上的所有频点上都未搜索到同步信号时,记录第一搜索结果,所述第一搜索结果用于表明在所述频段上未搜索到同步信号。本发明实施例所述方法还包括:根据所述第一搜索结果,在所述频段上不发送同步控制信号。

实施例三

基于前述的实施例,本发明实施例提供一种干扰器中的同步装置,该装置中跟踪单元、确定单元、获取单元和发送单元,都可以通过干扰器中的处理器来实现;当然也可通过具体的逻辑电路实现;在具体实施例的过程中,处理器可以为中央处理器(CPU)、微处理器(MPU)、数字信号处理器(DSP)或现场可编程门阵列(FPGA)等。

图7为本发明实施例三干扰器中的同步装置的组成结构示意图,如图7所示,该装置700包括跟踪单元701、确定单元702、获取单元703和发送单元704,其中:

所述跟踪单元701,用于跟踪基准频段上的同步信号,获得所述基准频段的当前帧头位置;

所述确定单元702,用于根据所述干扰器所支持的通信系统在每一频段的帧头位置与基准频段的帧头位置之间的时间差和所述基准频段的当前帧头位置,确定每一频段的当前帧头位置;

所述获取单元703,用于获取每一频段的帧结构;

所述发送单元704,用于根据每一频段的当前帧头位置和对应的帧结构,发送同步控制信号,所述同步控制信号用于控制所述干扰器中的发射链路发射干扰信号。

本发明实施例中,跟踪单元701跟踪基准频段上的同步信号,获得所述基 准频段的当前帧头位置;确定单元702根据所述干扰器所支持的通信系统在每一频段的帧头位置与基准频段的帧头位置之间的时间差和所述基准频段的当前帧头位置,确定每一频段的当前帧头位置;获取单元703获取每一频段的帧结构;发送单元704根据每一频段的当前帧头位置和对应的帧结构,发送同步控制信号,所述同步控制信号用于控制所述干扰器中的发射链路发射干扰信号;如此,本发明实施例提供的技术方案,可以使得干扰器很好的适应并稳定工作在多个频段上的帧头不同步的场景。如前所述,如果多个频段间的存在帧头不同步的现象,对干扰器的同步跟踪处理会造成困难,而基于本发明的技术方案,干扰器可以稳定的锁定在某个频段上进行同步跟踪过程,并通过提前测量保存的不同频段上的帧头位置时间差,计算得到每个频段上的帧头位置,从而解决了上述问题,进一步地,能够避免的会对基站的上行接收机和上行接收性能产生影响,从而不影响整个小区里所有用户的正常通信。

这里需要指出的是:以上装置实施例的描述,与上述方法实施例的描述是类似的,具有同方法实施例相似的有益效果,因此不做赘述。对于本发明装置实施例中未披露的技术细节,请参照本发明方法实施例的描述而理解,为节约篇幅,因此不再赘述。

实施例四

基于前述的实施例,本发明实施例提供一种干扰器中的同步装置,该装置中形成单元、跟踪单元、确定单元、获取单元和发送单元,各单元各自所包括的各模块,各模块各自所包括的各子模块,都可以通过干扰器中的处理器来实现;当然也可通过具体的逻辑电路实现;在具体实施例的过程中,处理器可以为中央处理器、微处理器、数字信号处理器或现场可编程门阵列等。

图8为本发明实施例四干扰器中的同步装置的组成结构示意图,如图8所示,该装置800包括形成单元801、跟踪单元802、确定单元803、获取单元804和发送单元805,其中形成单元801进一步包括控制模块8011、搜索模块8012、获取模块8013和确定模块8014,其中:

所述控制模块8011,用于控制所述干扰器的发射链路保持关闭状态;

所述搜索模块8012,用于搜索所述通信系统的每一频段上的同步信号,记录所述每一频段的帧头位置;

所述获取模块8013,用于获取基准频段的帧头位置,所述基准频段为所述通信系统所支持的频段;

所述确定模块8014,用于确定所述基准频段的帧头位置与每一频段的帧头位置之间的时间差。

所述跟踪单元802,用于跟踪基准频段上的同步信号,获得所述基准频段的当前帧头位置;

所述确定单元803,用于根据所述干扰器所支持的通信系统在每一频段的帧头位置与基准频段的帧头位置之间的时间差和所述基准频段的当前帧头位置,确定每一频段的当前帧头位置;

所述获取单元804,用于获取每一频段的帧结构;

所述发送单元805,用于根据每一频段的当前帧头位置和对应的帧结构,发送同步控制信号,所述同步控制信号用于控制所述干扰器中的发射链路发射干扰信号。

这里需要指出的是:以上装置实施例的描述,与上述方法实施例的描述是类似的,具有同方法实施例相似的有益效果,因此不做赘述。对于本发明装置实施例中未披露的技术细节,请参照本发明方法实施例的描述而理解,为节约篇幅,因此不再赘述。

实施例五

基于前述的实施例,本发明实施例提供一种干扰器中的同步装置,该装置中形成单元、跟踪单元、确定单元、获取单元和发送单元,各单元各自所包括的各模块,各模块各自所包括的各子模块,都可以通过干扰器中的处理器来实现;当然也可通过具体的逻辑电路实现;在具体实施例的过程中,处理器可以为中央处理器、微处理器、数字信号处理器或现场可编程门阵列等。

图9为本发明实施例四干扰器中的同步装置的组成结构示意图,如图9所示,该装置800包括形成单元801、跟踪单元802、确定单元803、获取单元804、发送单元805和处理单元806,其中形成单元801进一步包括控制模块8011、搜索模块8012、获取模块8013和确定模块8014,其中搜索模块8012包括搜索子模块8121、第一记录子模块8122、停止子模8123和第二记录子模块8124,其中:

所述控制模块8011,用于控制所述干扰器的发射链路保持关闭状态;

所述搜索子模块8121,用于逐一搜索每一频段上的频点;

所述记录子模块8122,用于当在所述频点上搜索到同步信号时,记录所述频点的帧头位置作为所述频段的帧头位置。

所述停止子模块8123,用于当在所述频点上搜索到同步信号时,停止搜索在所述频段上其他频点上的同步信号。

所述第二记录子模块8124,用于当在所述频段上的所有频点上都未搜索到同步信号时,记录第一搜索结果,所述第一搜索结果用于表明在所述频段上未搜索到同步信号。

所述获取模块8013,用于获取基准频段的帧头位置,所述基准频段为所述通信系统所支持的频段;

所述确定模块8014,用于确定所述基准频段的帧头位置与每一频段的帧头位置之间的时间差。

所述跟踪单元802,用于跟踪基准频段上的同步信号,获得所述基准频段的当前帧头位置;

所述确定单元803,用于根据所述干扰器所支持的通信系统在每一频段的帧头位置与基准频段的帧头位置之间的时间差和所述基准频段的当前帧头位置,确定每一频段的当前帧头位置;

所述获取单元804,用于获取每一频段的帧结构;

所述发送单元805,用于根据每一频段的当前帧头位置和对应的帧结构,发送同步控制信号,所述同步控制信号用于控制所述干扰器中的发射链路发射 干扰信号。

所述处理单元806,用于根据所述第一搜索结果,在所述频段上不发送同步控制信号。

这里需要指出的是:以上装置实施例的描述,与上述方法实施例的描述是类似的,具有同方法实施例相似的有益效果,因此不做赘述。对于本发明装置实施例中未披露的技术细节,请参照本发明方法实施例的描述而理解,为节约篇幅,因此不再赘述。

实施例六

基于前述的实施例,本发明实施例再提供一种干扰器,图10-1为本发明实施例十干扰器的组成结构示意图,如图10-1所示,该干扰器1000包括处理器1001和发射链路1002,其中

所述处理器1001,用于跟踪所述基准频段上的同步信号,获得所述基准频段的当前帧头位置;用于根据所述干扰器所支持的通信系统在每一频段的帧头位置与基准频段的帧头位置之间的时间差和所述基准频段的当前帧头位置,确定每一频段的当前帧头位置;用于获取每一频段的帧结构;用于根据每一频段的当前帧头位置和对应的帧结构,发送同步控制信号,所述同步控制信号用于控制所述干扰器中的发射链路发射干扰信号;

所述发射链路1002,用于根据所述同步控制信号发射干扰信号。

本发明实施例中,如图10-2所示,所述干扰器还包括第一天线1003,用于发射干扰信号和搜索同步信号。

本发明实施例中,如图10-3所示,所述干扰器还包括第二天线1004和第三天线1005,其中:

所述第二天线,用于搜索同步信号;

所述第三天线,用于发射干扰信号。

这里需要指出的是:以上干扰器实施例项的描述,与上述方法描述是类似的,具有同方法实施例相同的有益效果,因此不做赘述。对于本发明干扰器实 施例中未披露的技术细节,本领域的技术人员请参照本发明方法实施例的描述而理解,为节约篇幅,这里不再赘述。

需要说明的是,在本申请所提供的几个实施例中,应该理解到,所揭露的设备和方法,可以通过其它的方式实现。以上所描述的设备实施例仅仅是示意性的,例如,所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如,上述图10-1所示的干扰器的组成结构还可以采用图10-4和10-5所示的结构,该干扰器主要由天线、发射链路和同步控制单元组成,其中,同步控制单元可以和发射链路通过合路器进行合路,从而共用天线(参见图10-4),也可以不共用天线(参见图10-5),其中,合路器可以采用各种现有技术来实现,同步控制单元在具体实现的过程中,可以基于实体硬件处理器而实现。

实施例十一

基于前述的实施例,本发明实施例提供一种干扰器中的同步方法。在本发明实施例中,将以TD-LTE系统为例来说明本发明实施例的技术方案,图11为本发明实施例十一干扰器中的同步方法的实现流程示意图,如图11所示,该方法包括:

步骤1101,初始上电;

步骤1102,干扰器保持静默,获取支持的一个频段,同步控制单元搜索该频段上所有TD-LTE频点的同步信号;

这里,上电后,干扰器还没有开始搜索,因此从支持的频段中获取第一个频段开始搜索。具体地,干扰器中的发射链路保持关闭状态,从支持的第一个频段开始,同步控制单元搜索此第一个频段上所有TD-LTE频点的同步信号。

步骤1103,在任一频点上是否搜索到同步信号;

具体地,在该频段上任意一个频点上是否搜索到同步信息,是时,进入步骤1104,否时,进入步骤1105;

步骤1104,同步控制单元记录此频段的帧头信号位置,并可以根据干扰方 案决定是否继续搜索其他频点;

步骤1105,同步控制单元记录此频段的搜索结果,标识此频段无TD-LTE系统;

步骤1106,判断是否搜索完所有频段,是时,进入步骤1107,否时,进入步骤1102;

具体地,步骤1102获取下一个频段,开始搜索该频段上所有的频点,然后进入步骤1103,依此循环,直至搜索完所有的频段。

步骤1107,同步控制单元计算并保存存在TD-LTE系统的频段相对基准频段的帧头时间差;

步骤1108,同步控制单元锁定到基准频段上,并输出同步控制信号;

步骤1109,其他频段上的帧头位置,则根据基准频段的帧头位置和事先计算的帧头时间差,进行相应调整。

实施例十二

基于前述的实施例,本发明实施例提供一种干扰器中的同步方法。在本发明实施例中,将以TD-LTE系统为例来说明本发明实施例的技术方案,该方法包括:

步骤S1101,在上电初始,干扰器中的发射链路保持关闭状态,同步控制单元开始依次扫描搜索干扰器所支持的所有的TD-LTE系统频段的所有频点上的TD-LTE系统同步信号;然后进入步骤S1102。

这里,在扫描TD-LTE系统频段上的所有频点过程中,可以采用两种方案,其中,第一种方案是采用类似于终端行为,以100KHz为间隔进行扫描检测;第二种方案是,考虑到现网一般只会工作在几个固定的频点上,因此,可以按照现网实际系统配置,在每个频段上的数个固定频点上进行搜索,以加快扫描进程。

步骤S1102,判断TD-LTE系统是否还有其他未搜索的频段,是时,进入步骤S1103,否时,进入步骤S1106;

步骤S1103,对某个频段,搜索该频段上所有频点上的TD-LTE系统同步信号;对于一个频段而言,如果在此频段的某个频点上搜索到了同步信号,则进入步骤S1104;如果在此频段的全部频点都搜索完成后,仍没有检测到同步信号,则进入步骤S1105。

步骤S1104,同步控制单元记录此频段的帧头位置;

例如,对第一个频段的帧头位置,则记为S1。注意,即使在此频段的多个频点上搜索到TD-LTE同步信号,但由于同一频段多个频点上的TD-LTE系统必须要求帧头对齐同步,因此,对于一个频段,只会存在一个帧头位置。之后,对于此频段上的其他频点,可以根据干扰器的干扰工作原理决定是否继续搜索:

当干扰器工作在固定的宽频干扰模式时,如在D频段固定发送60MHz的宽带干扰信号时,或固定在60MHz的带宽上发送单音扫描信号,则可以无需再搜索其他频点,直接进入步骤S1102,开始搜索下一个频段。

当干扰器工作在可变带宽的干扰模式时,如支持发射20MHz的干扰信号,则一种优化方案是可以继续搜索完所有的频点,记录每个频点上的搜索结果,以用作后续发射干扰信号时,同步控制单元可以根据每个频点上的搜索结果,控制干扰器只在存在TD-LTE系统的对应的频点上发送干扰信号。例如,对D频段,如果同步控制单元只在2585MHz的频点上搜索到TD-LTE信号,则同步控制单元可以控制干扰器选择只在2585MHz的中心频点上发送20MHz带宽的干扰信号。之后,进入步骤S1102,开始搜索下一个频段。

步骤S1105,如果在此频段的全部频点上都未搜索到TD-LTE同步信号,同步控制单元记录此频段的搜索结果,以便用作后续的处理。之后,进入步骤S1102,以便开始搜索下一个频段。

如果在此频段上不存在TD-LTE信号,后续干扰器在发射干扰信号时,同步控制单元可以控制干扰器在此频段上保持静默,不发射干扰信号;或者同步控制单元也可以选择控制干扰器在此频段上根据预先默认设定参数确定帧头位置和TD-LTE帧结构后,发射干扰信号。

步骤S1106,同步控制单元根据在所有搜索到TD-LTE系统的频段上记录 的帧头位置,以某个给定频段的帧头位置为基准,计算并保存所有其他频段帧头位置相对此给定频段帧头位置的时间差。

例如,如果在F、E、D频段上都搜索到了TD-LTE位置,其帧头位置分别为S1、S2和S3,假设以D频段帧头位置为基准,计算并保存不同频段间的帧头位置的相对时间差(简称时间差),例如F相对D频段的帧头位置的时间差Offset1=S1–S3,E相对D频段的帧头位置的时间差Offset2=S2–S3。之后,进入步骤S1107。

步骤S1107,同步控制单元锁定到基准频段的某个搜索到TD-LTE系统的频点上,持续跟踪检测同步信号,并进行时域和频域纠偏,得到基准频段的当前帧头位置;

步骤S1108,根据基准频段的当前帧头位置和步骤S1106中确定的时间差,计算各频段上的当前帧头位置;

步骤S1109,当干扰器准备干扰基准频段上的TD-LTE系统时,根据同步控制单元输出的同步控制信号,确定TD-LTE系统的帧头位置,并根据确定的TD-LTE帧结构,开始发送干扰信号;

当干扰器准备干扰其他频段上的TD-LTE系统时,同步控制单元可以仍锁定在基准频段上,持续输出同步控制信号,并根据在步骤S1106中保存的不同频段间的帧头位置的相对时间差,考虑到此相对时间差一般是固定的,可以基于此计算确定此频段上的TD-LTE系统的帧头位置,并根据确定的TD-LTE帧结构,开始发送干扰信号。

需要强调的是,在步骤S1109之前,干扰器应一直处于静默状态,不发射干扰信号。此外,在同步控制模块未同步或失步时,干扰器的干扰信号发射链路也应保持关闭状态。

应理解,说明书通篇中提到的“一个实施例”或“一实施例”意味着与实施例有关的特定特征、结构或特性包括在本发明的至少一个实施例中。因此,在整个说明书各处出现的“在一个实施例中”或“在一实施例中”未必一定指相同的实施例。此外,这些特定的特征、结构或特性可以任意适合的方式结合 在一个或多个实施例中。应理解,在本发明的各种实施例中,上述各过程的序号的大小并不意味着执行顺序的先后,各过程的执行顺序应以其功能和内在逻辑确定,而不应对本发明实施例的实施过程构成任何限定。上述本发明实施例序号仅仅为了描述,不代表实施例的优劣。

需要说明的是,在本文中,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者装置不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者装置所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括该要素的过程、方法、物品或者装置中还存在另外的相同要素。

在本申请所提供的几个实施例中,应该理解到,所揭露的设备和方法,可以通过其它的方式实现。以上所描述的设备实施例仅仅是示意性的,例如,所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,如:多个单元或组件可以结合,或可以集成到另一个系统,或一些特征可以忽略,或不执行。另外,所显示或讨论的各组成部分相互之间的耦合、或直接耦合、或通信连接可以是通过一些接口,设备或单元的间接耦合或通信连接,可以是电性的、机械的或其它形式的。

上述作为分离部件说明的单元可以是、或也可以不是物理上分开的,作为单元显示的部件可以是、或也可以不是物理单元;既可以位于一个地方,也可以分布到多个网络单元上;可以根据实际的需要选择其中的部分或全部单元来实现本实施例方案的目的。

另外,在本发明各实施例中的各功能单元可以全部集成在一个处理单元中,也可以是各单元分别单独作为一个单元,也可以两个或两个以上单元集成在一个单元中;上述集成的单元既可以采用硬件的形式实现,也可以采用硬件加软件功能单元的形式实现。

本领域普通技术人员可以理解:实现上述方法实施例的全部或部分步骤可以通过程序指令相关的硬件来完成,前述的程序可以存储于计算机可读取存储 介质中,该程序在执行时,执行包括上述方法实施例的步骤;而前述的存储介质包括:移动存储设备、只读存储器(Read Only Memory,ROM)、磁碟或者光盘等各种可以存储程序代码的介质。

或者,本发明上述集成的单元如果以软件功能模块的形式实现并作为独立的产品销售或使用时,也可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明实施例的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机、服务器、或者网络设备等)执行本发明各个实施例所述方法的全部或部分。而前述的存储介质包括:移动存储设备、ROM、磁碟或者光盘等各种可以存储程序代码的介质。

以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1