有机发光二极管驱动器的制作方法

文档序号:8122416阅读:101来源:国知局
专利名称:有机发光二极管驱动器的制作方法
技术领域
本发明涉及有机发光二极管驱动器领域。
背景技术
通常有必要或期望有选择地控制多种电子负载的输出或工作 效率。典型地,为了达到控制效果,改变应用于负载的电流和/或电
压。 一种可以被控制的负载是有才几发光二才及管(OLED)。通过选择 性地改变应用的电流,可以适当地调整OLED的发光度(也就是亮度)。

发明内容
本发明提供一种电子电路,包括第一电荷存储器件及第二电 荷存储器件;第一晶体管,具有连接至所述第一电荷存储器件的控 制节点,所述第一晶体管被配置成将斜坡信号源电耦接至所述第二 电荷存储器件;以及第二晶体管,具有被配置成连接至所述斜坡信 号源的控制节点,所述第二晶体管还被配置成将负载电耦接至所述 第二电荷存储器件。本发明还提供一种电子驱动器电路,包括第 一存储器件,被配置成连接至电压源,所述第一存储器件还被配置 成存储对应于控制信号的电荷;第二存储器件,被配置成连接至所 述电压源;第一晶体管,具有连接至所述第一存储器件的控制节点, 所述第一晶体管被配置成将所述第二存储器件电耦接至周期斜坡 信号源;以及第二晶体管,具有被配置成连接至所述周期斜坡信号源的控制节点,所述第二晶体管还被配置成将负载电耦接至所述第 二存储器件。
本发明另外还提供一种电子电路,包括第一晶体管;第二晶 体管;以及电荷存储器件,其中所述第一晶体管、所述第二晶体管 及所述电荷存储器件共同被配置成根据周期斜坡信号及控制信号 为负载才是供A:K宽调制(PWM)的驱动电流。
本发明另外还提供一种电子驱动器电路,包括在共同基^^上 制成的第 一电荷存储器件及第二电荷存储器件;以及在共同基板上 制成的第一晶体管、第二晶体管及第三晶体管,其中 所述第一晶体管包括连接至所述第一电荷存储器件的控制节点,所 述第一晶体管被配置成将周期斜坡信号源电耦接至所述第二电荷
存储器件;所述第二晶体管包括被配置成连接至所述周期斜坡信号 源的控制节点,所述第二晶体管被配置成将负载电耦接至所述第二 电荷存储器件;以及所述第三晶体管包括被配置成连接至周期采样 信号源的控制节点,所述第三晶体管被配置成将控制信号源电耦接 至所述第一电荷存储器件。
本发明另外还提供一种电子电路,包括第一电路部分,;故配 置成根据周期采样信号采样并保存控制信号;以及第二电路部分, 被配置成根据周期斜坡信号及所述被采样及被保存的控制信号为 负载4是供月永宽调制(PWM)的马区动电5危。


参考附图来进行详细说明。在图中,参考标号最左端的数字代 表该参考标号首次在其中出现的图。在说明书和图的不同实例中所 使用的相同参考标号可以表示类似或同 一物件。
图1是依据本教导的驱动电路的示意性电路图。图2是图1的驱动电路的某些功能方面的简化表示。 图3是描述了图1的驱动电路的工作周期的流程图。 图4是描述了依据本教导的斜坡信号的信号时序图。 图5是描述了图1的驱动电^各的一部分中的电流的信号时序图。
图6是描述了图1的驱动电路的另一部分中的电流的信号时序图。
图7是描述了依据本教导的电流-电压关系的信号图。
具体实施例方式
这里披露了为有机发光二极管(OLED)或其它电子负载供电 的可控驱动电路。依据一个实施例,提供了将脉宽调制(PWM)驱 动电流应用到OLED的电路结构。可以依据周期采样的控制信号来 调制用于OLED的驱动电流时间均值。又可以在控制范围内适当地 改变OLED的发光度。这里4是供的电路结构可以至少部分地制造在 共同的基片上,从而限定各自的集成电路器件。在一个或多个实施 例中,这里提出的驱动电路的至少一部分可以在65纳米(或更小) 环境里制造。
依据一个方面,控制信号被周期地采样并用于控制给OLED的 平均电流驱动。周期斜坡信号使电流脉沖与OLED同步。在第一个 工作周期里存储器件;改电,然后在第二个工作周期里通过OLED驱 动电流充电。周期斜坡和采样信号可以来自本发明的驱动电路外部 的各自源。可以提供集成电路,包括周期斜坡信号源和采样信号源 以及本教导的驱动电3各。这里描述的技术可以通过多种途径实现。下面结合附图和正在 进4亍的讨"i仑^是供了 一个示例性的上下文。
示例性电路
图1示出了依据本教导的说明性电路100。电^各100也可以被 称作驱动电路100。电路100包括一对各自的电荷存储器件102和 104。如图所示,每个电荷存储器件(存储器件)102和104被限定 为金属氧化物半导体电容器(MOSCAP)。特别地,每个存储器件 102和104都通过P沟道金属氧化物半导体(PMOS)晶体管来描 述。也可以使用其它电荷存储器件102和104 (比如电容器等)。无 论如何,存储器件102具有配置为在节点106处连4妾至电压源 (VDD)的第一电荷存储板(或区域)。存储器件102还具有连接 至电路节点108的第二板(或区域)。存储器件104具有配置为在 节点106处连接至VDD的第一板(或区域)和连接至电路节点110 的各自的第二板(或区域)。
电路100还包括晶体管112。如图所示,晶体管112被限定为 P沟道金属氧化物半导体(PMOS)场效应晶体管。也可以-使用其 它合适类型的晶体管112。晶体管112包括配置为在节点114处连 接至周期采样信号源的控制节点(例如栅极)。晶体管112还被配 置成在节点116处将存储器件102 (也就是节点108)与控制信号 源电耦接。图1描述了周期采样信号Sl的示例性的、不进行限制 的实例。
如这里所使用的,术语"电耦接"(及其各种衍生词和时态)
指的是在两个或多个实体之间实J见电通道或者这种电通道的一部 分。在晶体管的情况下,依照应用于该晶体管的控制节点(例如棚-极)的信号,至少部分地建立电耦接的程度。例如,在节点114处 的周期采样信号对晶体管112施加控制影响,从而实现了节点108和116之间的电通道(或绝缘)。电工程领域的普通技术人员了解 不同类型的晶体管的可控电耦接性能,并且对于本教导的理解来说 不需要对这个基本点进行进一步的详细描述。
电路IOO还包括晶体管118。如图所示,晶体管118是PMOS 晶体管。也可以使用其它合适类型的晶体管118。晶体管118包括 经由节点108连接至电荷存储器件102的控制节点(例如栅极)。 晶体管118被配置为在电路节点120处将存储器件104 (例如节点 110)电耦接至周期斜坡信号源。从而,电荷(如果有的话,由存 储器件102容纳)至少部分地确定了节点110和120之间经由晶体 管118的电耦接。图1中还描述了周期斜坡信号S2的示例性的、 非限制性的实例。
电路100包括晶体管122,如图所示,晶体管122是PMOS晶 体管。也可以使用其它合适类型的晶体管122。晶体管122包括配 置为经由节点120连接至周期斜坡信号的控制节点(例如栅极)。 晶体管122被配置为将存储器件104电耦4妄至有才几发光二才及管 (OLED) 124。节点120处的周期斜坡信号至少部分地确定了存储 器件104和OLED 124之间经由晶体管122的电耦接。
电路100还包括晶体管126。如图所示,晶体管126是PMOS 晶体管。也可以使用其它合适类型的晶体管126。晶体管126包括 配置为在节点128处连接至电位源(POTENTIAL")的控制节点(例 ^口冲册才及)。POTENTIAL"可以是》也电4立(ground),或者其它小于 VDD (例如,相对于VDD是负的)的合适电位。晶体管126净皮配 置为将晶体管122电耦接至OLED 124。晶体管126还被配置为在 (基本上)没有电流提供至OLED 124时吸收、或緩冲电路100在 工作周期内的压降。这样,晶体管126用于防止晶体管122在电路 100的某些工作阶段被过电压损坏。下面提供了电路100的工作的 这个方面和其它方面更详尽的细节。电路IOO包4舌如上面所介绍的OLED 124。在本教导的上下文中,OLED 124可以^皮称作是负载, 或总负载的一部分。OLED 124^皮配置为在电路节点130处连4妻至 电压源V-MINUS。
在一个或多个其它实施例中(未示出),晶体管126是不存在 的,并且包含其它装置以保护OLED 124。在一个或多个这种实施 例中,保护装置(未示出)执行了箝位(clamping)功能,从而将 OLED 124上的电压限制到安全水平。箝位装置(未示出)的非限 制性实例包括二极管、二极管连接结构的MOSFET晶体管等等。
图1所示的电^各IO(H皮配置为一个整体,以为OLED124或另 一个合适负载提供可选择性的调整的PWM驱动电流。电路100依 照周期采样信号(例如S1)、可变控制信号和周期斜坡信号以及直 流(DC)电压源VDD、 POTENTIAL-l、 V-MINUS工作。下面表1 包括依据电3各100的一个实施例所选的电压和元件值的示例性的、 非限制性的实例。
表1示例偵—
VDD
2.5伏特
V-控制
0.6-2.0伏特
V-MINUS
-4.0伏特
存卡者(102) 1.0 x 10_15法々立
存储(104) 10.0 x 1(T"法4i
POTENTIAL-1 0. 0伏特(地电势)图2显示了示出电路100所选的功能部分的电路200。为了理 解的清楚性,电路200省略了电路100的元件。电路200主要包括 那些合作以为OLED 124提供脉宽调制驱动电流的元件。电路200 一寻在下文描述电3各100的工作时^皮提及。
示例性^Mt
图3是描述了电路(如电路100 )的示例性操作序列300的流 程图。序列300包括特定的操作步骤和特定的执行顺序。然而,在 不背离本发明的范围的前提下,可以省略某些操作步骤或增加其它
的步骤,和/或也可以实行其它执行顺序。为了理解的清楚性,序列 300描述了不同且分立的事件的重复流禾呈。然而,电子领域的普通 技术人员能够了解,电路IOO以基本连续的方式工作,从一个工作 阶l殳过渡到下一个。
在302处,周期斜坡信号变换到电位VDD。典型地,但不是 必要地,这个变换是/人先前4妄地状态(例如OV)阶i 夭变化。在一 个非限制性的实例中,VDD等于2.5VDC。也可以4吏用其它合适电 平的VDD。斜坡信号在一段时间内保持这个VDD值不变。对于电 3各100来i兌,4艮i殳杀牛i皮信号出现在节点120处,并且在图1、图2 和图4中以V-斜坡来表示。
在304处,周期采样信号使得控制信号被采样并由第一存储器 件保存。在电路100中,采样信号出现在节点114处并使晶体管112 在节点116处的将控制信号电耦接至存储器件102。作为响应,存 储器件102存储(例如,保存)与控制信号的瞬时值对应(或接近 对应)的电荷。在图2的电路200中,这个采样值以V-HOLD来表 示。在306处,第 一晶体管用于使第二存储器件放电至斜坡信号电 位,当前是VDD。在电^各100中,晶体管118#皮V-HOLD偏压, 以将节点120处的V-斜坡电耦接至节点110处的存储器件104。当 前,V-斜坡处于不变值VDD并且存储器件104有效地"放电",从 而使得VDD电位出现在两个板(区域)上。
在308处,斜坡信号开始衰减。在电路100中,节点120处的
V-斜坡开始朝向接地状态电位衰减。斜坡信号的衰减率就是斜坡信 号的转换速率(slew rate)。如图1中由信号S2所描述的,这个衰 减本质上是线性的。然而,也可以使用其它类型的衰减样式(对数等)。
在310处,V-斜坡衰减至一个点,从而根据V-HOLD的值第一 晶体管开始关闭。在电路100中,晶体管118关闭并不再提供节点 120处的V-斜坡和存储器件104之间的适当电耦接。从而,节点120 和存4诸器件104 (例如,节点110) 4皮此有效;也电绝纟彖。在一个非 限制性的实施例中,"关闭"发生在V-斜坡近似等于(V-HOLD + VT1)时,这里VT1是晶体管118的(4册-源)阔电压。
在312处,斜坡信号继续进一步衰减直至第二晶体管开启。这 个第二晶体管用于电耦接负载和第二存储器件,使得电流流经负
载。在电路100中,晶体管122由节点120处的V-斜坡而偏置,以 在存<诸器<牛104和有才几发光二才及管124之间传导电流。并且,用于 保护晶体管122的晶体管126在存々者器件104与OLED 124的电耦 接中起到另一连接(Link)的作用。无论如何,晶体管122现在基 本上起到了源才及跟随器(source follower )的作用,这里通过OLED 124的电;危由以下表达式《合出
Ioled = ( SR ) ( C1()4 )(表达式1 )其中Ioled是流经OLED 124的瞬时电流,单位是安培,SR是 斜坡信号的转换速率,单位是电压/秒,而do4是电容器104的值, 单位是法拉。表达式1是众所周知的关系式的特殊形式i= (C) (dv/dt)。流经OLED 124的电流用于对存储器件104充电,并驱 动节点110处的电势降到V-MINUS值(例如,-4V等等)。
在314处,斜坡信号呈现一段时间的持续4妄地状态。在电路100 中,节点120处的V-斜坡转为地电势并在一段时间内保持稳定。
在316处,第二存储器件的持续充电达到第二晶体管变换成关 闭的点。从而,在上述312处开始的流经负载的电流脉冲结束。晶 体管122变换成关闭,并且流经OLED 124和晶体管126的电流终 止。从而,电路100的一个完整工作周期已发生,且序歹'J300回到 上述的302。
序列300描述了电路100的循环的、正在进行的工作中的单个 工作周期。流经OLED 124的电流脉冲的幅度和最大持续时间基本 上由周期斜坡信号的特征决定,例如峰峰值、频率、波形衰减部分 的转换速率等等。又可以通过采样控制信号在一个范围内调制传递 至OLED 124的电流脉沖的宽度。从而,可以通过周期斜坡信号的 特征,在很大程度上确定电路100的工作范围。然后可以通过单个 变化的控制信号完成那些范围内的脉沖宽度调制。
电路100致力于控制OLED 124的发光度。在一个实施例中, OLED 124可以^皮i人为是独立的器件。然而,在其它实施例中,OLED 124只不过是在电子显示器中限定各自像素的有机发光二极管的大 量阵列中的一个。在这种实施例中,每个OLED #皮各自的电路100 选4奪性地驱动,/人而4吏得图片可以出现在全部显示器上。在一个或 多个适当比例的实施例中,电路100也可以;波应用于控制各种其它负载(例如,电动机、其它类型的发光二极管、白炽灯、声音传感 器等等)。
示范性信号
图4是描述了示例性、非限制性的周期斜坡信号(也就是,V-斜坡)的一个循环的信号时序图400。图4包括与上述序列300的 步骤相对应的标记302及306-316。时序图400 4皮包括,以^更更好 地了解电路100的工作。
图5是描述了在电路100的一部分内流动的电流的信号时序图 500。图500包4舌四条不同的、示例'j"生的工作曲线(或專九迹loci) 502-508,它们分别与来自节点120处的斜;皮信号的电流、流经晶体 管118的电流、通过节点110流向存储器件104的电流相对应。从 而,图表500描述了存储器件104分别的放电曲线。轨迹502-508 中的每条均对应于存储在节点108处的各自的采样控制信号值 (V-HOLD)。因而,在示例性的控制信号范围内,專九迹502对应于 最大的V-HOLD值(例如,2V ),而轨迹508对应于最小的V-HOLD 值(例如,0.6V )。而專九迹504和506对应于各自的中间V-HOLD 值。图5示出了对于各自增大的V-HOLD值,流经晶体管118的总 电荷(也就是,电流的时间积分)减少了。
图6是描述了在电路100另 一部分内流动的电流的信号时序图 600。图600包括四条不同的、示例性的工作曲线602-608,它们分 别对应于来自存储器件104的电流、流经各自晶体管122, 126的 电流、流向OLED 124的电流。因此,图600描述了流经OLED 124 (也就是,负载)的各自电流脉沖(PWM)。在示例性的控制信号 范围内,轨迹602-608中的每条分别对应于各自V-HOLD值。轨迹 602、 604、 606及608对应于各自最大到最小V-HOLD值。图6示 出了对于各自增大的V-HOLD值,流经OLED 124的总电荷增加了 。图7是描述了4艮据电^各100的示例性工作的示例性控制电压-负载电流关系的信号图700。参照电路100,图表700标绘了控制 电压V-HOLD (节点108)与流经OLED 124的平均电流。图700 包括三个示例性性能曲线(或轨迹),分别是702、 704和706。每 条轨迹702-704代表在各自的周期采样频率(例如,在节点114处 的SAMPLE)下的控制电压与平均负载电流关系。乂人而,轨迹702 代表比两条轨迹704和706中的任意一条的采样频率都高的采样频 率。而4九迹706 ^表比其它專九迹702和704中的4壬意一条的采才羊频 率都^f氏的采样频率。
如图7所描述的,采样频率的降《氐导致可以4皮传送至OLED 124 的最大平均电流相应降低。换句话说,采样频率的降低导致了更窄 的可用控制范围,具有更^f氐的最大工作点。从而,如果希望具有相 对更大的最大OLED发光度的全部控制范围,那么必须采用相对更 高的采样频率。在一个非限制性的实施例中,在节点114处的周期 采样信号具有300千赫兹的频率。也可以釆用其它合适的采样频率。
图7还描述了外部性能包络线708(envelope)。由包络线708限 制的区域(包括702-706)代表了电路100的示例性实施例的所有 可能控制电压-负载电流工作点。根据本发明的其它驱动电路可以具 有相应变化的性能包络线。图700还示出了必须采用最小控制电压 以便获得最小导电角(conduction angle )。如图中所描述的,这个 最小控制电压略小于一个电压DC。这个值对应于电i 各100的晶体 管118的阈电压。
考虑到电路100,图700指出平均负载电流可以由以下表达式
近合乂主会出
IOLED (Avg) = ( SR) ( C1()4 ) ( △ T/T ) (表达式2 )其中IoLED"vg)是流经OLED124的平均电流,单位是安培,SR 是V-斜坡(节点102处)的转换速率,单位是伏特/秒,do4是电容 器104的值,单位是法拉,AT是导电时间,T是采样信号(节点 114处)的周期。
结论
尽管以结构要点和/或方法技术的特定语言描述了本发明,应了 解的是,由附加权利要求限定的本发明没有必要受限于上述的特定 特征或技术。而是,这些特定特征和技术是作为执行权利要求的优 选形式而/〉开的。
权利要求
1. 一种电子电路,包括第一电荷存储器件及第二电荷存储器件;第一晶体管,具有连接至所述第一电荷存储器件的控制节点,所述第一晶体管被配置成将斜坡信号源电耦接至所述第二电荷存储器件;以及第二晶体管,具有被配置成连接至所述斜坡信号源的控制节点,所述第二晶体管还被配置成将负载电耦接至所述第二电荷存储器件。
2. 根据权利要求1所述的电子电路,其中,所述负载包括有机发 光二极管(OLED)。
3. 根据权利要求1所述的电子电路,还包括第三晶体管,所述第 三晶体管具有被配置成连接至采样信号源的控制节点,所述第 三晶体管被配置成将控制信号源电耦接至所述第一电荷存储 器件。
4. 根据权利要求1所述的电子电路,还包括第三晶体管,所述第 三晶体管被配置成将所述第二晶体管电耦接至所述负载。
5. 根据权利要求1所述的电子电路,其中,至少一个所述第一电 荷存储器件或所述第二电荷存储器件被限定为各自的金属氧 化物半导体(MOS)器件。
6. 根据权利要求1所述的电子电路,其中,所述电子电路的至少 一部分在65纳米的环境内^皮制造。
7. —种电子驱动器电路,包括第一存储器件,被配置成连接至电压源,所述第一存储器 件还^皮配置成存〗诸对应于控制信号的电荷;第二存储器件,被配置成连接至所述电压源;第 一 晶体管,具有连接至所述第 一存储器件的控制节点, 所述第一晶体管被配置成将所述第二存储器件电耦接至周期 斜坡信号源;以及第二晶体管,具有被配置成连接至所述周期斜坡信号源的 控制节点,所述第二晶体管还被配置成将负载电耦接至所述第 二存储器件。
8. 根据权利要求7所述的电子驱动器电路,还包括第三晶体管,具有被配置成连接至周期釆样信号源的控制 节点,所述第三晶体管还^^皮配置成将所述控制信号源电耦接至 所述第一电荷存储器件;以及第四晶体管,被配置成将所述第二晶体管电耦接至所述负 载,所述第四晶体管还#1配置成当没有电流流向所述负载时吸 收压降。
9. 根据权利要求7所述的电子驱动器电路,其中,所述负载包括 有才几发光二才及管(OLED)。
10. 根据权利要求7所述的电子驱动器电路,其中,至少一个所述 第一存储器件或所述第二存储器件被限定为金属氧化物半导 体(MOS)器件。
11. 4艮据4又利要求7所述的电子驱动器电路,其中,至少一个所述 第一晶体管或所述第二晶体管被限定为金属氧化物半导体场 #丈应晶体管(MOSFET)。
12. 根据权利要求7所述的电子驱动器电路,其中,所述第一晶体 管还被配置成根据所述周期斜坡信号使所述电子驱动器电路 回到重置状态。
13. 根据权利要求7所述的电子驱动器电路,其中,所述电子驱动 器电3各的至少一部分在65纳米的环境内净皮制造。
14. 一种电子电if各,包4舌第一晶体管; 第二晶体管;以及电荷存储器件,其中所述第一晶体管、所述第二晶体管 及所述电荷存储器件共同被配置成根据周期斜坡信号及控制 ^f言号为负载冲是供月永宽调制(PWM)的驱动电流。
15. 根据权利要求14所述的电子电路,其中,所述电荷存储器件 是第 一 电荷存储器件,所述电子电路还包括第三晶体管及第二 电荷存储器件,它们共同被配置成根据周期采样信号采样并保 存所述控制信号。
16. 根据权利要求15所述的电子电路,其中,所述第一晶体管包 括连接至所述第二电荷存储器件的控制节点。
17. 根据权利要求15所述的电子电路,其中,至少一个所述第一 电荷存储器件或所述第二电荷存储器件被限定为金属氧化物 半导体(MOS)器件。
18. 根据权利要求14所述的电子电路,其中,所述负载包括有机 发光二极管(OLED)。
19. 根据权利要求14所述的电子电路,还包括第三晶体管,所述 第三晶体管被配置成将所述第二晶体管电耦接至所述负载,所 述第三晶体管还被配置成当所述负载没有接收所述驱动电流 时呈现出压降。
20. 根据权利要求14所述的电子电路,其中,所述电子电路的至 少一部分在65纳米的环境内^皮制造。
21. —种电子驱动器电^各,包括在共同基板上制成的第 一 电荷存储器件及第二电荷存储 器件;以及在共同基板上制成的第一晶体管、第二晶体管及第三晶 体管,其中所述第 一 晶体管包括连接至所述第 一 电荷存储器件 的控制节点,所述第一晶体管被配置成将周期斜坡信号源 电耦接至所述第二电荷存储器件;所述第二晶体管包括被配置成连接至所述周期斜坡 信号源的控制节点,所述第二晶体管被配置成将负载电耦 接至所述第二电荷存储器件;以及所述第三晶体管包括被配置成连接至周期采样信号 源的控制节点,所述第三晶体管被配置成将控制信号源电 耦接至所述第 一 电荷存储器件。
22. 根据权利要求21所述的电子驱动器电路,其中,所述第一晶 体管、所述第二晶体管及所述第二电荷存储器件共同被配置成根据所述周期斜坡信号及所述控制信号为负载提供脉宽调制(PWM)的马区动电;危。
23. 根据权利要求21所述的电子驱动器电路,其中,所述第三晶 体管及所述第一电荷存储器件共同被配置成根据所述周期采 样信号采样并保存所述控制信号。
24. 根据权利要求21所述的电子驱动器电路,其中,所述负载包 括有机发光二极管(OLED)。
25. —种电子电路,包括第一电路部分,被配置成根据周期采样信号采样并保存 控制信号;以及第二电路部分,被配置成根据周期斜坡信号及所述一皮采 样及被保存的控制信号为负载提供脉宽调制(PWM)的驱动 电流。
全文摘要
本发明涉及有机发光二极管驱动器,对有机发光二极管(OLED)的驱动电流的脉宽调制(PWM)由经历了相应信号控制的电路来执行。
文档编号H05B37/02GK101437341SQ20081017219
公开日2009年5月20日 申请日期2008年11月13日 优先权日2007年11月14日
发明者乔斯·路易斯·塞巴洛 申请人:英飞凌科技股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1