一种goa电路及其驱动方法、液晶显示器的制造方法_2

文档序号:9397847阅读:来源:国知局
本实施方式中GOA单元的数量,而在具体应用中,显示面板中GOA电路的每级GOA单元的gate端(即第N级扫描线G(N))均连接该第一开关电路102和第二开关电路103,用于在显示面板黑屏唤醒时,向gate端依次通入一开启信号以使每个像素的gate端打开。
[0027]参阅图2,在一具体的实施方式中,第一开关电路包括第一薄膜晶体管Tl,其源极连接第N级扫描线G(N),在液晶显示器显示前,第一薄膜晶体管Tl的栅极接入一高电平的第一开启信号Gasl,以使第一薄膜晶体管Tl的源极和漏极导通,并向第N级扫描线G(N)通入高电平信号;第二开关电路包括第二薄膜晶体管T2,其漏极连接第N级扫描线G(N),在向第N级扫描线G(N)通入高电平信号后,向第二薄膜晶体管T2的栅极接入一高电平的第二开启信号Gas2,以使第二薄膜晶体管T2的源极和漏极导通,并向第N级扫描线G(N)通入低电平信号,在该实施方式中,每个像素中的TFT也均为N型。
[0028]可以理解的是,在本实施方式中,第一薄膜晶体管Tl为N型,在All Gate On阶段,当第一开启信号Gasl为高电平时,第一晶体管Tl导通,将其漏极的第一开启信号Gasl传递至源极,进而第N级扫描线G(N)也为高电平,即将该级水平扫描线打开并通入低电平信号。在All Gate On阶段过后,第一开启信号Gasl为低电平,第一晶体管Tl关闭,但第二开启信号Gas2为高电平,第二晶体管T2导通,继而向第N级扫描线G(N)通入低电平信号,该阶段可以称之为复位阶段。
[0029]值得注意的是,在All Gate On阶段和复位阶段,每级GOA单元均执行相同的操作,第一开启信号Gasl和第二开启信号Gas2可以是每级GOA单元共用的。
[0030]在其他实施方式中,若第一晶体管Tl和第二晶体管T2为P型,则第一晶体管Tl和第二晶体管T2为P型的栅极连接的第一开启信号Gasl和第二开启信号Gas2可以互相调换。同理,以下各个实施方式或各个电路中的薄膜晶体管的P型或N型均可以替换,本领域技术人员可以根据本发明的电路得到仅改变薄膜晶体管型号的其他变形电路,以下不再赘述。
[0031]区别于现有技术,本实施方式中在GOA电路的每级GOA单元的第N级扫描线G(N)上增加第一开关电路和第二开关电路,该第一开关电路用于在显示面板显示前,向每级GOA单元的第N级扫描线G(N) —开启信号以使每个像素的TFT打开,并对每个像素通入低电平信号,该第二开关电路用于在第N级扫描线G(N)通入低电平信号后,以清除像素电容中的残留的电荷,进而实现All Gate On功能,有利于防止显示器在黑屏唤醒时漏电的情况,同时提尚电路的稳定性。
[0032]参阅图3,本发明GOA电路第二实施方式的电路结构示意图,第N级扫描驱动电路包括第N级级传电路301、第N级Q点控制电路302、第N级P点控制电路303以及第N级输出电路304。
[0033]第N级级传电路301连接第N级Q点控制电路302,第N级Q点控制电路302通过Q点连接第N级输出电路304,用于在扫描期间上拉Q点的电平,以使第N级输出电路304
输出扫描信号。
[0034]第N级级传电路301连接第N级P点控制电路303,第N级P点控制电路303通过P点连接第N级输出电路304,用于在非扫描期间上拉P点的电平,以使第N级输出电路304输出低电平的信号。
[0035]参阅图4,本发明GOA电路第二实施方式的电路图,在一具体的电路中:
[0036]第N级级传电路301包括第三薄膜晶体管T3、第四薄膜晶体管T4、第五薄膜晶体管T5以及第六薄膜晶体管T6 ;第三薄膜晶体管T3和第四薄膜晶体管T4的栅极接入正向扫描控制信号U2D,用于在正向扫描期间通过第三薄膜晶体管T3接入第N-2级扫描信号G (N-2),并通过第四薄膜晶体管T4接入第N+1级时钟信号CK (N+1);第五薄膜晶体管T5和第六薄膜晶体管T6的栅极接入反向扫描控制信号D2U,用于在反向扫描期间通过第五薄膜晶体管T5接入第N+2级扫描信号G (N+2),并通过第六薄膜晶体管T6接入第N-1级时钟信号 CK(N-1) ο
[0037]第N级Q点302控制电路包括:第七薄膜晶体管T7,其栅极接入第N_2级时钟信号CK(N-2),其漏极在正向扫描期间接入第N-2级扫描信号G(N-2)或在反向扫描期间接入第N+2级扫描信号G (N+2),其源极连接Q点;第八薄膜晶体管T8,其栅极接入第N-2级扫描信号G(N-2),其漏极连接P点,其源极接入一低电平信号;第九薄膜晶体管T9,其栅极连接第八薄膜晶体管T8的漏极,其漏极连接第七薄膜晶体管T7的源极,其源极连接一低电平信号。
[0038]第N级P点控制电路303包括:第十薄膜晶体管T10,其栅极在正向扫描期间接入第N+1级时钟信号CK(N+1)或在反向扫描期间接入第N-2级时钟信号CK(N-1),其漏极接入一高电平信号,其源极连接P点;第^^一薄膜晶体管Tl I,其栅极连接Q点,其漏极连接P点,其源极接入一低电平信号。
[0039]第N级P点控制电路303还可以包括:第十二薄膜晶体管T12,其栅极接入第一开启信号GasI,其漏极连接P点,其源极接入一低电平信号。
[0040]第N级输出电路304包括:第十三薄膜晶体管T13,其栅极连接Q点,其漏极接入第N级时钟信号CK(N),其源极连接第N级扫描线G(N);第十四薄膜晶体管T14,其栅极连接P点,其漏极连接第N级扫描线G (N),其源极连接一低电平信号。
[0041]在图4中,H表不高电平信号,L表不低电平信号。
[0042]具体地,在正向扫描期间,U2D为高电平,D2U为低电平,以使第三薄膜晶体管T3和第四薄膜晶体管T4导通,而第五薄膜晶体管T5和第六薄膜晶体管T6关闭,以向第N级Q点302和第N级P点控制电路303通入第N-2级扫描线G (N-2)和第N+1级时钟信号CK (N+1)。在其他实施方式中,例如反向扫描期间,U2D为低电平,D2U为高电平,以使第三薄膜晶体管T3和第四薄膜晶体管T4关闭,而第五薄膜晶体管T5和第六薄膜晶体管T6导通,以向第N级Q点302和第N级P点控制电路303通入第N+2级扫描线G(N+2)和第N-1级时钟信号CK(N-1) ο
[0043]同时参阅图5,本发明GOA电路第二实施方式的电路时序图,下面以正向扫描为例,对本电路的实施方式进行具体说明:
[0044]在第一作用区间,即all gate on作用期间,在all gate on作用期间的开始阶段,Gasl信号为高电平,导通第一薄膜晶体管Tl,则向第N级扫描线G(N)输入高电平信号,从而使每个像素中的TFT打开,在该阶段中,像素的信号线通入触摸信号,以便随时对显示屏进行黑屏唤醒,唤醒后,向像素的信号线通入低电平(即黑电压),以像素点进行放电,以消除像素点的残留电荷。,具体地,在all gate on作用期间,由于Gasl信号直接通入第N级扫描线G (N),则无论第N级扫描驱动电路如何工作,第N级扫描线G (N)均输出高电平信号。
[0045]在第二作用区间,即复位区间,Gasl信号为低电平,第一薄膜晶体管Tl关闭,Gas2信号为高电平,导通第二薄膜晶体管T2,则向第N级扫描线G(N)输入低电平信号,从而使每个像素中的TFT关闭,实现第N级扫描线G(N)输出信号的复位。具体地,在复位区间,由于低电平信号L直接通入第N级扫描线G (N),则无论第N级扫描驱动电路如何工作,第N级扫描线G(N)均输出低电平信号。
[0046]在第三作用区间,即正常显示区间,Gasl信号和Gas2信号均为低电平,第一薄膜晶体管Tl和第二薄膜晶体管T2均关闭,第N级扫描线G(N)均输出的信号则由第N级级传电路301、第N级Q点控制电路302、第N级P点控制电路303以及第N级输出电路304来决定。
[0047]具体地,当第N-2级时钟信号CK(N_2)为高电平,第N+1级时钟信号CK (N+1)为低电平,G(N-2)为高电平时,第八薄膜晶体管T8导通,P点为低电平,从而使第十四薄膜晶体管T14关闭,而此时第七薄膜晶体管T7导通,Q点为高电平,则第十三薄膜晶
当前第2页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1