电子打版机控制器的制作方法

文档序号:1762190阅读:242来源:国知局
专利名称:电子打版机控制器的制作方法
技术领域
本实用新型涉及一种提花经编织物纹版制作的电子打版机控制器。
目前,我国绝大多数提花经编织物生产厂家使用贾卡纹版的提花经编纺织机械,它是用贾卡纹版通过贾卡装置和某些联结机构来控制花纹编织的。贾卡纹版的制作需要几个不同的工艺过程,首先由美工师构思图案,画出小样或大样草图,其次由工艺师依草图点意匠,再由人工按意匠图逐格逐行将意匠图的图形、色彩及位置送入电子打版机中。电子打版机由二片中央处理器所控制,其主处理器负责信息输入、编译和向从处理器传递数据,从处理器控制机械穿孔头的运动,由于电子打版机都是由人工键入数据,故每次只能打一行孔,效率极低,原因是人工以视觉阅读意匠图的每一个格,然后再靠键盘向电子打版机键入每一个格的信息,这样穿制一个较复杂的贾卡纹版往往需几个月的时间,严重制约了经编提花织物的花色品种的变更和生产的效率。
另一方面随着计算机辅助设计(CAD)的广泛应用,人工绘制意匠图已可以由计算机辅助设计并自动生成数据文件或通过绘图仪绘制出来,因此解决从意匠图到贾卡纹版制作的“瓶颈”现象对提高提花经编织物的生产效率,加快提花经编织物花色品种的更新换代有着重要的意义。
本实用新型的目的在于使用微电脑技术将计算机辅助设计生成的数据文件转换为能被电子打版机所识别的数据和指令,从而可取代电子打版机的主处理器直接向从处理器传递数据并自动控制从处理器完成每行信息的穿孔,直到全部纹版穿孔制作完毕。
本实用新型包括中央处理器CPU,其多位双向数据总线DBUS与存储程序的只读存储器ROM和存储数据的随机存储器RAM的多位数据线相连,其多位地址总线ABUS与译码电路的输入端、ROM和RAM的多位地址线相连,译码电路的输出端分别与ROM、RAM及接口电路的缓冲器、锁存器的控制端相连;接口电路,由模拟开关控制数据信号和控制信号的输入/输出的打版机接口、键盘输入接口、状态显示输出接口、数据文件输入接口所构成;其还包括能提供直流稳压电源的电源电路和能提供高频时钟信号的振荡电路。
本实用新型的打版机接口由多通道二选一电子模拟开关所构成,数据总线DBUS的四根数据线,如D0、D1、D2和D3经过数据锁存器后可分别接电子模拟开关的W0、X0、Y0和Z0输入端,以便将本实用新型CPU的复位RESET0、数据DATA0、数据选通DATACLOCK0和穿孔命令PUNCH0等输出至电子打版机的从处理器;其U0和V0输入端可分别经三态缓冲器接DBUS的两根数据线,如D4和D5,以便接收来自电子打版机从处理器的就绪START和穿孔机忙CARD等信号;其U、V、W1、X1、Y1和Z1输入端为来自电子打版机的输入信号,如电子打版机从处理器的就绪START、穿孔机忙CARD、主处理器的复位RESET1、数据DATA1、数据选通DATACLOCK1和穿孔命令PUNCH1;U1、V1、W、X、Y和Z输出端为向电子打版机输出的信号,如向主处理器输出的就绪START1和穿孔机忙CARD1、向从处理器输出的复位RESET、数据DATA、数据选通DATACLOCK和穿孔命令PUNCH;其转换控制端C与CPU控制的转换信号线相连,以便使电子打版机处于本实用新型的控制或者处于电子打版机主处理器的控制。
本实用新型的转换信号所控制的电子模拟开关的转换控制端C可以是由CPU地址线经译码器选通并经锁存器、或者数据线经锁存器后的一路输出信号线所控制,也可以是由CPU本身的控制信号端所控制,还可以是由单刀双掷开关经消除键抖动的稳态电路后的输出端所控制,当C为高电平时,电子模拟开关选通“1”通道使电子打版机处于自身主处理器的控制,当C为低电平时,通道0选通使电子打版机处于本实用新型的控制;本实用新型的电子模拟开关也可以采用机械式波段开关代替,其转换控制需靠人工手动进行。
本实用新型的数据文件输入接口可以CPU的串行发送端TXD、接收端RXD分别接电平转换器所构成的串行输入接口,如RS-232型串行输入接口,电平转换器可选用1488(发送)和1489(接收)等芯片,也可以是由可编程串行通讯控制器和电平转换器所构成的串行通讯接口,如Z80-SIO或Intel8250,以便与另外的计算机联机使用。
本实用新型的数据文件输入接口还可以是软盘控制器接口,以便与软盘驱动器相连接。
本实用新型的CPU可以是仅具中央处理功能的芯片,如MC6800、Intel8000和Z80系列的CPU芯片,也可以是CPU同RAM或(和)ROM(或EPROM或PROM)集成为一体的单片计算机芯片,如MCS48、51、96系列的单片计算机。
本实用新型的优点在于利用微机技术将人工以视觉阅读意匠图和手工键入其信息变为用微电脑直接转换数据信息并自动控制电子打版机自始至终地完成整个纹版的穿孔工作,从而解决了提花经编织物贾卡纹版制作的“瓶颈”现象,加快了提花经编织物花色品种的更新换代,大大提高了提花经编织物的生产效率。


图1是本实用新型实施例的微机控制电路原理框图,其做为摘要附图。
图2是本实用新型采用单片计算机的电路图。
图3是本实用新型实施例程序流程图。
图4是本实用新型实施例穿孔子程序流程图。
以下结合附图进一步说明由
图1所示的本实用新型由中央处理器CPU、随机存储器RAM、只读存储器ROM、打版机接口、状态显示输出接口、键盘输入接口和数据文件输入接口,以及电源、工作时钟等电路所构成,其数据总线DBUS和地址总线ABUS也可以是分时使用的数据/地址总线。
本实用新型的CPU可以采用MCS51系列的8031型单片计算机,其采用+5V直流电源供电,具有八根双向数据线,图2中的ROM可以是2732,其为4K字节的可擦除只读存储器EPROM,RAM可以是62256,其为32K字节的随机存储器,8031单片计算机的数据总线DBUS与EPROM、RAM的多位数据线相连,同时也与接口电路的锁存器LS273和三态缓冲器LS244的输入端相连接;DBUS在经锁存器LS373后成为分时使用的地址总线ABUS,并与EPROM、RAM的多位地址线、译码器LS138的输入端相连;LS138的输出端分别与RAM、EPROM、接口电路的锁存器LS273和缓冲器LS244控制端相连。
接口电路由打版机接口、键盘输入接口、状态显示输出接口、数据文件输入接口所构成。
其中打版机接口由二片四通道二选一电子模拟开关14551、一片锁存器LS273 和1/2的三态缓冲器LS244所构成,14551A作为二入一出开关使用,其输入端W0、X0、Y0和Z0为本实用新型准备向电子打版机输出的信号,分别由DBUS的D0、D1、D2和D3经过锁存器LS273输出至14551的W0、X0、Y0和Z0,其分别是向电子打版机从处理器输出的复位RESET0、数据DATA0、数据选通DATACLOCK0和穿孔命令PUNCH0,另四位输入端W1、X1、Y1和Z1来自电子打版机主处理器的复位RESET1、数据DATA1、数据选通DATACLOCK1和穿孔命令PUNCH1,W0、W1构成一路开关的二个位,而其输出端为W,其它三路开关亦然。故其输出端W、X、Y和Z分别为复位RESET、数据DATA、数据选通DATACLOCK和穿孔命令PUNCH,并输出至电子打版机的从处理器,以控制电子打版机按数据线DATA串行输送的信息进行穿孔。14551B是作为一入两出开关使用的,其输入端U和V分别是来自电子打版机从处理器的就绪START和穿孔机忙CARD信号,其输出U0和V0经三态缓冲器LS244接DBUS的D4和D5,代表了准备好START0和穿孔有空CARD0的输入信号。输出端U1和V1输出至电子打版机的主处理器,以便保留电子打版机主处理器控制的功能,其代表了就绪START1和穿孔机忙CARD1的信号。电子模拟开关14551的转换控制端C可以是由单片计算机发出的输入/输出端口信号P10接电子模拟开关的转换控制端C。
键盘输入接口由若干按键一端接地,另一端分别接上拉电阻经三态缓冲器LS244后接DBUS所组成,因此当键按下时向LS244输入低电平,键抬起时输入高电平。
状态显示输出接口由LS273输出端接若干发光二极管LED所构成,其分别可指示“电子打版机运行”、“控制器控制状态”、“程序运行”、“停止运行程序”、“数据文件输入”和“打孔机忙”等状态。
数据文件输入接口是将计算机经CAD生成的意匠图数据文件输入至本实用新型内部RAM中的接口,它可以是单片计算机的串行发送端TXD、接收端RXD分别接电平转换器所构成的串行输入接口,如RS-232型串行输入接口,其电平转换器可分别选用1488(发送)和1489(接收)等芯片,也可以是由可编程串行通讯控制器和电平转换器所构成的串行通讯接口,如Z80-SIO或Intel8250。另外,数据文件输入接口还可以是软盘控制器接口,以便于与软盘驱动器相连接。
图3所示的数据信息输入转换程序流程,其在判定是在实用新型控制后进入等待数据输入,当数据从串行接口进入CPU后便被转换成并行数据存入RAM中,数据传送完毕后,调用穿孔子程序。如图4所示,首先设置一条纹版数据计数初值,如1344或896,之后从缓冲区取数据并转换成串行码,当电子打版机准备好后,向打版机的从处理器送出一条纹版的数据,并在打版机准备好后发出PUNCH的穿孔命令,打版机的从处理器控制电磁铁的完成穿制一条纹版的动作,如此反复,直到纹版穿制完毕。
权利要求1.一种提花经编织物纹版制作的电子打版机控制器,其特征在于其包括中央处理器CPU,其多位双向数据总线DBUS与存储程序的只读存储器ROM和存储数据的随机存储器RAM的多位数据线相连,其多位地址总线ABUS与译码电路的输入端、ROM和RAM的多位地址线相连;译码电路的输出端分别与ROM、RAM及接口电路的缓冲器和锁存器的片选端或控制端相连;接口电路,由模拟开关控制数据信号和控制信号的输入/输出的打版机接口、键盘输入接口、状态显示输出接口、数据文件输入接口所构成;其还包括能提供直流稳压电源的电源电路和能提供高频时钟信号的振荡电路。
2.根据权利要求1所述的电子打版机控制器,其特征在于打版机接口由多通道二选一电子模拟开关所构成,数据总线DBUS的四根数据线,如D0、D1、D2和D3,经过数据锁存器后可分别接电子模拟开关的W0、X0、Y0和Z0输入端,其U0和V0输入端可分别经三态缓冲器接DBUS的两根数据线,如D4和D5,其U、V、W1、X1、Y1和Z1输入端为来自电子打版机的输入信号,U1、V1、W、X、Y和Z输出端为向电子打版机输出的信号,其转换控制端C与CPU控制的转换信号线相连。
3.根据权利要求2所述的电子打版机控制器,其特征在于由转换信号线所控制的电子模拟开关的转换控制端C可以是由CPU地址线经译码器选通并经锁存器或数据线经锁存器后的一路输出信号线所控制,也可以是由CPU本身的控制信号端所控制,还可以是由二位自锁开关经逻辑电路后的输出端所控制。
4.根据权利要求1所述的电子打版机控制器,其特征在于其数据文件输入接口可以是CPU的串行发送端TXD、接收端RXD分别接电平转换器所构成的串行输入接口,如RS-232型标准串行输入接口,也可以是由可编程串行通讯控制器和电平转换器所构成的串行通讯接口,如Z80-SIO或Intel8250。
5.根据权利要求1所述的电子打版机控制器,其特征在于其数据文件输入接口还可以是软盘控制器接口,以便与软盘驱动器相连接。
6.根据权利要求1所述的电子打版机控制器,其特征在于CPU可以是仅具中央处理功能的芯片MC6800、Intel8000和Z80系列的CPU芯片,也可以是CPU同RAM或(和)ROM(或EPROM或PROM)集成为一体的单片计算机芯片,如MCS48、51、96系列的单片计算机。
专利摘要本实用新型涉及一种提花经编织物纹版制作的电子打版机控制器,为解决电子打版机的意匠图信息靠人工输入的“瓶颈”现象,本实用新型采用中央处理器、半导体存储器、接口电路等大规格集成电路器件,可直接将意匠图的数据文件进行转换并自动控制电子打版机自始至终地完成整个纹版的穿孔工作,加快了提花经编织物花色品种的更新换代,大大提高了提花经编织物的生产效率,可广泛适用于纺织行业的提花经编织物的生产中。
文档编号D03C17/06GK2103572SQ9122186
公开日1992年5月6日 申请日期1991年10月15日 优先权日1991年10月15日
发明者李昕, 李欣, 许健康 申请人:青岛机绣花边总厂
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1