加法式数字编解码装置的制作方法

文档序号:2402734阅读:258来源:国知局
专利名称:加法式数字编解码装置的制作方法
技术领域
本实用新型涉及一种应用于电子锁或电子密码系统上的数字编码装置,具体的讲,涉及一种三键或多键式的加法式数字编解码装置。
背景技术
现有技术中的数字编码装置一般为十二键式,包括“0”至“9”十个数字键及确认键、取消键两个功能键。这种十二键式键盘应用于电子锁或电子密码系统上时,其结构占用空间大,使得在应用过程中受到空间与结构上的制约;而且由于为静态式输入方式,在使用时容易被偷窥者窃取密码。
另外,现有技术中也有精简按键数量后的编码键盘,这种键盘应用于电子锁或电子密码系统上时,解决了占用空间大的问题。然而,这种键盘产生的密码往往过于简单、或是需要借助屏幕显示来进行操作,在应用过程中存在很大的不便。
实用新型内容本实用新型的目的在于克服现有技术中的不足之处,提供一种加法式数字编解码装置,用于电子锁或电子密码系统的密码编解码输入,可以缩小电子锁的体积与加强密码的安全使用性能。
为实现上述目的,本实用新型提供的加法式数字编解码装置,包括按键单元,信号序列缓冲单元,加法运算单元,密码产生单元及存储单元;
所述按键单元为一个输入装置包括至少四个按键,其与所述信号序列缓冲单元相连接;信号序列缓冲单元提供对按键单元输入信号进行缓冲并排序,避免信号丢失;加法运算单元实现对输入信号的运算,其输入端与信号序列缓冲单元相连接,输出端与密码产生单元相连接;存储单元与密码产生单元相连接,用以保存生成的密码。
进一步的,所述按键单元包括一个第一数字输入键,一个第二数字输入键,一个第三数字输入键和一个功能键,所述每个数字输入键具有一个键值,所述功能键触发由信号序列缓冲单元、加法运算单元和密码产生单元组成的加法器动作。
进一步的,所述加法式数字编解码装置还包括一个键值定义单元,所述键值定义单元与所述按键单元相连,用以将各按键定义为自然数“0”至“9”中的任意一个。
本实用新型的效果在于,输入键少,功能实现简单,无须借助显示器提示,保密系数高;由于采用加法计和并取和的个位值的编解码原理,输入方式非固定化,在一定程度上本实用新型可以实现防偷窥的功能;另外,通过变更输入键的键值,本实用新型还可以实现独特的“变码”功能。


图1为本实用新型的第一种具体实施方式
中加法式数字编解码装置的结构方框图。
图2为本实用新型的第二种具体实施方式
中加法式数字编解码装置的结构方框图。
具体实施方式
参照图1,本实用新型第一种具体实施方式
中的加法式数字编解码装置包括按键单元1,信号序列缓冲单元2,加法运算单元3,密码产生单元4,存储单元5及键值定义单元6;所述按键单元1包括第一数字输入键11,第二数字输入键12,第三数字输入键13和功能键14,其中,第一数字输入键11,第二数字输入键12,第三数字输入键13与信号序列缓冲单元2的输入端21相连接,功能键14与信号序列缓冲单元2、加法运算单元3相连接,加法运算单元3的信号输入端31与信号序列缓冲单元2相连接,控制端与功能键14相连接接收一个触发信号,以触发加法运算单元2将顺序输入的一个数字串相加,并将触发后的结果的个位作为输出,加法运算单元3的输出端32生成的结果被顺序保存在密码产生单元4;当密码产生单元所保存的数据充满后,其会将整体作为一个密码保存至存储单元5中;键值定义单元6与按键单元1相连接,用以将自然数“0”至“9”中的一个赋值于第一数字输入键11,第二数字输入键12,第三数字输入键13。
其中,信号序列缓冲单元2,加法运算单元3,密码产生单元4可由一个传统的加法器实现;举例来讲,当密码产生单元4为六位的寄存器时,第一数字输入键11设置为数字“1”、第二数字输入键12设置为数字“2”、第三数字输入键13设置为数字“5”。
例输入密码串“810825”。
步骤首先顺序输入“1”、“2”、“5”,并用功能键触发;输入“1”,并触发;输入“5”、“5”,并触发;输入“2”、“2”、“2”、“2”,并触发;输入“2”,并触发;输入“1”、“2”、“2”、“5”、“5”,并触发。
即可在存储单元中得到密码串“810825”。
以上输入为得到密码串“810825”的其中一种方式。根据“加法计和”并“取和的个位值”的原理,用户可以采用不同的输入方式实现对同一组密码的输入。
本实用新型第二种具体实施方式
中的,所述按键单元1还包括第四数字键15,所述第四数字键15与信号序列缓冲器2的一个输入端相连接;其中键值定义单元6与按键单元1相连接,可将第一数字输入键11、第二数字输入键12、第三数字输入键13及第四数字输入键15赋值为自然数“0”至“9”中的任意一个;数字输入键11、12、13、14与信号序列缓冲单元2的输入端21相连接,功能键14与信号序列缓冲单元2、加法运算单元3相连接,加法运算单元3的信号输入端31与信号序列缓冲单元2相连接,控制端32与功能键14相连接接收一个触发信号,可以触发加法运算单元3将顺序输入的一个数字串相加,并将触发后的结果的个位作为输出,加法运算单元3的输出端32生成的结果被顺序保存在密码产生单元4;当密码产生单元所保存的数据充满后,其会将整体作为一个密码保存至存储单元5中。
其中,信号序列缓冲单元2,加法运算单元3,密码产生单元4可由一个传统的加法器实现;举例来讲,当密码产生单元4为八位寄存器时,通过键值定义单元6定义第一数字输入键为“1”,第二数字输入键为“2”,第三数字输入键为“4”,第四数字输入键为“5”;例输入密码串“81082579”。
步骤首先输入“4”、“4”并用功能键触发;输入“1”并触发;输入“5”、“5”并触发;输入“1”、“2”、“5”并触发;输入“1”、“1”并触发;输入“1”、“4”并触发;输入“2”、“5”并触发;输入“4”、“5”并触发。
即可在存储单元5中得到密码串“81082579”。
以上输入为得到密码串“81082579”的其中一种方式。根据“加法计和”并“取和的个位值”的原理,用户可以采用不同的输入方式实现对同一组密码的输入。当通过键值定义单元改变键值后,同一组密码串的输入方式即需发生改变。
作为对本实用新型的改进,还可以加入第四、第五或更多的数字输入键,相对应的,采用更多位数的加法器实现“计和”及“取各位”的操作,以实现更好的防偷窥的效果。
权利要求1.一种加法式数字编解码装置,其特征在于包括按键单元,信号序列缓冲单元,加法运算单元,密码产生单元及存储单元;所述按键单元为一个输入装置包括至少四个按键,其与所述信号序列缓冲单元相连接;信号序列缓冲单元提供对按键单元输入信号进行缓冲并排序,避免信号丢失;加法运算单元实现对输入信号的运算,其输入端与信号序列缓冲单元相连接,输出端与密码产生单元相连接;存储单元与密码产生单元相连接,用以保存生成的密码。
2.根据权利要求1中所述的加法式数字编解码装置,其特征在于所述按键单元包括一个第一数字输入键,一个第二数字输入键,一个第三数字输入键和一个功能键,所述每个数字输入键具有一个键值,所述功能键触发加法器动作。
3.根据权利要求2所述的加法式数字编解码装置,其特征在于所述按键单元还包括一个第四数字输入键或更多的数字输入键。
4.根据权利要求2或3所述的加法式数字编解码装置,其特征在于所述键值定义单元与所述按键单元相连,用以将各按键定义为自然数“0”至“9”中的任意一个。
专利摘要本实用新型公开了一种加法式数字编解码装置,包括按键单元,信号序列缓冲单元,加法运算单元,密码产生单元及存储单元;所述按键单元包括第一数字输入键,第二数字输入键,第三数字输入键和功能键,每个数字输入键具有一个键值,功能键触发由信号序列缓冲单元、加法运算单元和密码产生单元组成的加法器动作。在为对本实用新型的改进,还可以包括一个键值定义单元,所述键值定义单元与所述按键单元相连,用以将各按键定义为自然数"0"至"9"中的任意一个。本实用新型的效果在于,输入键少,功能实现简单,无须借助显示器提示,此外,本实用新型可以实现防偷窥的功能;通过变更输入键的键值,本实用新型还可以实现独特的"变码"功能。
文档编号G09C1/00GK2909434SQ20062000797
公开日2007年6月6日 申请日期2006年3月16日 优先权日2006年3月16日
发明者朱赋华 申请人:朱赋华
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1