显示装置的制作方法

文档序号:11289019阅读:200来源:国知局
显示装置的制造方法

本申请要求于2016年3月15日在韩国知识产权局提交的第10-2016-0030903号韩国专利申请的优先权和权益,该申请的全部内容通过引用包含于此。

本公开涉及显示装置。



背景技术:

便携式电子装置(诸如移动电话、导航装置、数码相机、电子书、便携式游戏机或者各种类型的终端)使用液晶显示器(lcd)或有机发光二极管(oled)显示器。在便携式电子装置中使用的显示装置已被开发为具有柔性的形态以改善显示装置的便携性。

柔性显示装置可以通过制造平板类型的显示装置(平板显示装置)然后使之弯曲来实现。在这种情况下,在弯曲平板显示器的同时,基底可能因此而破裂。当在基底上出现小尺寸的裂纹(小尺寸裂纹)时,其可能不会被尽早检测出来,可能不会极大地影响显示装置的操作。小尺寸的裂纹会随着时间的推移而增大,因此潮气会通过发生裂纹的部分渗入显示装置内部。当潮气渗入显示装置内部时,其可靠性会降低从而影响显示装置的操作。

该背景技术部分中公开的以上信息仅用于增强对所描述的技术的背景的理解,因此以上信息可能包含不形成本领域普通技术人员在本国已知的现有技术的信息。



技术实现要素:

所描述的技术致力于提供一种能够感测在显示装置中是否发生了裂纹的显示装置。

示例性实施例提供了一种显示装置,所述显示装置包括:基底,包括显示区域和非显示区域;膜上芯片(cof)封装件,与基底的非显示区域叠置;印刷电路板(pcb),与cof封装件叠置;多个像素,设置在基底的显示区域上;多条数据线,连接到多个像素;第一裂纹感测线,设置在基底的非显示区域上;第二裂纹感测线,在基底的非显示区域上与第一裂纹感测线平行地延伸,并且连接到多条数据线的第一数据线;第一虚设布线,设置在cof封装件上并且与第一裂纹感测线和第二裂纹感测线叠置;第一各向异性导电膜,设置在基底与cof封装件之间;第一测试图案和第二测试图案,设置在pcb上;第三测试图案,设置在cof封装件上并且与第一测试图案和第二测试图案叠置;第二各向异性导电膜,设置在cof封装件与pcb之间。

在平面图中,第一测试图案、第二测试图案和第三测试图案可以设置在cof封装件与pcb的叠置部分的中心处。

第一测试图案和第三测试图案可以被构造为通过第二各向异性导电膜连接,第二测试图案和第三测试图案可以被构造为通过第二各向异性导电膜连接。

第一裂纹感测线和第一虚设布线可以被构造为通过第一各向异性导电膜连接,第二裂纹感测线和第一虚设布线可以被构造为通过第一各向异性导电膜连接。

显示装置还可以包括:第一测试栅极线和第一测试信号线,设置在基底的非显示区域中;第一开关元件,连接到第一测试栅极线、第一测试信号线和多条数据线。

显示装置还可以包括:第二测试栅极线和第二测试信号线,设置在基底的非显示区域中;第二开关元件,连接到第二测试栅极线、第二测试信号线和多条数据线。

第一裂纹感测线的第一端部可以连接到第二测试信号线;第一裂纹感测线的第二端部可以与第一虚设布线叠置。

第二裂纹感测线的第一端部可以通过第二开关元件连接到第一数据线;第二裂纹感测线的第二端部可以与第一虚设布线叠置。

当向第一测试栅极线施加栅极导通电压时,多条数据线可以从第一测试信号线接收第一电压,当向第二测试栅极线施加栅极导通电压时,多条数据线可以从第二测试信号线接收第二电压。

在第一时间期间向第一测试栅极线施加栅极导通电压之后,可以在第二时间期间向第二测试栅极线施加栅极导通电压。

第一电压和第二电压可以是不同的。

第一电压可以是用于显示最高灰阶的电压,第二电压可以是用于显示最低灰阶的电压。

第一裂纹感测线和第二裂纹感测线可以设置在基底的上边缘、左边缘和下边缘处。

显示装置还可以包括:第三裂纹感测线,设置在基底的非显示区域上;第四裂纹感测线,在基底的非显示区域上与第三裂纹感测线平行延伸并且连接到多条数据线的第二数据线;第二虚设布线,设置在cof封装件上并且与第三裂纹感测线和第四裂纹感测线叠置。

第三裂纹感测线和第四裂纹感测线可以设置在基底的上边缘、右边缘和下边缘处。

第三裂纹感测线和第二虚设布线可以被第一各向异性导电膜连接,第四裂纹感测线和第二虚设布线可以被第一各向异性导电膜连接。

显示装置还可以包括:第一测试栅极线和第一测试信号线,设置在基底的非显示区域中;第一开关元件,连接到第一测试栅极线、第一测试信号线和多条数据线。

显示装置还可以包括:第二测试栅极线和第二测试信号线,设置在基底的非显示区域中;第二开关元件,连接到第二测试栅极线、第二测试信号线和多条数据线。

第三裂纹感测线的第一端部可以连接到第二测试信号线;第三裂纹感测线的第二端部可以与第二虚设布线叠置,

第四裂纹感测线的第一端部可以通过第二开关元件连接到第二数据线;第四裂纹感测线的第二端部可以与第二虚设布线叠置。

根据实施例,通过感测在显示装置中是否发生裂纹,能够防止显示装置因为裂纹而产生的缺陷。

附图说明

图1示出根据示例性实施例的显示装置的俯视图。

图2示出根据示例性实施例的显示装置的基底和膜上芯片(cof)封装件的俯视图。

图3示出图2的部分p1的放大俯视图。

图4示出沿图3的线iv-iv截取的剖视图。

图5示出施加到根据示例性实施例的显示装置的信号的波形图。

图6示出根据示例性实施例的显示装置的cof封装件和印刷电路板(pcb)的俯视图。

图7示出图6的部分p2的放大俯视图。

图8示出沿图7的线viii-viii截取的剖视图。

图9示出根据参考示例的显示装置的俯视图。

具体实施方式

在下文中,将参照附图更详细地描述示例实施例。然而,本公开可以以各种不同的形式实施,并且不应该被解释为仅限于在此示出的实施例。相反地,提供这些实施例作为示例,使得本公开将是彻底的和完整的,并将向本领域技术人员充分地传达本公开的方面和特征。因此,可以不描述对于本领域普通技术人员完全理解本公开的方面和特征不必要的工艺、元件和技术。除非另外指出,否则同样的附图标记在附图和书面描述中始终表示同样的元件,因此,可以不重复对其的描述。

此外,在附图中,为了便于描述,每个元件的尺寸和厚度是任意示出的,本公开不必受限于在附图中示出的元件的尺寸和厚度。在附图中,为清晰起见,夸大了层、膜、面板、区域等的厚度。在附图中,为了便与描述,夸大了一些层或区域的厚度。

将理解的是,当诸如层、膜、区域或基板的元件被称为“在”另一元件“上”时,该元件可以直接在另一元件之上或者也可存在中间元件。相比之下,当元件被称作“直接在”另一元件“上”时,不存在中间元件。此外,在说明书中,词语“在……上”或“在……上面”指放置在物体部分上或在物体部分下,但不必指基于重力方向放置在物体部分的上侧上。

此外,除非明确地相反地描述,否则词语“包括”及其变型形式将被理解为意味着包含所述元件,但不排除任何其它元件。

另外,在整个说明书中,短语“在平面上”指从顶部观察目标部分,短语“在横截面上”指从侧面观察通过竖直切割目标部分而形成的横截面。

现将参照图1描述根据示例性实施例的显示装置。

图1示出根据示例性实施例的显示装置的俯视图。

如图1所示,根据示例性实施例的显示装置包括基底110。

基底110可以由诸如玻璃、聚合物的绝缘材料和/或不锈钢制成。基底110可以是柔性的、可伸缩、可折叠、可弯曲和/或可卷曲的。由于基底110是柔性的、可伸缩、可折叠、可弯曲和/或可卷曲的,所以整个显示装置可以是柔性的、可伸缩、可折叠、可弯曲和/或可卷曲的。例如,基底110可以包括由诸如聚酰亚胺等树脂制成的柔性膜。

基底110包括显示区域(da)和非显示区域(nda),所述显示区域(da)用于显示图像,在所述非显示区域(nda)中设置(布置)用于传输驱动显示区域(da)的信号的驱动器。非显示区域(nda)设置在显示区域(da)的边缘处。在图1中,示出了非显示区域(nda)围绕显示区域(da),但本公开不限于此。非显示区域(nda)可以分别设置在显示区域(da)的相对边缘处,非显示区域(nda)可以分别设置在显示区域(da)的左边缘和下边缘处。

多个像素设置(布置)在基底110的显示区域(da)上。一个像素是用于显示图像的最小单元。

膜上芯片(“cof”)封装件400附着到基底110的一个边缘。在图1中,示出了cof封装件400附着到基底110的下边缘,但是本公开不限于此,cof封装件400可以附着到基底110的另一边缘。cof封装件400与基底110的非显示区域(nda)叠置。

数据驱动器(dd)设置在cof封装件400中。数据驱动器(dd)可以将数据信号发送到基底110的显示区域(da)以驱动多个像素。

cof封装件400的一个边缘附着到基底110,其另一边缘附着到pcb500。在图1中,示出了cof封装件400附着到pcb500的上边缘,但是本公开不限于此,cof封装件400可以附着到pcb500的另一边缘。cof封装件400与pcb500叠置。

pcb500生成用于驱动多个像素的各种信号以将它们发送到基底110的显示区域(da)。例如,时序控制器可以设置在pcb500上,时序控制器生成用于驱动多个像素的驱动信号。

在下文中,将参照图2至图5描述根据示例性实施例的显示装置的基底和cof封装件以及它们之间的连接关系。

图2示出根据示例性实施例的显示装置的基底和cof封装件的俯视图,图3示出图2的部分p1的放大俯视图。图4示出沿图3的线iv-iv截取的剖视图,图5示出施加到根据示例性实施例的显示装置的信号的波形图。

根据示例性实施例的显示装置包括设置在基底110上的多个像素(r、g和b)以及连接到多个像素(r、g和b)的栅极线(g1、g2、……、gn-1和gn)和数据线(d1、d2、d3、d4、d5、d6、……、dm-5、dm-4、dm-3、dm-2、dm-1和dm)。

多个像素(r、g和b)设置在基底110的显示区域(da)中,并且设置为具有沿行方向和列方向的矩阵形式。

栅极线(g1、g2、……、gn-1和gn)沿行方向延伸,同时彼此分隔开设定或预定距离。在行方向上彼此邻近的多个像素(r、g和b)连接到同一条栅极线(g1、g2、……、gn-1和gn)。

连接到栅极线(g1、g2、……、gn-1和gn)的栅极驱动器(gd)设置在基底110的非显示区域(nda)上。栅极驱动器(gd)将包括栅极导通电压和栅极截止电压的栅极信号发送到对应的栅极线(g1、g2、……、gn-1和gn)。

数据线(d1、d2、d3、d4、d5、d6、……、dm-5、dm-4、dm-3、dm-2、dm-1和dm)沿列方向延伸,同时彼此分隔开设定或预定距离。在一个实施例中,数据线(d1、d2、d3、d4、d5、d6、……、dm-5、dm-4、dm-3、dm-2、dm-1和dm)连接到数据驱动器(dd)。数据驱动器(dd)将数据信号发送到对应的数据线(d1、d2、d3、d4、d5、d6、……、dm-5、dm-4、dm-3、dm-2、dm-1和dm)。在列方向上彼此邻近的多个像素(r、g和b)连接到同一条数据线(d1、d2、d3、d4、d5、d6、……、dm-5、dm-4、dm-3、dm-2、dm-1和dm)。数据线(d1、d2、d3、d4、d5、d6、……、dm-5、dm-4、dm-3、dm-2、dm-1和dm)可以将数据信号发送到对应的像素以显示设定或预定的亮度。

在一个实施例中,像素(r、g和b)中的每个通过薄膜晶体管连接到对应的栅极线(g1、g2、……、gn-1和gn)和对应的数据线(d1、d2、d3、d4、d5、d6、……、dm-5、dm-4、dm-3、dm-2、dm-1和dm)。当将栅极导通电压施加到栅极线(g1、g2、……、gn-1和gn)时,薄膜晶体管被导通,因此数据信号通过数据线(d1、d2、d3、d4、d5、d6、……、dm-5、dm-4、dm-3、dm-2、dm-1和dm)被施加到每个像素。

第一测试栅极线tg1、第二测试栅极线tg2、第一测试信号线td1、多条第二测试信号线(td2a、td2b和td2c)设置(布置)在基底110的非显示区域(nda)中。

第一测试栅极线tg1和第一测试信号线td1可以设置为沿行方向彼此平行。在图2中,示出了第一测试栅极线tg1和第一测试信号线td1设置在基底110的下边缘处,但是本公开不限于此,第一测试栅极线tg1和第一测试信号线td1可以设置在各种合适的位置处。

第二测试栅极线tg2和第二测试信号线(td2a、td2b和td2c)可以设置为沿行方向彼此平行。在图2中,示出了第二测试栅极线tg2和第二测试信号线(td2a、td2b和td2c)设置在基底110的上边缘处,但是本公开不限于此,第二测试栅极线tg2和第二测试信号线(td2a、td2b和td2c)可以设置在各种合适的位置处。

此外,连接到第一测试栅极线tg1、第一测试信号线td1和数据线(d1、d2、d3、d4、d5、d6、……、dm-5、dm-4、dm-3、dm-2、dm-1和dm)的第一开关元件q1设置在基底110的非显示区域(nda)中。第一开关元件q1可以包括多个开关元件。第一开关元件q1中的每个开关元件可以连接到多条数据线(d1、d2、d3、d4、d5、d6、……、dm-5、dm-4、dm-3、dm-2、dm-1和dm)中的六条。

连接到第二测试栅极线tg2、第二测试信号线(td2a、td2b和td2c)和数据线(d1、d2、d3、d4、d5、d6、……、dm-5、dm-4、dm-3、dm-2、dm-1和dm)的第二开关元件q2设置在基底110的非显示区域(nda)中。三条第二测试信号线(td2a、td2b和td2c)和第二开关元件q2可以设置在基底110上。第二开关元件q2可以包括多个开关元件。第二开关元件q2中的开关元件的数量可以与数据线(d1、d2、d3、d4、d5、d6、……、dm-5、dm-4、dm-3、dm-2、dm-1和dm)的数量对应。第二开关元件q2中的每个开关元件连接到多条数据线(d1、d2、d3、d4、d5、d6、……、dm-5、dm-4、dm-3、dm-2、dm-1和dm)中的一条。第二开关元件q2中的邻近的开关元件可以连接到不同的第二测试信号线(td2a、td2b和td2c)。

第一裂纹感测线cd1、第二裂纹感测线cd2、第三裂纹感测线cd3和第四裂纹感测线cd4设置(布置)在基底110的非显示区域(nda)中。第一裂纹感测线cd1、第二裂纹感测线cd2、第三裂纹感测线cd3和第四裂纹感测线cd4可以与在基底110的显示区域(da)上设置的金属层设置在同一层上。例如,第一裂纹感测线cd1、第二裂纹感测线cd2、第三裂纹感测线cd3和第四裂纹感测线cd4可以与栅极线(g1、g2、……、gn-1和gn)或数据线(d1、d2、d3、d4、d5、d6、……、dm-5、dm-4、dm-3、dm-2、dm-1和dm)设置在同一层上。

第一裂纹感测线cd1和第二裂纹感测线cd2可以设置为部分地围绕多个像素(r、g和b)的上侧和下侧以及完全地围绕多个像素(r、g和b)的左侧。即,第一裂纹感测线cd1和第二裂纹感测线cd2可以设置在基底110的上边缘、左边缘和下边缘处。第一裂纹感测线cd1和第二裂纹感测线cd2可以彼此平行地延伸。

第一裂纹感测线cd1的第一端部可以连接到第二测试信号线(td2a、td2b和td2c)中的一条。第一裂纹感测线cd1的第二端部与cof封装件400叠置。第二裂纹感测线cd2的第一端部通过第二开关元件q2连接到数据线(d1、d2、d3、d4、d5、d6、……、dm-5、dm-4、dm-3、dm-2、dm-1和dm)中的一条。例如,第二裂纹感测线cd2的第一端部可以连接到设置在基底110的左边缘的第二列处的数据线d2(在下文中,称为‘第一数据线’)。第二裂纹感测线cd2的第二端部与cof封装件400叠置。

第三裂纹感测线cd3和第四裂纹感测线cd4可以设置为部分地围绕多个像素(r、g和b)的上侧和下侧以及完全地围绕多个像素(r、g和b)的右侧。即,第三裂纹感测线cd3和第四裂纹感测线cd4可以设置在基底110的上边缘、右边缘和下边缘处。第三裂纹感测线cd3和第四裂纹感测线cd4可以彼此平行地延伸。

第三裂纹感测线cd3的第一端部可以连接到第二测试信号线(td2a、td2b和td2c)中的一条。第三裂纹感测线cd3的第二端部与cof封装件400叠置。第四裂纹感测线cd4的第一端部通过第二开关元件q2连接到数据线(d1、d2、d3、d4、d5、d6、……、dm-5、dm-4、dm-3、dm-2、dm-1和dm)中的一条。例如,第四裂纹感测线cd4的第一端部可以连接到在基底110的右边缘的第二列处设置的数据线dm-1(在下文中,称为‘第二数据线’)。第四裂纹感测线cd4的第二端部与cof封装件400叠置。

第一虚设布线410和第二虚设布线420设置在cof封装件400上。第一虚设布线410和第二虚设布线420设置在cof封装件400面对基底110的表面上。

第一虚设布线410与第一裂纹感测线cd1和第二裂纹感测线cd2叠置,第一虚设布线410面对第一裂纹感测线cd1和第二裂纹感测线cd2。

第二虚设布线420与第三裂纹感测线cd3和第四裂纹感测线cd4叠置,第二虚设布线420面对第三裂纹感测线cd3和第四裂纹感测线cd4。

第一各向异性导电膜600在基底110与cof封装件400彼此叠置的部分处设置在基底110与cof封装件400之间。第一各向异性导电膜600可以使基底110和cof封装件400电学地且物理地连接。各向异性导电膜(acf)是用于结合电路的粘附膜,其仅允许电力沿一个方向通过并在其它方向上起到绝缘体的作用。即,各向异性导电膜在厚度方向上导电但在宽度方向上不导电。第一各向异性导电膜600包括热固性粘合剂和布置在其中的多个第一导电颗粒610。当在高温状态下向第一各向异性导电膜600施加压力时,第一导电颗粒610与基底110和cof封装件400接触从而基底110和cof封装件400可被电连接。此外,当粘合剂固化时,基底110和cof封装件400被物理连接。

如上所述,设置在基底110上的第一裂纹感测线cd1的第二端部和第二裂纹感测线cd2的第二端部与cof封装件400叠置。具体地,第一裂纹感测线cd1的第二端部和第二裂纹感测线cd2的第二端部与设置在cof封装件400上的第一虚设布线410叠置。因此,第一裂纹感测线cd1和第一虚设布线410通过第一各向异性导电膜600连接,第二裂纹感测线cd2与第一虚设布线410通过第一各向异性导电膜600连接。因此,第一裂纹感测线cd1和第二裂纹感测线cd2通过第一虚设布线410彼此连接。

在基底110上设置的第三裂纹感测线cd3的第二端部和第四裂纹感测线cd4的第二端部与cof封装件400叠置。具体地,第三裂纹感测线cd3的第二端部和第四裂纹感测线cd4的第二端部与设置在cof封装件400上的第二虚设布线420叠置。因此,第三裂纹感测线cd3和第二虚设布线420通过第一各向异性导电膜600连接,第四裂纹感测线cd4与第二虚设布线420通过第一各向异性导电膜600连接。因此,第三裂纹感测线cd3和第四裂纹感测线cd4通过第二虚设布线420彼此连接。

接下来,将描述当将图5的信号施加到根据示例性实施例的显示装置时所述显示装置的操作。

参照图5,当在第一时间h1期间,向第一测试栅极线tg1施加栅极导通信号时,第一开关元件q1被导通。通过第一开关元件q1向与第一开关元件q1连接的多条数据线(d1、d2、d3、d4、d5、d6、……、dm-5、dm-4、dm-3、dm-2、dm-1和dm)传输被施加到第一测试信号线td1的第一电压v1。第一电压v1可以是允许多个像素(r、g和b)显示最高灰阶的电压。当向多条数据线(d1、d2、d3、d4、d5、d6、……、dm-5、dm-4、dm-3、dm-2、dm-1和dm)施加第一电压v1时,多个像素(r、g和b)的电压vp1可以变成第一电压v1以显示白色。

在向第一测试栅极线tg1施加栅极截止信号之后,当在第二时间h2期间向第二测试栅极线tg2施加栅极导通信号时,第二开关元件q2被导通。向多条数据线(d1、d2、d3、d4、d5、d6、……、dm-5、dm-4、dm-3、dm-2、dm-1和dm)传输被施加到第二测试信号线(td2a、td2b和td2c)的第二电压v2。第二电压v2可以是允许多个像素(r、g和b)显示最低灰阶的电压。当向多条数据线(d1、d2、d3、d4、d5、d6、……、dm-5、dm-4、dm-3、dm-2、dm-1和dm)施加第二电压v2时,多个像素(r、g和b)的电压vp1可以变成第二电压v2以显示黑色。

当裂纹已经在基底110的非显示区域(nda)中产生时,第一裂纹感测线cd1、第二裂纹感测线cd2、第三裂纹感测线cd3和第四裂纹感测线cd4中的至少一条会被损坏。

第一裂纹感测线cd1通过第一虚设布线410和第二裂纹感测线cd2连接到第一数据线d2。第二裂纹感测线cd2连接到第一数据线d2。如果裂纹在基底110的非显示区域(nda)中发生,那么第一裂纹感测线cd1或者第二裂纹感测线cd2会被损坏,第一数据线d2的电阻会增加。如果基底110和cof封装件400被不适当压缩,那么第一裂纹感测线cd1与第一虚设布线410之间的连接状态或者第二裂纹感测线cd2与第一虚设布线410之间的连接状态会被损坏,第一数据线d2的电阻会增加。因此,连接到第一数据线d2的像素(g)的电压vp2达不到第二电压v2,像素(g)的电压vp2和第二电压v2之间存在电压差(δv)。因为电压差(δv),所以连接到第一数据线d2的像素(g)不显示最低灰阶,而显示比最低灰阶高的灰阶。因此,当裂纹在基底110的非显示区域(nda)中发生或者基底110和cof封装件400被不适当压缩时,沿第一数据线d2会看到亮线。即,通过确定是否沿第一数据线d2看到亮线,可以感测裂纹在基底110的非显示区域(nda)中发生或者基底110和cof封装件400被不适当压缩。

第三裂纹感测线cd3通过第二虚设布线420和第四裂纹感测线cd4连接到第二数据线dm-1。第四裂纹感测线cd4连接到第二数据线dm-1。当裂纹在基底110的非显示区域(nda)中发生时,第三裂纹感测线cd3或者第四裂纹感测线cd4会被损坏,第二数据线dm-1的电阻会增加。当基底110和cof封装件400被不适当压缩时,第三裂纹感测线cd3与第二虚设布线420之间的连接状态或者第四裂纹感测线cd4与第二虚设布线420之间的连接状态会被损坏,第二数据线dm-1的电阻会增加。因此,连接到第二数据线dm-1的像素(g)的电压vp2达不到第二电压v2,像素(g)的电压vp2和第二电压v2之间存在电压差(δv)。因为电压差(δv),所以连接到第二数据线dm-1的像素(g)不显示最低灰阶,而显示比最低灰阶高的灰阶。因此,当裂纹在基底110的非显示区域(nda)中发生或者基底110和cof封装件400被不适当压缩时,沿第二数据线dm-1会看到亮线。即,通过确定是否沿第二数据线dm-1看到亮线,可以感测裂纹在基底110的非显示区域(nda)中发生或者基底110和cof封装件400被不适当压缩。

在下文中,将参照图6至图8描述根据示例性实施例的显示装置的cof封装件和pcb以及它们之间的连接部分。

图6示出根据示例性实施例的显示装置的cof封装件和印刷电路板(pcb)的俯视图,图7示出图6的部分p2的放大俯视图,图8示出沿图7的线viii-viii截取的剖视图。

第一测试图案510和第二测试图案520设置在pcb500上。第一测试图案510和第二测试图案520设置在pcb500的面对cof封装件400的表面上。

第一测试图案510和第二测试图案520可以延伸为彼此平行。第一测试图案510中的至少一部分和第二测试图案520中的至少一部分与cof封装件400叠置。

第三测试图案530设置在cof封装件400上。第三测试图案530设置在cof封装件400的面对pcb500的表面上。

第三测试图案530与第一测试图案510和第二测试图案520叠置。第三测试图案530面对第一测试图案510和第二测试图案520。

在平面图中,第一测试图案510、第二测试图案520和第三测试图案530基本上设置在cof封装件400与pcb500的叠置部分的中心处。

第二各向异性导电膜650在cof封装件400与pcb500叠置的部分处设置在cof封装件400与pcb500之间。第二各向异性导电膜650可以使cof封装件400和pcb500电学地且物理地连接。第二各向异性导电膜650包括热固性粘合剂和布置在其中的多个第二导电颗粒660。

如上所述,设置在pcb500上的第一测试图案510和第二测试图案520与设置在cof封装件400上的第三测试图案530叠置。因此,第一测试图案510和第三测试图案530通过第二各向异性导电膜650连接,第二测试图案520和第三测试图案530通过第二各向异性导电膜650连接。因此,第一测试图案510和第二测试图案520可以通过第三测试图案530彼此连接。

第一测试图案510的第一端部和第二测试图案520的第一端部可以与第三测试图案530叠置。第一测试图案510的第二端部和第二测试图案520的第二端部不与cof封装件400叠置,且它们暴露于外部。因此,第一测试图案510的第二端部和第二测试图案520的第二端部可以接触万用表,通过万用表可以测量第一测试图案510、第二测试图案520和第三测试图案530的电阻。

当cof封装件400和pcb500被不适当压缩时,第一测试图案510与第三测试图案530之间的连接状态或者第二测试图案520与第三测试图案530之间的连接状态会被损坏,第一测试图案510、第二测试图案520和第三测试图案530的电阻会增加。因此,通过测量第一测试图案510、第二测试图案520和第三测试图案530的电阻并且将测得的电阻与参考电阻进行比较,可以感测cof封装件400和pcb500的压缩缺陷。

在下文中,将参照图9比较和描述根据参考示例的显示装置和根据示例性实施例的显示装置。

图9示出根据参考示例的显示装置的俯视图。

在根据参考示例的显示装置中,第一裂纹感测线cd1'、第二裂纹感测线cd2'、第三裂纹感测线cd3'和第四裂纹感测线cd4'不与cof封装件400'叠置。第一裂纹感测线cd1'和第二裂纹感测线cd2'直接连接,第三裂纹感测线cd3'和第四裂纹感测线cd4'直接连接。

在平面图中,第一测试图案510'、第二测试图案520'和第三测试图案530'设置在cof封装件400'与pcb500'的叠置部分的相对边缘处。即,分别设置两个第一测试图案510'、两个第二测试图案520'和两个第三测试图案530'。第一测试图案510'、第二测试图案520'和第三测试图案530'形成为延伸到基底110'与cof封装件400'的叠置部分。

在图9的参考示例中,通过利用第一裂纹感测线cd1'、第二裂纹感测线cd2'、第三裂纹感测线cd3'和第四裂纹感测线cd4',可以感测到基底110'的裂纹,但是不会感测到基底110'与cof封装件400'的压缩缺陷。可以通过利用第一测试图案510'、第二测试图案520'和第三测试图案530'来感测基底110'和cof封装件400'的压缩缺陷。为了感测压缩缺陷,使万用表接触第一测试图案510'和第二测试图案520'以测量其电阻。因此,在装配了用于保护显示装置的框架之后,会无法识别压缩缺陷。

在根据示例性实施例的显示装置中,通过利用第一裂纹感测线cd1、第二裂纹感测线cd2、第三裂纹感测线cd3和第四裂纹感测线cd4,除了可以感测到基底110的裂纹之外还可以感测到基底110和cof封装件400的压缩缺陷。在装配了框架之后,通过向每条信号线施加设定或预定的信号,仍可以感测基底110的裂纹以及基底110和cof封装件400的压缩缺陷。

在图9的参考示例中,因为第一测试图案510'、第二测试图案520'和第三测试图案530'被设置在cof封装件400'与pcb500'的叠置部分的相对的边缘处,所以当压缩缺陷发生在cof封装件400'与pcb500'的叠置部分的中心处时,压缩缺陷不会被感测到。在现实中,压缩缺陷经常发生在cof封装件400'和pcb500'的叠置部分的中心处。

在示例性实施例中,通过在cof封装件400和pcb500的叠置部分的中心处设置第一测试图案510、第二测试图案520和第三测试图案530,可以清楚地感测到发生在cof封装件400和pcb500的叠置部分的中心处的压缩缺陷。此外,通过减少第一测试图案510、第二测试图案520和第三测试图案530的数量能够减少成本。

这里描述的根据本发明的实施例的电子或电气装置和/或任何其它相关的装置或组件可以利用任何合适的硬件、固件(例如,专用集成电路)、软件或者软件、固件和硬件的组合来实施。例如,这些装置的各种组件可以形成在一个集成电路(ic)芯片上或者形成在单独的ic芯片上。此外,这些装置的各种组件可以在柔性印刷电路膜、带载封装件(tcp)、印刷电路板(pcb)上实施,或形成在一个基板上。此外,这些装置的各种组件可以是在一个或更多个计算装置中在一个或更多个处理器上运行的执行计算机程序指令并且与其它系统组件交互的用于执行在此描述的各种功能的进程或线程。计算机程序指令被存储在存储器中,所述存储器可以在使用标准存储器装置(诸如以随机存取存储器(ram)为例)的计算装置中实施。计算机程序指令也可以被存储在诸如以cd-rom或闪存驱动器等为例的其它非暂时计算机可读介质中。另外,本领域技术人员应该意识到的是,在不脱离本发明的示例性实施例的精神和范围的情况下,各种计算装置的功能可以被组合或集成到单个计算装置中,或者特定的计算装置的功能可以分布在一个或更多个其它计算装置中。

将理解的是,当元件或层被称为“在”另一元件或层“上”、“连接到”、“结合到”或者“邻近于”另一元件或层时,该元件或层可能直接在所述另一元件或层上、直接连接到、结合到或者邻近于另一元件或层,或者可能存在一个或更多个中间元件或层。相反,当元件或层被称作“直接在”另一元件或层“上”、“直接连接到”、“直接结合到”或“紧邻于”另一元件或层时,不存在中间元件或中间层。

虽然已经结合当前被认为是实践性的示例性实施例描述了本公开,但是应当理解,本公开不限制于公开的实施例,而是相反,本发明意图覆盖包括在所附权利要求的精神和范围内的各种修改和等同布置。

附图标记的说明

110:基底;400:cof封装件

410:第一虚设布线420:第二虚设布线

500:印刷电路板(pcb)510:第一测试图案

520:第二测试图案530:第三测试图案

600:第一各向异性导电膜650:第二各向异性导电膜

cd1:第一裂纹感测线cd2:第二裂纹感测线

cd3:第三裂纹感测线cd4:第四裂纹感测线

td1:第一测试信号线td2a、td2b和td2c:第二测试信号线

tg1:第一测试栅极线tg2:第二测试栅极线

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1