GOA电路的驱动方法与流程

文档序号:11232640阅读:2400来源:国知局
GOA电路的驱动方法与流程

本发明涉及液晶显示技术领域,尤其涉及一种用于液晶显示的goa电路的驱动方法。



背景技术:

goa(阵列基板行扫描驱动)电路是用于为液晶显示屏产生驱动扫描线的栅极脉冲的电路。随着平板显示技术的发展,高分辨率、高对比度、高刷新速率、窄边框、薄型化成为了平板显示领域的发展趋势。而goa技术可以减少液晶显示面板外接ic的绑定(bonding)工序,使液晶显示面板更适合制作窄边框或无边框的显示产品。随着液晶面板的窄边框、薄型化和低成本的发展,goa的开发与应用已相对成熟。

然而,现有的液晶显示装置在关机瞬间,液晶显示面板上会出现“残影”。具体地,在液晶显示装置关机瞬间,由于像素开关薄膜晶体管(tft)的栅极处于低电位,像素开关处于关闭状态,因此储存在像素电容内的电荷在液晶显示装置关机后就会慢慢释放。在这段时间内,面板上就会出现残留的画面,即形成所谓的“残影”。

因此,亟需一种能够消除液晶显示装置关机瞬间产生的“残影”的方法。



技术实现要素:

本发明所要解决的技术问题是现有的液晶显示装置在关机瞬间,液晶显示面板上会出现“残影”,不利于用户的使用体验,从而降低客户的产品满意度。

为了解决上述技术问题,本发明提供了一种goa电路的驱动方法,包括在液晶显示装置关机后的预设时间内,控制goa电路的每个goa单元的信号输出端都输出高电位,以使所述液晶显示装置内所有像素开关都导通。

优选的,所述goa单元包括结构相同的第一下拉维持模块和第二下拉维持模块,所述第一下拉维持模块和所述第二下拉维持模块均包括用于分别连接第二输入直流低电压和所述信号输出端的第一控制开关;

在液晶显示装置关机后的预设时间内,控制goa电路的每个goa单元的信号输出端都输出高电位,以使所述液晶显示装置内所有像素开关都导通,包括:

在液晶显示装置关机后的预设时间内,控制所述第二输入直流低电压升为高电位,并控制所述第一下拉维持模块的第一控制开关和/或所述第二下拉维持模块的第一控制开关导通,以使所述goa电路的每个goa单元的信号输出端都输出高电位,从而使所述液晶显示装置内所有像素开关都导通。

优选的,所述goa单元还包括上拉模块,所述第一下拉维持模块和所述第二下拉维持模块还包括用于分别连接所述第一输入直流低电压和所述上拉模块的控制端的第二控制开关;

所述方法还包括:

在液晶显示装置关机时,控制所述第一输入直流低电压降为基准电位,并通过控制所述第一下拉维持模块的第二控制开关和/或所述第二下拉维持模块的第二控制开关导通,来使所述上拉模块的控制端降为所述基准电位。

优选的,所述第一控制开关和所述第二控制开关同步导通。

优选的,还包括:

在向所述第一下拉维持模块的输入端输入高电位时,控制所述第一下拉维持模块的第一控制开关和第二控制开关导通;

在向所述第二下拉维持模块的输入端输入高电位时,控制所述第二下拉维持模块的第一控制开关和第二控制开关导通。

优选的,所述第一输入直流低电压低于所述第二输入直流低电压。

优选的,所述第一控制开关和所述第二控制开关均为薄膜晶体管。

优选的,所述预设时间为100-1000μm。

优选的,在液晶显示装置关机时,控制所述goa单元的时钟信号和开启信号均降为基准电位。

与现有技术相比,上述方案中的一个或多个实施例可以具有如下优点或有益效果:

本发明实施例提供的goa电路的驱动方法,在液晶显示装置关机后的一定时间内,通过控制goa电路的每个goa单元的信号输出端均输出高电位,以使液晶显示装置内的所有像素开关都导通,从而使存储在像素电极上的电荷通过像素开关进行释放中和,来实现消“残影”的功能。可见,本发明实施例能够提高用户的使用体验和客户对产品的满意度。

本发明的其它特征和优点将在随后的说明书中阐述,并且部分地从说明书中变得显而易见,或者通过实施本发明而了解。本发明的目的和其他优点可通过在说明书、权利要求书以及附图中所特别指出的结构来实现和获得。

附图说明

附图用来提供对本发明的进一步理解,并且构成说明书的一部分,与本发明的实施例共同用于解释本发明,并不构成对本发明的限制。在附图中:

图1示出了本发明实施例一的goa电路的驱动方法的流程示意图;

图2示出了本发明实施例一的goa电路中的一个goa单元的电路结构图;

图3示出了本发明实施例二中的goa电路从开机状态到关机状态输入信号和输出信号的变化的时序示意图;

图4示出了实施例二中的第一下拉维持模块和第二下拉维持模块从开机状态到关机状态输入端输入信号变化的时序示意图。

具体实施方式

以下将结合附图及实施例来详细说明本发明的实施方式,借此对本发明如何应用技术手段来解决技术问题,并达成技术效果的实现过程能充分理解并据以实施。需要说明的是,只要不构成冲突,本发明中的各个实施例以及各实施例中的各个特征可以相互结合,所形成的技术方案均在本发明的保护范围之内。

现有的液晶显示装置在关机时,goa驱动电路的输入时钟信号、开启信号以及输入直流低电压等均会降为基准电压,即goa驱动电路的信号输出端输出低电位,因此与goa驱动电路的输出端连接的栅极线也处于低电位。由于由栅极线控制的像素开关薄膜晶体管(tft)处于关闭状态,因此存储在像素电容内的电荷在液晶显示装置关机后就会慢慢释放。在电荷释放期间,液晶显示面板上就会出现残留的画面,即形成所谓的“残影”。液晶显示装置关机时出现的“残影”会影响用户的使用体验,从而影响用户对产品的满意度。

实施例一

为解决现有技术存在的上述技术问题,本发明实施例提供了一种goa电路的驱动方法。

图1示出了本发明实施例一的goa电路的驱动方法的流程示意图。

图2示出了本发明实施例一的goa电路中的一个goa单元的电路结构图。

参照图1和图2,goa电路包括级联的多个goa单元。每个goa单元均包括上拉控制模块100、上拉模块200、下拉模块300、第一下拉维持模块400和第二下拉维持模块500。由于即每个goa单元的结构和控制方式均相同,因此为了便于对控制goa电路的每个goa单元的输出端输出高电位进行详细的描述,在以下步骤s1-s3的具体描述中,只以控制一个goa单元的输出端输出高电位为例来进行说明。值得注意的是控制goa电路其他goa单元的输出端输出高电位的控制方式均与其相同。

本实施例goa电路的驱动方法包括步骤s1至步骤s3。

在步骤s1中,在液晶显示装置关机的预设时间内,控制goa电路的每个goa单元的信号输出端g(n)都输出高电位,以使液晶显示装置内所有像素开关都导通。

具体地,在液晶显示装置关机的预设时间内,控制goa单元的第一下拉维持模块400的输入端输入高电位,以使第二输入直流低电压vss2与goa单元的信号输出端g(n)接通,同时控制第二输入直流低电压vss2升为高电位,以控制goa单元的信号输出端g(n)输出高电位。这样,液晶显示装置内所有像素开关都导通,存储在像素电极上的电荷可以通过像素开关进行释放中和,从而实现消除“残影”的功能。

优选地,预设时间为100μm。这里,预设时间的设置保证像素电极可以充分的对残留的电荷进行释放,以完全消除液晶显示装置在关机后出现的“残影”问题。优选地,goa单元输出端输出的高电位为28v。

更进一步地,第一下拉维持模块400包括第一控制开关t32。第一控制开关t32分别与第二输入直流低电压vss2和goa单元的信号输出端g(n)连接。在液晶显示装置关机的预设时间内,通过控制第一下拉维持模块400的第一控制开关t32导通,来使第二输入直流低电压vss2与goa单元信号输出端导通。同时通过控制第二输入直流低电压vss2升为高电位,来使goa单元信号输出端g(n)输出高电位。优选地,第一下拉维持模块400的第一控制开关t32的导通,是通过控制第一下拉维持模块400的输入端lc1输入高电位来控制的。优选地,第一控制开关t32为薄膜晶体管。

在步骤s2中,在液晶显示装置关机时,控制goa电路中的goa单元的第一输入直流低电压vss1降为基准电位。

具体地,第一下拉维持电路400还包括第二控制开关t42。第二控制开关t42分别与第一输入直流低电压vss1和上拉模块200的控制端q(n)连接。在液晶显示装置关机时,通过控制第一下拉维持模块400的第二控制开关t42导通,来使第一输入直流低电压vss1与上拉模块200的控制端q(n)导通。由于控制第一输入直流低电压vss1降为基准电位,因此上拉模块200的控制端q(n)也降为基准电位。优选地,第一下拉维持模块400的第二控制开关t42的导通是通过第一下拉维持模块400的输入端输入高电位来实现的。即通过控制第一下拉维持模块400的输入端输入高电位,可以使第一下拉维持模块400的第一控制开关t32和第二控制开关t42同步导通。优选地,第二控制开关t42为薄膜晶体管。更优选地,第一输入直流低电压低于第二输入直流低电压。此种设置的目的在于使得上拉模块200的漏电最小,从而使上拉模块200的输出端q(n)的电压更加稳定。

更进一步地,如图2所示,若上拉模块200的控制端q(n)输入高电位,则上拉模块200的控制开关t21即被导通。此时,goa单元的信号输出端g(n)与goa单元的时钟信号clk导通,即goa单元的信号输出端g(n)的输出信号会被时钟信号clk的电位影响。若时钟信号clk为低电位,则goa单元的信号输出端g(n)输出低电位,从而无法实现使液晶显示装置内所有像素开关都导通,使存储在像素电极上的电荷通过像素开关进行释放中和、进而实现消除“残影”的功能。因此,在液晶显示装置关机时,需要控制goa电路中的goa单元中的第一输入直流低电压vss1降为基准电位,并通过控制第二控制开关t42的导通来使上拉模块200的控制端q(n)降为基准电位。从而避免上拉模块200和时钟信号clk对goa单元的输出端g(n)输出高电位的影响。

在步骤s3中,在液晶显示装置关机时,控制goa电路中的goa单元的时钟信号clk和开启信号stv均降为基准电位。

具体地,开启信号stv为goa电路中的第一个goa单元的初始开启信号。如图2所示,当第一个goa单元的g(n-2)和st(n-2)处输入的电位均为高电位时,第一个goa单元的上拉模块200的控制端q(n)即为高电位,则上拉模块200的控制开关t21导通,使时钟信号clk与该goa单元的信号输出端g(n)导通状态。而此时时钟信号clk又为基准电位,即处于低电位。因此goa单元的信号输出端g(n)输出低电位,从而无法实现使液晶显示装置内所有像素开关都导通、使存储在像素电极上的电荷通过像素开关进行释放中和、进而实现消除“残影”的功能。综上所述,goa单元的时钟信号clk和开启信号stv均降为基准电位,以使时钟信号clk和开启信号stv不对控制goa单元的信号输出端输出高电位产生影响。

应用本实施例,通过控制goa电路的每个goa单元的第二输入直流低电压和第一下拉维持模块的输入端输入高电位,来使得goa单元的信号输出端g(n)均输出高电位。同时控制每个goa单元的第一输入直流低电压、时钟信号clk和开启信号stv分别降为基准电位,从而保证goa单元的信号输出端g(n)能够输出高电位。从而使液晶显示装置内所有像素开关都导通,存储在像素电极上的电荷可以通过像素开关进行释放中和,实现消除“残影”的功能。

其中,控制第一下拉维持模块400的输入端输入高电位,即控制第一下拉维持模块400的第一控制开关t32导通,则第二输入直流低电压vss2与goa单元的信号输出端g(n)之间导通,第二输入直流低电压vss2将其上的高电位传送给goa单元的信号输出端g(n),从而使得goa单元的信号输出端g(n)输出高电位。控制第一下拉维持模块400的输入端输入高电位,同时也将第一下拉维持模块400的第二控制开关t42导通,此时,第一输入直流低电压vss1与上拉模块200的控制端q(n)之间导通,从而使得上拉模块200的控制端q(n)处于低电位,即上拉模块200的控制开关t21不被导通。由于在液晶显示装置关机后,时钟信号clk和开启信号stv均降为基准电位,因此,可以避免时钟信号对goa单元的信号输出端g(n)输出高电位的影响。

实施例二

本实施例与实施例一的不同之处在于:第二下拉维持模块500与第一下拉维持模块400具有相同的结构和连接方式,并对第二下拉维持模块500进行与第一下拉维持模块400相同的控制。在goa单元工作时,第二下拉维持模块500用于与第一下拉维持模块400交替工作。

基于与实施例一相同的原因,为了便于对goa电路控制goa单元的输出端输出高电位进行详细的描述,在此以控制一个goa单元的输出端输出高电位为例。

在步骤s1中,在液晶显示装置关机的预设时间内,控制goa电路的每个goa单元的信号输出端g(n)都输出高电位,以使液晶显示装置内所有像素开关都导通。

具体地,在液晶显示装置关机的预设时间内,控制goa单元的第二输入直流低电压vss2升为高电位,并控制第一下拉维持模块400和第二下拉维持模块500的输入端输入高电位,即第一控制开关t42和第二控制开关t43同时导通,以使得第二输入直流低电压vss2可以同时通过第一控制开关t42和第二控制开关t43与goa单元的信号输出端g(n)导通,从而goa单元的信号输出端g(n)能够输出高电位。这样液晶显示装置内所有像素开关都能够导通,存储在像素电极上的电荷可以通过像素开关进行释放中和,从而实现消除“残影”的功能。优选地,预设时间为1000μm。这里,预设时间的设置保证像素电极可以充分的释放残留电荷,以完全消除液晶显示装置在关机后出现的“残影”问题。

在步骤s2中,在液晶显示装置关机时,控制goa电路中的goa单元的第一输入直流低电压vss1降为基准电位。

具体地,在液晶显示装置关机瞬间,通过同时控制第一下拉维持模块400的第二控制开关t53和第二下拉维持模块500的第二控制开关t63分别导通,使得第一输入直流低电压vss1可以通过第二控制开关t53和第二控制开关t63与上拉模块200的控制端q(n)连接,因此上拉模块200的控制端q(n)降为基准电位。

优选地,第一下拉维持模块400的第二控制开关t53和第二下拉维持模块500的第二控制开关t63的导通均通过第一下拉维持模块400的输入端输入高电位来实现的。

应用本实施例,在液晶显示装置关机的预设时间内,通过控制goa电路的每个goa单元的第二输入直流低电压vss2、第一下拉维持模块400和第二下拉模块500的输入端输入高电位,来使得goa单元的信号输出端g(n)均输出高电位。同时控制每个goa单元的第一输入直流低电压vss1、时钟信号clk和开启信号stv分别降为基准电位,从而保证goa单元的信号输出端g(n)能够输出高电位。从而使液晶显示装置内所有像素开关都导通,存储在像素电极上的电荷可以通过像素开关进行释放中和,实现消除“残影”的功能。本实施例增加了对第二下拉维持模块的控制,以避免在第一下拉维持模块出现问题时,不影响goa单元的信号输出端g(n)能够输出高电位。

其中,图3示出了本发明实施例二中的goa电路开机状态到关机状态输入信号和输出信号的变化的时序示意图;图4示出了实施例二中的第一下拉维持模块和第二下拉维持模块开机状态到关机状态输入信号的变化的时序示意图。

参照图3和图4可知,在液晶显示装置关机后,goa电路的时钟信号clk、第一输入直流低电压vss1和开启信号stv均变为基准电压,第二输入直流低电压vss2、第一下拉维持模块400的输入信号lc1和第二下拉维持模块500的输入信号lc2均升为高电位。当像素电极对电荷进行充分释放后,即上述维持一段时间后,第二输入直流低电压vss2、第一下拉维持模块400的输入信号lc1和第二下拉维持模块500的输入信号lc2均降低为基准电压,从而goa单元的信号输出端相应也降为基准电压。

本领域的技术人员应该明白,上述的本发明的各模块或各步骤可以用通用的计算装置来实现,它们可以集中在单个的计算装置上,或者分布在多个计算装置所组成的网络上,可选地,它们可以用计算装置可执行的程序代码来实现,从而,可以将它们存储在存储装置中由计算装置来执行,或者将它们分别制作成各个集成电路模块,或者将它们中的多个模块或步骤制作成单个集成电路模块来实现。这样,本发明不限制于任何特定的硬件和软件结合。

虽然本发明所公开的实施方式如上,但所述的内容只是为了便于理解本发明而采用的实施方式,并非用以限定本发明。任何本发明所属技术领域内的技术人员,在不脱离本发明所公开的精神和范围的前提下,可以在实施的形式上及细节上作任何的修改与变化,但本发明的保护范围,仍须以所附的权利要求书所界定的范围为准。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1