液晶显示器及其双向移位暂存装置的制造方法_2

文档序号:8261189阅读:来源:国知局
R与STV2_R以及时钟信号CLK1_R?CLK4_R而输出多个扫描信号SSj?SSM_R,其中扫描信号SSJ、SS2_R、SSm^lR及SSm_R为冗余扫描信号,而扫描信号SS3_R?SSM_2_R则会经由对应的扫描线提供至液晶显示面板110的偶数行像素,藉以序列地开启偶数行像素。在此,M为对应偶数行像素的行数的一预设正整数。在本实施例中,由于双向移位暂存装置112_R具有4个冗余移位寄存器,因此M值等于偶数行像素的行数加4。
[0041]根据上述的驱动方式,液晶显示面板110的每一行像素会依据对应的扫描信号SS3_L?SSn_2_L与SS3_R?SSm_2_R而依序被开启。在本实施例中,时序控制器122可藉由提供不同的预设时钟信号来控制双向移位暂存装置112_L与112_R的扫描顺序,使得双向移位暂存装置112立与112_1?以顺向(即由第一行至最后一行)或逆向(即由最后一行至第一行)的扫描顺序来依序开启位于显示区AA内的每一行像素。
[0042]更清楚来说,图2A与2B分别为双向移位暂存装置112_L与112_R的示意图。请先参照图2A,双向移位暂存装置112_L包括N级实质上相同且彼此串接在一起的移位寄存器SRl1?SRIn。需要注意的是,第I级、第2级、第(N-1)级与第N级移位寄存器SRl1' SRl2,SRIn^1 > SRIn的电路结构虽与第i级移位寄存器SRli (3含i含N-2)的电路结构相同,但却皆为冗余(du_y)移位寄存器。换言之,第I级、第2级、第(N-1)级与第N级移位寄存器SRl1^ SRl2, SRV1^SRIn所分别输出的扫描信号SS^L、SS2_L、SSn^lL, SSn_L并非用以拿来开启显示区AA内的任一行像素,其只为维持双向移位暂存装置112_L正常操作所需,故而第I级、第2级、第(N-1)级与第N级移位寄存器所分别输出的扫描信号可视为冗余扫描信号,而第3级移位寄存器SRl3至第N-2级移位寄存器SR1n_2的输出SS3_L?SSN_2_L则会分别经由对应的扫描线以序列地开启相应的奇数行像素。
[0043]相似地,请参照图2B,双向移位暂存装置112_R包括M级实质上相同且彼此串接在一起的移位寄存器SR2i?SR2M,其中第I级、第2级、第M-1级与第M级移位寄存器SI^1、SR23,SR2m_1,SR2m皆为输出冗余扫描信号的冗余移位寄存器,而第3级移位寄存器SR23至第M-2级移位寄存器SR2m_2的输出SS3_R?SSn_2_R则会分别经由对应的扫描线以序列地开启相应的偶数行像素耦接至偶数行像素。
[0044]在本实施例中,双向移位暂存装置112立与112_R可依据顺向输入信号FW与逆向输入信号BW而以顺向或逆向的扫描顺序分别序列地输出扫描信号SS1J^?SSn_L与SSlR?SSm_R,其中顺向输入信号FW与逆向输入信号BW可为时序控制器122所提供,或者可由额外的信号产生单元所提供,本发明不以此为限。
[0045]在以下的实施例说明中,由于各级移位寄存器SRl1?SRIn与SI^1?SR2M的运作原理与电路架构大致相同,故主要以双向移位暂存装置112_L的第i级移位寄存器SRli为例来进行说明。于本领域技术人员应可从下述说明中直接而无歧异地推知双向移位暂存装置112_R及其各级移位寄存器SR2i?SR2m的运作原理与电路架构,故后述实施例中仅会针对双向移位暂存装置112_R与双向移位暂存装置112_L的不同之处加以说明,重复之处将不再赘述。
[0046]图3A为依照图2A实施例的移位寄存器的示意图。请同时参照图2A与图3A,第i级移位寄存器SRli包括预充电单元310、上拉单元320,以及下拉单元330。预充电单元310接收第(1-2)级与第(i+2)级移位寄存器SRI"与SRli+2的输出,并据以输出预充电信号PCS,其中3 = i = N-2。换言之,除了冗余移位寄存器之外的各个移位寄存器SRli的预充电单元310会分别接收前二级与后二级移位寄存器SRI"与SRli+2所输出的扫描信号SSi_2_L与SSi+2_L而据以产生对应的预充电信号PCS。
[0047]冗余移位寄存器则是分别利用时序控制器122所提供的起始信号STV1_L与STV2_L以产生对应的预充电信号PCS。举例来说,第I级移位寄存器SRl1的预充电单元接收起始信号STV1_L与第3级移位寄存器SRl3所输出的扫描信号SS3_L,第2级移位寄存器SRl2的预充电单元接收起始信号STV2_L与第4级移位寄存器SRl4所输出的扫描信号SS4_L,第N-1级移位寄存器SRV1的预充电单元接收第N-3级移位寄存器SR1n_3所输出的扫描信号SSn_3_L与起始信号STV1_L,且第N级移位寄存器SRIn的预充电单元接收第N-2级移位寄存器SR1n_2所输出的扫描信号SSn_2_L与起始信号STV2_L。
[0048]此外,每一级移位寄存器SRli?SRIn的预充电单元还接收顺向输入信号FW与逆向输入信号BW,以使双向移位暂存装置112_L依据顺向输入信号FW与逆向输入信号BW而利用顺向扫描或逆向扫描的扫描顺序来驱动显示区AA中的奇数行像素。举例来说,双向移位暂存装置112_L可依据致能的顺向输入信号FW与禁能的逆向输入信号BW而依照第一行至最后一行的顺序来驱动奇数行像素(顺向扫描),并且依据禁能的顺向输入信号FW与致能的逆向输入信号BW而依照最后一行至第一行的顺序来驱动奇数行像素(逆向扫描)。
[0049]上拉单元320耦接预充电单元310,接收预充电信号PCS与第一预设时钟信号PCK,并据以输出扫描信号SSi_L。下拉单元330耦接预充电单元310与上拉单元320,且下拉单元330包括第一放电单元332以及第二放电单元334。其中,第一放电单元332接收预充电信号PCS与第一电平信号VPWLl,并据以决定是否将扫描信号SSi_L下拉至参考电位Vss (例如为一个负电压,但并不限制于此)。第二放电单元334接收预充电信号PCS与第二电平信号VPWL2,并据以决定是否将扫描信号SSi_L维持于参考电位Vss。其中,第一电平信号VPWLl与第二电平信号VPWL2互为反相信号。需说明的是,第一电平信号VPWLl的电平可正常驱动第一放电单元332来进行放电操作,其实际电压电平可视实际电路操作情形而设定之,本发明对此不限制。同样地,第二电平信号VPWL2的电平可正常驱动第二放电单元334来进行放电操作,其实际电压电平可视实际电路操作情形而设定之,本发明对此不限制。
[0050]详细而言,时序控制器122会将不同的时钟信号CLK1_L?CLK4_L依序提供至每一级移位寄存器SRl1?SRIn以作为对应的预设时钟信号PCK,以使每一级移位寄存器SRl1?SRIn可利用顺向扫描或逆向扫描的扫描顺序来驱动显示区AA中的奇数行像素。其中,时序控制器122所提供的起始信号STV1_L与STV2_L以及时钟信号CLK1_L?CLK4_L的信号波形会基于顺向扫描或逆向扫描的驱动方式而有所不同(此部分可在后述实施例的信号时序示意图中明显看出)。
[0051 ] 在顺向扫描的驱动状态下,图3B?图3E为依照图3A实施例的第I级至第4级移位寄存器的电路操作示意图。请先参照3B,在双向移位暂存装置112立对显示区AA进行正向扫描的条件下,以第I级移位寄存器SRl1Q=I)为例,第I级移位寄存器SRl1的预充电单元310_1接收起始信号STV1_L与扫描信号SS3_L ;第I级移位寄存器SRl1的上拉单元320_1所接收的预设时钟信号PCK为时钟信号CLK3_L。
[0052]请参照图3C,在双向移位暂存装置112立对显示区AA进行正向扫描的条件下,以第2级移位寄存器SRl2 (i=2)为例,第2级移位寄存器SRl2的预充电单元310_2接收起始信号STV2_L与扫描信号SS4_L ;第2级移位寄存器SRl2的上拉单元320_2所接收的预设时钟信号PCK为时钟信号CLK4_L。
[0053]请参照图3D,在双向移位暂存装置112立对显示区AA进行正向扫描的条件下,以第3级移位寄存器SRl3 (i=3)为例,第3级移位寄存器SRl3的预充电单元310_3接收扫描信号SSlL与扫描信号SS5_L ;第3级移位寄存器SRl3的上拉单元320_3所接收的预设时钟信号PCK为时钟信号CLK1_L。
[0054]请参照图3E,在双向移位暂存装置112_L对显示区AA进行正向扫描的条件下,以第4级移位寄存器SRl4 (i=4)为例,第4级移位寄存器SRl4的预充电单元310_4接收扫描信号SS2_L与扫描信号SS6_L ;第4级移位寄存器SRl4的上拉单元320_4所接收的预设时钟信号PCK为时钟信号CLK2_L。
[0055]由此可知,第4k_3级移位寄存器SRli(i=4k-3,k为正整数)会分别以CLK3_L作为预设时钟信号PCK。第4k-2级移位寄存器SRli (i=4k-2)会分别以CLK4_L作为预设时钟信号PCK。第4k-l级移位寄存器SRli (i=4k-l)会分别以CLK1_L作为预设时钟信号PCK。第4k级移位寄存器SRli (i=4k)会分别以CLK2_L作为预设时钟信号PCK。亦即,各级移位寄存器SRl1?SRIn会依序以时钟信号CLK3_L、CLK4_L、CLK 1_L及CLK2_L作为预设时钟信号 PCK。
[0056]为了更清楚地说明图3A实施例,图4为依照图3A实施例的移位寄存器的电路示意图。请参照图4,预充电单元310包括晶体管Ml与M2,上拉单元320包括晶体管M3与电容Cl,下拉单元330的第一放电单元332包括晶体管M4?M9,且下拉单元330的第二放电单元334包括晶体管MlO?M15。其中,在本实施例中所述的各个晶体管Ml?M15是以N型晶体管为例,但本发明并不以此为限。
[0057]在第i级移位寄存器SRli的预充电单元310中,晶体管Ml的栅极接收第i_2级移位寄存器SRI"所输出的扫描信号SSi_2_L,且晶体管Ml的漏极接收顺向输入信号FW。晶体管M2的栅极接收第i+
当前第2页1 2 3 4 5 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1