像素电路及像素电路的驱动方法、显示装置的制造方法

文档序号:9922667阅读:322来源:国知局
像素电路及像素电路的驱动方法、显示装置的制造方法
【技术领域】
[0001]本发明属于显示技术领域,具体涉及一种像素电路及像素电路的驱动方法、显示
目.0
【背景技术】
[0002]AMOLED(Active Matrix Organic Light Emiss1n Display,有源矩阵有机电致发光显示)的显示原理为通过像素电路将电压ELVDD与ELVSS转化加到发光材料两极,电流驱动发光材料发光,从而达到显示的目的。像素电路中通常利用耗尽型薄膜晶体管(Deplet1n mode Thin Film Transistor,简称DTFT)的导通和关闭来控制电压的有无,但是,AMOLED显示面板在某种特定的像素电路结构中,开机瞬间会出现闪屏现象。
[0003]究其原因,如图1所示的耗尽型薄膜晶体管的工作特性示意,闪屏的原因分析如下:耗尽型薄膜晶体管DTFT由关闭状态变成导通状态需满足的条件为:I VGS I > I Vth I,其中,VGS为DTFT的栅源电压,Vth为DTFT的阈值电压。依据DTFT的工作原理,在ELVDD由OV缓慢上升至4.6V的过程中,ELVDD的变化使得栅极电压逐渐升高,导致IVGS I = I VG-ELVDD I升高至大于I Vth I,即IVGS I > I Vth I,DTFT由关闭状态进入导通状态,产生电流,由于ELVDD的上升时间为毫秒量级,而控制发光的发光控制信号EM为微秒量级,所以当EM为低电平期间,必然存在DTFT工作在线性区的阶段。此时漏电流的快速增大导致发光二极管发光,使得第一帧图像显示出现异常,也即出现开机闪屏现象;随着电流增长,DTFT的工作状态随之经历线性区和饱和区,并钳位在饱和区,ELVDD也已上升至4.6V并保持恒定,发光控制信号EM为低电平时,像素电路中有电流流过且电流恒定,发光二极管发光,不再出现闪屏现象。
[0004]开机闪屏现象会影响后续的产品开发以及影响显示效果,因此,设计一种像素电路,消除由于ELVDD的上升而导致的开机闪屏现象成为目前亟待解决的技术问题。

【发明内容】

[0005]本发明所要解决的技术问题是针对现有技术中存在的上述不足,提供一种像素电路及像素电路的驱动方法、显示装置,该像素电路无开机闪屏,显示效果好。
[0006]解决本发明技术问题所采用的技术方案是该像素电路,包括写入模块、复位模块、驱动模块和发光模块,其中:
[0007]所述写入模块,与扫描信号、数据信号和所述驱动模块连接,用于为所述驱动模块输入图像数据;
[0008]所述复位模块,与复位信号、数据信号、初始电压和所述驱动模块连接,用于复位所述驱动模块,并向驱动模块写入数据信号;
[0009]所述驱动模块,与发光控制信号、辅助发光控制信号、高电压输入信号和所述发光模块连接,用于根据图像数据为所述发光模块提供驱动电流,使所述发光模块发光。
[0010]优选的是,所述驱动模块包括第一晶体管、第六晶体管、第七晶体管、第八晶体管和存储电容,其中:
[0011]所述第一晶体管,其栅极与发光控制信号连接,第一极与参考电压连接,第二极与所述存储电容的第一端连接;
[0012]所述第六晶体管,其栅极与所述存储电容的第二端连接,第一极与高电压输入信号连接,第二极与所述第七晶体管的第一极连接;
[0013]所述第七晶体管,其栅极与发光控制信号连接,第二极与所述发光模块连接;
[0014]所述第八晶体管,其栅极与辅助发光信号连接,第一极与高电压输入信号连接,第二极与所述存储电容的第二端连接。
[0015]优选的是,所述复位模块包括第二晶体管和第四晶体管,其中:
[0016]所述第二晶体管,其栅极与复位信号连接,第一极与数据信号连接,第二极与所述存储电容的第一端连接;
[0017]所述第四晶体管,其栅极与复位信号连接,第一极与初始电压连接,第二极与所述存储电容的第二端连接。
[0018]优选的是,所述写入模块包括第三晶体管和第五晶体管,其中:
[0019]所述第三晶体管,其栅极与扫描信号连接,第一极与数据信号连接,第二极与所述存储电容的第一端连接;
[0020]所述第五晶体管,其栅极与扫描信号连接,第一极与所述存储电容的第二端连接,第二极与所述第六晶体管的第二极连接。
[0021]优选的是,所述发光模块包括发光二极管,其正极与所述第六晶体管的第二极连接,负极与低电压输入信号连接。
[0022]优选的是,所述第一晶体管至所述第八晶体管为P型耗尽型薄膜晶体管,或者,所述第一晶体管至所述第八晶体管为N型耗尽型薄膜晶体管。
[0023]一种显示装置,包括上述的像素电路,多个所述像素电路呈阵列排布。
[0024]—种上述像素电路的驱动方法,包括复位阶段、写入阶段和发光阶段,其中:
[0025]所述复位阶段,在复位信号的控制下,复位驱动模块,并向驱动模块写入数据信号;
[0026]所述写入阶段,在扫描信号和数据信号的控制下,向驱动模块写入图像数据;
[0027]所述发光阶段,在发光控制信号和辅助发光控制信号的控制下,通过驱动模块向发光模块提供与图像数据相关的驱动电流,使发光模块发光。
[0028]优选的是,复位阶段:复位信号为低电平,第二晶体管与第四晶体管导通,数据信号与初始电压分别写入存储电容的两端,初始电压复位第六晶体管的栅极电压;
[0029]写入阶段:扫描信号为低电平,第三晶体管与第五晶体管导通;
[0030]发光阶段:发光控制信号为低电平,第一晶体管与第七晶体管导通:在高电压输入信号上升阶段,辅助发光控制信号为低电平,第八晶体管导通,第六晶体管处于截止区,无电流流经发光二极管,发光二极管关闭;直至高电压输入信号上升至第六晶体管的栅源电压大于其自身阈值电压时,第六晶体管开始导通,电流逐渐增大最终趋于恒定,在电流增大阶段保持发光二极管持续点亮。
[0031]优选的是,辅助发光控制信号仅在第一帧图像显示期间为有效信号,且有效信号的持续时间为高电压输入信号由OV上升至4.6V的时间段。
[0032]本发明的有益效果是:该像素电路通过在驱动模块中采用辅助发光控制信号,消除了由于ELVDD的上升而导致的开机闪屏现象,具有更好的显示效果。
【附图说明】
[0033]图1为薄膜晶体管的工作特性示意图;
[0034]图2为本发明实施例1中像素电路的功能模块示意图;
[0035]图3为本发明实施例1中像素电路的电路原理图;
[0036]图4为本发明实施例1中的像素电路的驱动方法的时序波形图;
[0037]图中:
[0038]I—驱动模块;2—复位模块;3—写入模块;4一发光模块。
【具体实施方式】
[0039]为使本领域技术人员更好地理解本发明的技术方案,下面结合附图和【具体实施方式】对本发明像素电路及像素电路的驱动方法、显示装置作进一步详细描述。
[0040]实施例1:
[0041]本实施例提供一种像素电路,该像素电路无开机闪屏,显示效果好。
[0042]如图2所示,该像素电路包括写入模块3、复位模块2、驱动模块I和发光模块4,其中:
[0043]写入模块3,与扫描信号GATE、数据信号Vdata和驱动模块I连接,用于为驱动模块I输入图像数据;
[0044]复位模块2,与复位信号REST、数据信号Vdata、初始电压Vint和驱动模块I连接,用于复位驱动模块I,并向驱动模块写入数据信号;
[0045]驱动模块I,与发光控制信号EM、辅助发光控制信号EMB、高电压输入信号ELVDD和发光模块4连接,用于根据图像数据为发光模块4提供驱动电流,使发光模块4发光。
[0046]如图3所示,驱动模块I包括第一晶体管Tl、第六晶体管T6、第七晶体管T7、第八晶体管T8和存储电容C,其中:
[0047]第一晶体管Tl,其栅极与发光控制信号EM连接,第一极与参考电压Vref连接,第二极与存储电容C的第一端连接;
[0048]第六晶体管T6,其栅极与存储电容C的第二端连接,第一极与高电压输入信号ELVDD连接,第二极与第七晶体管T7的第一极连接;
[0049]第七晶体管T7,其栅极与发光控制信号EM连接,第二极与发光模块4连接;
[0050]第八晶体管T8,其栅极与辅助发光信号EMB连接,第一极与高电压输入信号ELVDD连接,第二极与存储电容C的第二端连接。
[0051 ]复位模块2包括第二晶体管T2和第四晶体管T4,其中:
[0052]第二晶体管T2,其栅极与复位信号REST连接,第一极与数据信号Vdata连接,第二极与存储电容C的第一端连接;
[0053]第四晶体管T4,其栅极与复位信号REST连接,第一极与初始电压Vint连接,第二极与存储电容C的第二端连接。
[0054]写入模块3包括第三晶体管T3和第五晶体管T5,其中:
[0055]第三晶体管T3,其栅极与扫描信号GATE连接,第一极与数据信号Vdata连接,第二极与存储电容C的第一端连接;
[0056]第五晶体管T5,其栅极与扫描信号GATE连接,第一极与存储电容C的第二端连接,第二极与第六晶体管T6的第二极连接。
[0057]发光模块4包括发光二极管,其正极与第六晶体管T6的第二极连接,负极与低电压输入信号ELVSS连接。
[0058]为便于后续的电路分析,定义T1、T2与C的第一端的连接点为A点,其上的电压示为VA; Τ8、Τ4、Τ5、Τ6与C的第二端的连接点为B点,其上的电压示为VB。
[0059]本发明所有实施例中采用的晶体管均可以为薄膜晶体管或场效应管或其他具有相同的电压控制能力特性相同的器件,第一晶体管Tl至第八晶体管Τ8为P型耗尽型薄膜晶体管,或者,第一晶体管Tl至第八晶体管Τ8为N型耗尽型薄膜晶体管。在本发明实施例中,当采用N型耗尽型晶体管时,其第一极可以是源极,第二极可以是漏极,当采用P型耗尽型晶体管时,
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1