液晶面板和具有该液晶面板的液晶显示器的制作方法

文档序号:2676514阅读:121来源:国知局
专利名称:液晶面板和具有该液晶面板的液晶显示器的制作方法
技术领域
本发明涉及一种用于显示图像的平面面板,更具体地涉及一种液晶面板。此外,本发明涉及一种具有液晶面板的液晶显示器(LCD)及其驱动方法。
背景技术
现有技术的平面面板例如液晶面板、等离子显示面板、发光显示面板等,因其重量轻且外形纤巧而具有多种优点。这些平面面板正在取代阴极射线管(CRT)。在液晶面板中,随视频信号的像素数据而变化的电场被施加于每个像素。由于所施加的电场,调整了液晶单元的透光率,从而显示图像。
分别包含在液晶面板中的液晶单元共同连接至公共电压线。因此,各液晶单元被相对于公共电压而变化的像素电压信号充电。换句话说,提供给液晶单元的像素电压信号具有与公共电压不同的电压。因而,现有技术的液晶面板消耗了大量的驱动能。
此外,现有技术的液晶面板是在反转系统(inversion system)中被驱动,以提高液晶对于像素电压信号的响应特性。反转驱动系统包括帧反转系统、行(或列)反转系统以及点反转系统。帧反转系统根据帧的变化反转像素电压信号的极性,而行(或列)反转系统根据行的变化反转像素电压信号的极性。点反转系统根据像素的变化反转像素电压信号的极性。根据这些反转驱动系统,正像素电压信号和负电压信号可被同时施加于液晶面板。这里,正像素电压信号表示相对于公共电压在正极(+)区内变化的信号,负像素电压信号表示相对于公共电压在负极(-)区内变化的信号。因而,施加于液晶面板的像素电压信号的摆宽(swing width)增大。因此,在由反转驱动系统驱动液晶面板的情况下,产生了冲击型噪声,并且驱动能耗增大。
以下参照图1更详细地说明这些问题。图1是现有技术LCD的示意图。在图1中,现有技术的LCD包括连接到栅极驱动器4和数据驱动器6的液晶面板2。在由多条数据线DL1到DLm以及多条栅极线GL1到GLn的相交所限定的区域上,液晶面板2具有多个像素PXL。每个像素包括液晶单元CLC和薄膜晶体管(TFT)。液晶单元CLC连接到从公共电压发生器9延伸出的公共电压线Vcom,TFT响应相应栅极线GL的扫描信号而切换从相应数据线DL提供到液晶单元CLC的像素电压信号。因为像素PXL的液晶单元CLC连接到公共电压线Vcom,所以提供到液晶单元CLC的像素电压信号具有与公共电压Vcom不同的电压。因而,每个液晶单元所充的像素电压以及输出到每条数据线DL的像素电压信号的摆宽增加。因此,现有技术的液晶面板具有较高的驱动能耗。
此外,可由反转系统驱动液晶面板2的像素PXL。例如,如图2A和图2B所示,由对于每个帧反转极性的像素电压信号驱动每个像素。另外,相对于提供到相邻像素的像素电压,极性是反转的。图2A示出显示奇数(或偶数)帧的图像时,提供到液晶面板2每个像素的像素电压信号的极性图案;图2B示出显示偶数(或奇数)帧的图像时,提供到液晶面板2每个像素的像素电压信号的极性图案。为了在每个帧将极性反转的像素电压信号提供给相邻的像素,数据驱动器6将来自计时控制器(timingcontroller)8的像素数据转换成模拟像素电压信号,并且根据数据线DL1到DLm在每个帧以及水平同步周期将所转换的像素电压信号的极性反转。因此,如果提供到数据线DL1到DLn的像素电压信号在图3所示的一个帧或一个水平同步周期期间具有正电压,则它在下一个帧或下一个水平同步周期期间具有负电压。
如上所述,如果由反转系统驱动液晶面板,则像素电压信号相对于公共电压交替地具有正电压和负电压,且摆宽也增加。因此,现有技术的液晶面板和具有该液晶面板的LCD存在驱动能耗增加以及产生冲击型噪声的问题。

发明内容
因此,本发明涉及一种液晶面板及具有该液晶面板的LCD,其充分消除了由于现有技术的局限和缺点而造成的一个或多个问题。
本发明的一个目的在于提供一种适于将驱动能耗最小化的液晶面板。
本发明的另一目的在于提供一种适于抑制噪声产生的液晶面板。
本发明的又一目的在于提供一种适于将驱动能耗最小化的LCD及其驱动方法。
本发明的再一目的在于提供一种适于抑制噪声产生的LCD及其驱动方法。
本发明的其它目的、优点及特征的一部分将在随后的说明中阐述,并且其另一部分对于已经或可以通过实践获知本发明的人员可通过说明书清楚地了解。通过在说明书及其权利要求书以及附图中所具体指出的结构,可以实现并获得本发明的这些以及其它优点。
为实现按照本发明目的的这些以及其它优点,如在此具体实施和广泛描述的,本发明提供一种液晶面板,包括多条栅极线;多条数据线,其在与栅极线的交叉处限定像素区域;以及像素,其排列在像素区域中,并响应来自相应栅极线、相应数据线以及沿着数据线相邻的先前像素的信号。
按照本发明的另一方案,提供一种液晶面板,包括多条栅极线;多条数据线,其在与栅极线的交叉处限定像素区域;液晶单元,其排列在像素区域中,并沿着数据线串行连接;以及控制开关元件,其排列在像素区域中,并连接于栅极线、数据线和液晶单元之间。
按照本发明的又一方案,提供一种液晶显示器,包括栅极驱动器,其按顺序驱动排列在液晶面板上的栅极线;以及数据驱动器,其在下一条栅极线被驱动时将第二像素电压信号提供到液晶面板的数据线,该第二像素电压信号是基于作为参考电压的相邻栅极线中的前一条栅极线被驱动时的第一像素电压信号。
按照本发明的再一方案,提供一种液晶显示器的驱动方法,包括按顺序驱动排列在液晶面板上的栅极线;将相邻线中的前一条栅极线的第一像素电压信号提供到排列在液晶面板上的数据线;以及在下一条栅极线被驱动时将第二像素电压信号提供到数据线,该第二像素电压是基于作为参考电压的第一像素电压。
应当理解,本发明的前述一般说明及以下具体说明都是示例性和解释性的,旨在提供对本发明权利要求书的进一步解释。


包含在本申请中并构成本申请一部分的附图提供对于本发明的进一步理解,示出本发明的实施例,并与说明书一起用于解释本发明的原理。在附图中图1是现有技术LCD的示意图;图2A和图2B示出现有技术LCD的反转驱动系统;图3是示出液晶面板的像素所充的电压的变化波形图,该液晶面板由反转系统驱动;图4是根据本发明实施例的LCD的示意图;图5示出在由点反转系统驱动液晶面板时,根据本发明实施例的液晶面板的像素所充的像素电压的极性图案;图6是在由点反转系统驱动液晶面板时,根据本发明实施例的LCD的每个部分的信号的波形图;以及图7是如图4所示的根据本发明实施例的液晶面板的布线图。
具体实施例方式
下面详细参考本发明的实施例,其实例在附图中示出。尽可能在所有附图中用相同的附图标号来指代相同或相似的部件。
图4是根据本发明实施例的LCD的示意图;图5示出在由点反转系统驱动液晶面板时,根据本发明实施例的液晶面板的像素所充的像素电压的极性图案。
在图4中,根据本发明的LCD包括由栅极驱动器14和数据驱动器16驱动的液晶面板12。在由多条栅极线GL1到GLn以及多条数据线DL1到DLm的相交所限定的区域上,液晶面板12具有多个像素PXL11到PXLnm。像素PXL11到PXLnm分别具有薄膜晶体管TFT11到TFTnm,用于响应施加到栅极线GL1到GLn的扫描信号切换从数据线DL1到DLm提供至液晶单元CLC11到CLCnm的像素电压信号。由施加到第一栅极线GL1的扫描信号驱动像素PXL11到PXL1m的液晶单元CLC11到CLC1m,液晶单元CLC11到CLC1m电连接到参考电压线VLref。参考电压线VLref被提供参考电压Vref。参考电压Vref是从参考电压发生器20产生的,并且保持恒定的电压电平。在计时控制器18的控制下,参考电压发生器20可以对参考电压线VLref提供电压电平在每个帧都变化的参考电压Vref。或者,可以用与现有技术LCD的公共电压发生器9相似的公共电压发生器[9]来替代参考电压发生器20。在这种情况下,来自公共电压发生器的公共电压Vcom被提供到参考电压线VLref。此外,参考电压线VLref可被提供来自数据驱动器16的参考电压Vref。在这种情况下,在计时控制器18的控制下,数据驱动器16可产生电压电平在每个帧都变化的参考电压Vref。
对施加到栅极线GL2到GLn的扫描信号响应的像素PXL21到PXLnm的液晶单元CLC21到CLCnm连接在相应于先前栅极线GL1到GLn-1的液晶单元CLC11到CLC(n-1)m与当前像素PXL21到PXLnm的薄膜晶体管TFT21到TFTnm的漏极端之间。换句话说,对第2到第n栅极线GL2到GLn的扫描信号响应的像素PXL21到PXLnm的液晶单元CLC21到CLCnm连接在相应于先前栅极线GL1到GLn-1的先前像素的薄膜晶体管TFT11到TFT(n-1)m的漏极与当前像素的当前薄膜晶体管TFT21到TFTnm的漏极之间。因此,沿数据线DL排列的液晶单元CLC级联连接到参考电压线VLref,从而形成串行电路。
对第一栅极线GL1的扫描信号响应的像素PXL11到PXL1m的液晶单元CLC11到CLC1m被介于参考电压线VLref的参考电压Vref与相应数据线DL1到DLm的像素电压信号之间的不同电压充电。由于数据线DL1到DLm的像素电压信号,对第2到第n栅极线GL2到GLn的扫描信号响应的像素PXL21到PXLnm的液晶单元CLC21到CLCnm被像素电压充电,所述像素电压相对于先前栅极线GL1到GLn-1上的像素PXL11到PXL(n-1)m的液晶单元CLC11到CLC(n-1)m所充的像素电压信号,分别具有一个正极(+)区内的电压电平或一个负极(-)区内的电压电平。换句话说,通过相应数据线DL1到DLm上的像素信号的电压电平,对第2到第n栅极线GL2到GLn的扫描信号响应的像素PXL21到PXLnm的液晶单元CLC21到CLCnm分别被像素电压充电,所述像素电压高于或低于先前栅极线GL1到GLn-1上的像素PXL11到PXL(n-1)m的液晶单元CLC11到CLC(n-1)m所充的像素电压信号。
根据本发明,液晶面板12的液晶单元CLC21到CLCnm被像素电压充电,所述像素电压相对于前一行的液晶单元CLC11到CLC(n-1)m所充的电压具有正极性或负极性。因此,液晶单元CLC21到CLCnm所充的像素电压的摆宽和传送到数据线DL1到DLm的像素电压信号的摆宽减小。因而,使液晶面板12的驱动能耗最小化,并且使冲击型噪声减小。
在每个水平同步周期,栅极驱动器14响应来自计时控制器18的栅极计时控制信号,按顺序地使能液晶面板12的栅极线GL1到GLn。当栅极线GL1到GLn之一被驱动时,数据驱动器16将像素电压信号提供到数据线DL1到DLm。为此,数据驱动器16构成为响应来自计时控制器18的数据计时控制信号。此外,数据驱动器16在每个水平同步周期输入来自计时控制器18的一条线的像素数据,并为第1数据线DL1到第m数据线DLm提供一条线的像素电压信号,其具有相应于一条线的像素数据逻辑值的电压电平。计时控制器18从诸如计算机系统的绘图板之类的外部源(未示出)接收视频数据VD和同步信号SYNC。同步信号SYNC可包括垂直同步信号、水平同步信号和数据时钟等。视频数据VD包括一个帧(或一幅画面)的红、绿、蓝像素数据。计时控制器18基于同步信号SYNC产生栅极控制信号和数据控制信号。此外,计时控制器18将视频数据VD的红、绿、蓝像素数据逐行施加到数据驱动器16。
在由反转系统驱动液晶面板12时,在每个帧周期和/或水平同步周期期间,提供至第1到第m数据线DL1到DLm的像素电压信号可具有相对于先前帧或先前水平周期的像素电压信号沿正极(+)方向或负极(-)方向变化的电压。此外,像素电压信号可根据数据线DL1到DLm的变化极性反转。
例如,在由点反转系统驱动液晶面板12时,在帧周期的第一水平周期期间,输出至数据线DL1到DLm的像素电压信号具有极性与相邻数据线上的像素电压信号相反的电压电平,并具有相对于参考电压线VLref上的参考电压Vref为正极或为负极的电压电平。此外,在每个水平同步周期,输出至数据线DL1到DLm的像素电压信号相对于先前像素电压的电压电平具有负电压或正电压。因此,如图5所示,液晶面板12上的像素PXL11到PXLnm的液晶单元CLC11到CLCnm被极性与相邻像素的液晶单元相反的像素电压信号充电。
参照图5,由于第k数据线DLk上的像素电压信号DVk,所以连接到第j栅极线GLj和第k数据线DLk的像素PXLjk的液晶单元CLCjk被比像素电压CLCV(j-1)k高的像素电压(即正像素电压)CLCVjk充电,像素电压CLCVjk与像素电压CLCV(j-1)k的差值为第k数据线DLk上的像素电压信号DVk的电压电平,其中该像素电压CLCV(j-1)k为连接到第(j-1)栅极线GLj-1和第k数据线DLk的像素PXL(j-1)k的液晶单元CLC(j-1)k充电。同样,由于第k+1数据线DLk+1上的像素电压信号DVk+1,所以连接到第(j+1)栅极线GLj+1和第(k+1)数据线DLk+1的像素的液晶单元被比像素电压CLCVj(k+1)高的像素电压(即正像素电压)CLCV(j+1)(k+1)充电,像素电压CLCV(j+1)(k+1)与像素电压CLCVj(k+1)的差值为第(k+1)数据线DLk+1上的像素电压信号DVk+1的电压电平,其中该像素电压CLCVj(k+1)为连接到第j栅极线GLj和第(k+1)数据线DLk+1的像素的液晶单元充电。相反,由于第k+1数据线DLk+1上的像素电压信号DVk+1,所以连接到第j栅极线GLj和第(k+1)数据线DLk+1的像素的液晶单元CLCj(k+1)被比像素电压CLCV(j-1)(k+1)低的像素电压(即负像素电压)CLCVj(k+1)充电,像素电压CLCVj(k+1)与像素电压CLCV(j-1)(k+1)的差值为第(k+1)数据线DLk+1上的像素电压DVk+1的电压电平,其中该像素电压CLCV(j-1)(k+1为连接到第(j-1)栅极线GLj-1和第(k+1)数据线DLk+1的像素PXL(j-1)(k+1)的液晶单元CLC(j-1)(k+1)充电。此外,由于第k数据线DLk上的像素电压信号DVk,所以连接到第(j+1)栅极线GLj+1和第k数据线DLk的像素PXL(j+1)k的液晶单元CLC(j+1)k被比像素电压CLCVjk低的像素电压(即负像素电压)CLCV(j+1)k充电,像素电压CLCV(j+1)k与像素电压CLCVjk的差值为第k数据线DLk上的像素电压DVk的电压电平,其中该像素电压CLCVjk为连接到第j栅极线GLj和第k数据线DLk的像素PXLjk的液晶单元CLCjk充电。
为了通过图5的极性图案驱动液晶面板12,数据驱动器16将第k像素电压信号DVk和第(k+1)像素电压信号DVk+1分别提供到第k数据线DLk和第(k+1)数据线DLk+1。参照图6,第k像素电压信号DVk的电压电平在第j水平同步周期期间相对于第(j-1)水平同步周期的像素电压电平增加了与像素数据的逻辑值(即阶次(gradation)值)相应的电压,也就是说,沿正极(+)方向改变与像素数据的逻辑值相应的电压;然后,第k像素电压信号DVk的电压电平在第(j+1)水平同步周期期间相对于第j水平同步周期的像素电压电平减小了与像素数据的逻辑值相应的电压,也就是说,沿负极(-)方向改变与像素数据的逻辑值相应的电压。同样,第(k+1)像素电压信号DVk+1的电压电平在第j水平同步周期期间相对于第(j-1)水平同步周期的像素电压电平,沿负极(-)方向改变与像素数据的逻辑值相应的电压;然后,第(k+1)像素电压信号DVk+1的电压电平在第(j+1)水平同步周期期间相对于第j水平同步周期的像素电压电平,沿正极(+)方向改变与于像素数据的逻辑值相应的电压。
第j栅极线GLj上的第k像素PXLjk的薄膜晶体管TFTjk响应第j栅极线GLj上的高电平扫描信号GLSj而导通,以使第k数据线DLk上的像素电压信号DVk被提供至相应的液晶单元CLCjk。因此,第j栅极线GLj的第k液晶单元CLCjk被来自第k数据线DLk的像素电压信号DVk充电。因而,第j栅极线GLj上的第k液晶单元CLCjk被比像素电压CLCV(j-1)k高的像素电压(即正像素电压)CLCVjk充电,像素电压CLCVjk与像素电压CLCV(j-1)k的差值为第k数据线DLk的像素电压信号DVk的电压电平,其中该像素电压CLCV(j-1)k为先前栅极线GLj-1的相应液晶单元CLC(j-1)k充电。同样,第j栅极线GLj上的第(k+1)像素的薄膜晶体管TFTj(k+1)响应第j栅极线GLj上的高电平扫描信号GLSj而导通,以使第(k+1)数据线DLk+1上的像素电压信号DVk+1被提供至相应的液晶单元CLCj(k+1)。因此,第j栅极线GLj的第(k+1)液晶单元CLCj(k+1)被来自第(k+1)数据线DLk+1的像素电压信号DVk+1充电。因而,第j栅极线GLj上的第(k+1)液晶单元CLCj(k+1)被比像素电压CLCV(j-1)(k+1)低的像素电压(即负像素电压)CLCVj(k+1)充电,像素电压CLCVj(k+1)与像素电压CLCV(j-1)(k+1)的差值为第(k+1)数据线DLk+1的像素电压信号DVk+1的电压电平,其中该像素电压CLCV(j-1)(k+1)为先前栅极线GLj-1的相应液晶单元CLC(j-1)(k+1)充电。
此外,第(j+1)栅极线GLj+1上的第k像素PXL(j+1)k的薄膜晶体管TFT(j+1)k响应第(j+1)栅极线GLj+1上的高电平扫描信号GLSj+1而导通,以使第k数据线DLk上的像素电压信号DLVk被提供至相应的液晶单元CLC(j+1)k。因此,第(j+1)栅极线GLj+1的第k液晶单元CLC(j+1)k被来自第k数据线DLk的像素电压信号DLVk充电。因而,第(j+1)栅极线GLj+1上的第k液晶单元CLC(j+1)k被比像素电压CLCVjk低的像素电压(即负像素电压)CLCV(j+1)k充电,像素电压CLCV(j+1)k与像素电压CLCVjk的差值为第k数据线DLk的像素电压信号DVk的电压电平,其中该像素电压CLCVjk为先前栅极线GLj的相应液晶单元CLCjk充电。同样,第(j+1)栅极线GLj+1上的第(k+1)像素PXL(j+1)(k+1)的薄膜晶体管TFT(j+1)(k+1)响应第(j+1)栅极线GLj+1上的高电平扫描信号GLSj+1而导通,以使第(k+1)数据线DLk+1上的像素电压信号DVk+1被提供至相应的液晶单元CLC(j+1)(k+1)。因此,第(j+1)栅极线GLj+1的第(k+1)液晶单元CLC(j+1)(k+1)被来自第(k+1)数据线DLk+1的像素电压信号DVk+1充电。因而,第(j+1)栅极线GLj+1上的第(k+1)液晶单元CLC(j+1)(k+1)被比像素电压CLCVj(k+1)低的像素电压(即负像素电压)CLCV(j+1)(k+1)充电,像素电压CLCV(j+1)(k+1)与像素电压CLCVj(k+1)的差值为第(k+1)数据线DLk+1的像素电压信号DVk+1的电压电平,其中该像素电压CLCVj(k+1)为先前栅极线GLj的相应液晶单元CLCj(k+1)充电。
以此方式,包含在液晶面板12的像素中的每个液晶单元都被比在前一行的液晶单元中充电的像素电压高或低的像素电压充电,二者的差值为相应数据线上的像素电压信号的电压电平。因此,液晶单元的像素电压的摆宽和提供到每条数据线DL的像素电压信号的摆宽减小。因而,根据本发明的液晶面板12和具有该液晶面板的LCD能够减小驱动能耗,并抑制冲击型噪声的产生。
图7是如图4所示的根据本发明实施例的液晶面板12的布线图。虽然仅示出了连接至三条数据线DLk-1到DLk+1的像素,然而对本领域技术人员显而易见的是,在根据本发明实施例的液晶面板12中可包括连接至m条数据线DL1到DLm的n×m个像素PXL11到PXLnm。因此,将参照图7说明n×m个像素PXL11到PXLnm。
参照图7,液晶面板12在由多条栅极线GL1到GLn和多条数据线DL1到DLm限定的区域包括多个像素PXL11到PXLnm。像素PXL11到PXLnm具有分别连接到栅极线GL1到GLn和数据线DL1到DLm的薄膜晶体管TFT11到TFTnm。连接至第2栅极线GL2到第n栅极线GLn的像素PXL21到PXLnm还包括液晶单元CLC11到CLC(n-1)m,其分别连接在薄膜晶体管TFT21到TFTnm与连接到先前栅极线GL1到GLn-1的薄膜晶体管TFT11到TFT(n-1)m的漏极之间。连接到第一栅极线GL1的像素PXL11到PXL1m还包括液晶单元CLC11到CLC1m,其分别连接在参考电压线VLref与连接到第一栅极线GL1的薄膜晶体管TFT11到TFT1m的漏极(即,液晶单元CLC21到CLC2m)之间。
液晶单元CLC11到CLCnm包括第一像素电极图案FPEP11到FPEPnm,其电连接到相应薄膜晶体管的漏极和下一行的液晶单元;以及第二像素电极图案SPEP11到SPEPnm,其分别连接到参考电压线VLref或前一行的薄膜晶体管的漏极以及相应的液晶单元。第一像素电极图案FPEP和第二像素电极图案SPEP形成为梳形。此外,梳形的第一像素电极图案FPEP和第二像素电极图案SPEP交替排列在像素区域中。
例如,由第j栅极线GLj和第k数据线DLk驱动的像素PXLjk的液晶单元CLCjk连接在第(j-1)栅极线GLj-1上的第k像素PXLk的液晶单元CLC(j-1)k与第(j+1)栅极线GLj+1上的第k像素PXLk的液晶单元CLC(j+1)k之间。换句话说,由第j栅极线GLj和第k数据线DLk驱动的像素PXLjk的液晶单元CLCjk连接在连接到第(j-1)栅极线GLj-1的第k薄膜晶体管TFT(j-1)k的漏极与连接到第j栅极线GLj的薄膜晶体管TFTjk的漏极之间。
同时,第一行上的液晶单元的第一像素电极图案FPEP11到FPEP1m电连接至第一栅极线GL1上的薄膜晶体管TFT11到TFT1m的漏极,并且连接至下一行上的液晶单元CLC21到CLC2m的第二像素电极图案SPEP21到SPEP2m。相反,第一行上的液晶单元CLC11到CLC1m的第二像素电极图案SPEP11到SPEP1m连接到参考电压线VLref。梳形的第一像素电极图案FPEP和第二像素电极图案SPEP交替排列在像素区域中。
因此,连接至第1栅极线GL1到第(n-1)栅极线GLn-1的薄膜晶体管TFT11到TFT(n-1)m的漏极分别电连接至形成于像素区域中、由栅极线GL1到GLn-1驱动的第一像素电极图案FPEP11到FPEP(n-1)m,并电连接至形成于像素区域中、由下一条栅极线GL2到GLn驱动的第二像素电极图案SPEP21到SPEPnm。将由第一栅极线GL1驱动的液晶单元CLC11到CLC1m的第二像素电极图案SPEP11到SPEP1m电连接至参考电压线VLref。将由第n栅极线GLn驱动的薄膜晶体管TFTn1到TFTnm的漏极电连接至形成于相应像素区域中的第一像素电极图案FPEPn1到FPEPnm。
在本发明的液晶面板12中,液晶单元的两个像素电极图案电连接至沿着数据线DL相邻排列的前一行和下一行液晶单元的像素电极图案,并且液晶单元串行连接至参考电压线VLref。当串行连接的液晶单元被相对于前一行液晶单元的像素电压为正或负的像素电压充电时,所充的像素电压的摆宽减小。因此,液晶面板12的驱动能耗减小,并且抑制了冲击型噪声。
如上所述,像素的液晶单元被相对于所充的像素电压比相应数据线的像素电压信号高或低的像素电压(即,正像素电压或负像素电压)充电。因此,液晶单元的像素电压的摆宽、提供到数据线DL的像素电压的摆宽以及提供到数据线的像素电压信号的摆宽减小。因而,能够减小液晶面板以及具有该液晶面板的LCD中的驱动能耗,并且能够抑制冲击型噪声。
对本领域技术人员显而易见的是,在不背离本发明的精神或范围的情况下,在本发明中可进行各种修改和变化。因此,本发明旨在覆盖落入随附的权利要求及其等效范围内的本发明的各种修改和变化。
相关申请的交叉参考本申请要求2005年4月6日申请的韩国专利申请No.10-2005-028404以及2006年4月3日申请的韩国专利申请No.10-2006-0030235的权益,特此通过参考援引上述申请,即如同完整地阐述于此。
权利要求
1.一种液晶面板,包括多条栅极线;多条数据线,其在与栅极线的交叉处限定像素区域;以及像素,其排列在像素区域中,并响应来自相应栅极线、相应数据线以及沿着数据线相邻的先前像素的信号。
2.如权利要求1所述的液晶面板,其中,沿着数据线排列的像素包括电连接至沿着数据线相邻的像素的液晶单元。
3.如权利要求2所述的液晶面板,其中,沿着数据线排列的像素的液晶单元串行连接至参考电压线。
4.如权利要求3所述的液晶面板,其中,串行电路的液晶单元交替被相对于前一个液晶单元所充的电压具有正极性和负极性的像素电压充电。
5.如权利要求2所述的液晶面板,其中,每个液晶单元包括第一像素电极图案,其连接至前一个液晶单元;以及第二像素电极图案,其连接至下一个液晶单元。
6.如权利要求5所述的液晶面板,其中,第一和第二像素电极图案均为梳形。
7.如权利要求6所述的液晶面板,其中,梳形的第一和第二像素电极图案交替排列。
8.一种液晶面板,包括多条栅极线;多条数据线,其在与栅极线的交叉处限定像素区域;液晶单元,其排列在像素区域中,并沿着数据线串行连接;以及控制开关元件,其排列在像素区域中,并连接于栅极线、数据线和液晶单元之间。
9.如权利要求8所述的液晶面板,其中,液晶单元交替被相对于前一个液晶单元所充的电压具有正极性或负极性的像素电压充电。
10.如权利要求8所述的液晶面板,其中,每个液晶单元包括第一像素电极图案,其连接至前一个液晶单元;以及第二像素电极图案,其连接至下一个液晶单元。
11.如权利要求10所述的液晶面板,其中,第一和第二像素电极图案均为梳形。
12.如权利要求11所述的液晶面板,其中,梳形的第一和第二像素电极图案交替排列。
13.一种液晶显示器,包括栅极驱动器,其按顺序驱动排列在液晶面板上的栅极线;以及数据驱动器,其在下一条栅极线被驱动时将第二像素电压信号提供到液晶面板的数据线,该第二像素电压信号是基于作为参考电压的相邻栅极线中的前一条栅极线被驱动时的第一像素电压信号。
14.如权利要求13所述的液晶显示器,其中,与第一像素电压信号相比,第二像素电压信号具有相应于像素数据逻辑值的不同电压。
15.如权利要求13所述的液晶显示器,其中,第二像素电压信号交替地高于或低于第一像素电压信号。
16.一种液晶显示器的驱动方法,包括按顺序驱动排列在液晶面板上的栅极线;将相邻线中的前一条栅极线的第一像素电压信号提供到排列在液晶面板上的数据线;以及在下一条栅极线被驱动时将第二像素电压信号提供到数据线,该第二像素电压是基于作为参考电压的第一像素电压。
17.如权利要求16所述的驱动方法,其中,与第一像素电压信号相比,第二像素电压信号具有相应于像素数据逻辑值的不同电压。
18.如权利要求16所述的驱动方法,其中,第二像素电压信号交替地高于或低于第一像素电压信号。
全文摘要
本发明揭示一种将驱动能耗最小化的液晶面板。该液晶面板包括限定像素区域的多条栅极线以及多条数据线。像素排列在像素区域中,并响应于来自相应栅极线、相应数据线以及沿数据线相邻的先前像素的信号。因此,由于提供到数据线的像素电压信号的摆宽减小,所以能够减小驱动能耗,并且能够抑制冲击型噪声。
文档编号G02F1/13GK1848231SQ20061007372
公开日2006年10月18日 申请日期2006年4月6日 优先权日2005年4月6日
发明者尹在京 申请人:Lg.菲利浦Lcd株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1