显示面板及其应用的显示装置与控制信号的驱动方法

文档序号:2727138阅读:162来源:国知局
专利名称:显示面板及其应用的显示装置与控制信号的驱动方法
技术领域
本发明涉及一种显示装置,特别是涉及一种改善水平扫描线充电时间不 足与降低功率消耗的显示面板及其应用的显示装置。
背景技术
薄膜晶体管液晶显示器(thin film transistor liquid crystal display, 简称为 TFT LCD)由于液晶本身的物理现象在动画表现的反应速度上较传统映像管 慢。为了改善动态残留影像(motion blur),业界运用脉冲式显示(Impulse Type Display)纟支术,以插入黑画面(black insertion)方式来减少画面残影的效果,来 模拟与传统映像管相似原理的解决方法之外,并且提高画面更新率(frame rate or refresh rate)来缩短(视觉)积分时间,达到降低模糊边缘(blur edge)的目 的;另外,当业界开始普遍使用双倍画面更新率(120Hz)的趋势下,现行的 结构将衍生一些问题,例如每一列水平线的时间长度将减半,尤其在高分辨 率的条件下,将面临充电时间不足问题;并且还有在双倍画面更新率的条件 下,为兼顾显示面板的最佳化驱动,而采用了点反转(或是2V1H)驱动方式, 源极驱动器的输出正负极双态触变率(togglemte)将会变成原来的两倍,系统 的总功率消耗将成倍数成长,同时衍生出热问题,将会直接影响系统的可靠 度。目前普遍采用的高分辨率的显示装置系统结构如图1所示,显示装置 100的显示面板101区分为上下区块,分别由两侧的4册极驱动器,来独立控 制水平扫描线的致能,且分成上下区块同步扫描,因为每一列水平扫描线的 时间(11_ 6110(1)= 1/(画面更新率"K平扫描线次数(Vjoat1)),在高分辨率应用 中画面更新率为两倍。若面板没有区分为上下区块,则水平线的时间将变成 原来的一半,且原来已经是达到极限的充电时间会变得更不足。所以如图1 的每一区块的水平扫描线次数为原来的一半,因此水平扫描线的时间可以保 持原来的长度。其中显示面板101画面反转的驱动方法,参考图2的显示面 板结构图所示,M列扫描线A1 AM,其中M为正整数,上下独立区块同步扫描时,每一行数据线都需要做频繁的极性转换。请再参照图3,图3示出 了为显示面板的数据映像图,当同步扫描时,其上区块扫描线Al及下区块 扫描线AM/2+l在第一次同时被驱动,两区块扫描线依序由上到下被驱动, 一直做到上区块扫描线AM/2及下区块扫描线AM在最后一次同时被驱动。 此种系统结构会面临上下区块接合处,有画面不均的现象。且源极驱动器输 出正负极驱动极性会有变换次数提高的问题。而且此方式必须先将一个区块 (上区块)的数据放进内存(frame buffer),至少需存放一半画面的数据,所以 也提高了系统的成本。发明内容本发明提供一种显示面板,满足高画面更新率操作时,能同时兼顾每一 列水平扫描线的充电时间及降低功率消耗,且显示面板可以产生点反转的显 示效果。本发明还提供一种显示装置,其显示面板具有点反转画质的显示效果, 而且满足高画面更新率操作时,能同时兼顾每一列水平扫描线的充电时间及 降低功率消耗。本发明还提供一种显示面板,满足高画面更新率操作时,能同时兼顾每 一列水平扫描线的充电时间及降低功率消耗,且面板可以产生2 line反转 (2V1H)的显示效果。本发明还提供一种显示装置,其显示面板具有2V1H画质的显示效果, 而且满足高画面更新率操作时,能同时兼顾每一列水平扫描线的充电时间及 降低功率消耗。为实现上述及其它目的,本发明提出一种显示面板,适用于一平面显示 装置,包括M列扫描线、N行数据线及N^N个像素,其中M、 N为正整数。 每一行数据线包括一第一子数据线及一第二子数据线,M*N个像素排成一 矩阵,令i、 j为整数,且l^i^M,且1SJ^N,则位置为第i列及第j行的 像素表示为P(i, j),第j行的第一子数据线耦接至像素P(i, j),第j行的第二 子数据线耦接至像素P(i+1, j)。从另一观点来看,本发明还提出一种显示装置,包括时序控制器、栅极 驱动器、第一源极驱动器、第二源极驱动器及显示面板。栅极驱动器、第一 源极驱动器及第二源极驱动器都耦接至时序控制器。显示面板耦接于源极驱动器与栅极驱动器之间,显示面板包括M列扫描线、N行数据线及NPN个 像素,其中M、 N为正整数。M列扫描线由栅极驱动器所驱动。N行数据线, 其每一行数据线包括一第 一子数据线及一第二子数据线,而每一行的第 一子 数据线由第一源极驱动器所驱动,每一行的第二子数据线由第二源极驱动器 所驱动。N^N个像素排成一矩阵,位置为第i列及第j行的像素表示为P(i,j), 其中i、 j为整数,且l^i^M,且l^j^N,而第j行的第一子数据线耦接 至像素P(i,j),第j行的第二子数据线耦接至像素P(i+l,j)。时序控制器控制 栅极驱动器、第一源极驱动器及第二源极驱动器,使得当耦接至像素P(i, j) 的扫描线致能时,耦接至像素P(i+l, j)的扫描线亦致能,并由第一源极驱动器将数据驱动至第j行的第一子数据线,第二源极驱动器将数据驱动至第j 行的第二子数据线。本发明还提出一种显示面板,适用于一平面显示装置,包括M列扫描 线、N行数据线、以及N^N个像素,其中M、 N为正整数。N行数据线, 每一行数据线包括一第一子数据线及一第二子数据线。M*N个像素排成一 矩阵,位置为第i列及第j行的像素表示为P(i,j),其中i、j为整数,且l^i^M, 且l^j^N,而第j行的第一子数据线耦接至像素P(i,j)及像素P(i+3,j),第 j行的第二子数据线耦接至像素P(i+1, j)及像素P(i+2, j)。本发明还提出一种显示装置,包括时序控制器、栅极驱动器、第一源极 驱动器、第二源极驱动器及显示面板。栅极驱动器、第一源极驱动器及第二 源极驱动器都耦接至时序控制器。显示面板耦接于源极驱动器与栅极驱动器 之间,显示面板包括M列扫描线、N行数据线及N^N个像素,其中M、 N 为正整数。M列扫描线由栅极驱动器所驱动。N行数据线,其每一行数据线 包括一第一子数据线及一第二子数据线,而每一行的第一子数据线由第一源 极驱动器所驱动,每一行的第二子数据线由第二源极驱动器所驱动。M*N 个像素排成一矩阵,位置为第i列及第j行的像素表示为P(i, j),其中i、 j 为整数,且l^i^M,且1司^N,而第j行的第一子数据线耦接至像素P(i, j)及像素P(i+3,j),第j行的第二子数据线耦接至像素P(i+l,j)及像素P(i+2, j)。时序控制器控制栅极驱动器、第一源极驱动器及第二源极驱动器,使得 当耦接至像素P(i, j)的扫描线致能时,耦接至像素P(i+1, j)的扫描线亦致能, 由第一源极驱动器将像素P(i, j)的数据驱动至第j行的第一子数据线,第二 源极驱动器将像素P(i+1, j)的数据驱动至第j行的第二子数据线,当耦接至像素P(i+2,j)的扫描线致能时,耦接至像素P(i+3,j)的扫描线亦致能,由第一 源极驱动器将像素P(i+3, j)的数据驱动至第j行的第一子数据线,第二源极 驱动器将像素P(i+2, j)的数据驱动至第j行的第二子数据线。本发明的显示面板,其每一行数据线采用两条子数据线且子数据线交错 耦接这行上的像素的结构,子数据线以栏反转方式驱动时却会产生点反转画 质或21ine反转(2V1H)的显示效果,且有足够的水平扫描线的充电时间。 又此结构传输数据时,不需用到大容量内存来预先储存半个画面数据方式, 而减少成本。并且同一画面上每一条子数据线,只有一个驱动极性,不用频 繁做极性双态转换,因此减少功率消耗。为使本发明的上述和其它目的、特征和优点能更明显易懂,下文特举本 发明的较佳实施例,并结合附图详细说明如下。


图1为现有的显示装置系统结构图。图2为现有显示面板结构图。图3为现有显示面板的数据映像图。图4为本发明一实施例的显示装置系统结构图。图5为图4的显示面板的数据线路径结构图。图6为图4的显示面板的设计原理图。图7为图4的显示面板的数据映^象图。图8为图4的栅极驱动器时序图。图9为另一实施例的显示面板的数据线路径结构图。图IO为图9的设计原理图。图11为图9的数据映像图。附图符号说明100、 400:显示装置101、 404、卯0:显示面板 401、 402:源极驱动器 403:栅极驱动器405:时序控制器A1 AM、 AM/2、 AM/2+1 、 AM-1、 Ai、 Ai+1、 Ai+2、 Ai+3:扫描线CPV:栅极时钟信号D1 DN:第二子数据线P(l, 1) P(M,N):像素Sl Sn:源极驱动器的时钟STV:栅极起始脉冲信号U1 UN:第一子数据线具体实施方式
请参照图4,图4示出了本发明一实施例的显示装置系统结构图。显示 装置400包括时序控制器405、源极驱动器401、 402、栅极驱动器403及显 示面板404。栅极驱动器403耦接至时序控制器405。源极驱动器401、 402 耦接至时序控制器405。显示面板404耦接于源极驱动器401、 402与栅极驱 动器403之间。时序控制器405控制栅极驱动器403、源极驱动器401及402。为详细说明显示面板404的构造,请再参照图5,图5为显示面板404 的数据线路径结构图。显示面板.404包括M列的扫描线Al ~ AM、 N行的 数据线及NT^N个像素,其中M、 N为正整数。N行的数据线包括N行第一 子数据线U1 UN及N行第二子数据线D1 DN,每一行的第一子数据线由 源极驱动器401所驱动,每一行的第二子数据线由源极驱动器402所驱动。 请图5与图6—起参照,图6示出了显示面板404的设计原理,因为N^N 个像素排成一矩阵,假设位置为第i列及第j行的像素表示为P(i,j),其中i、 j为整数,且1^i^M,且1司^N,则第j行的第一子数据线耦接至像素P(i, j),第j行的第二子数据线耦接至像素P(i+l, j)。当耦接至像素P(i, j)的扫描 线Ai致能时,耦接至像素P(i+1, j)的扫描线Ai+1亦致能,由源极驱动器 401(图4)将数据驱动至第j行的第一子数据线,源极驱动器402(图4)将数据 驱动至第j行的第二子数据线。也就是说扫描线Ai致能时,扫描线Ai+l亦 于一栅极时钟内致能,且时序控制器405(图4)控制源极驱动器401同时将数 据驱动至N行数据线的第一子数据线U1 UN,及控制源极驱动器402同时 将数据驱动至N行数据线的第二子数据线D1 DN,其中第j行的第一子数 据线传送数据给像素P(i, j),且第j行第二子数据线传送数据给像素P(i+1, j)。请继续参照图5与图6的图示,进一步来说明驱动方法,假设第一、第 二子数据线U1 UN及D1 DN的驱动极性,+表示正极性驱动,-表示负极性驱动。在同一画面时,第一子数据线Ul、 U3、 U5.....UN-3、 UN-1与第二子数据线D2、 D4、 D6...、 DN-2、 DN为正极性驱动,第一子数据线 U2、 U4、 U6、…、UN-2、 UN与第二子数据线Dl、 D3、 D5…、DN-3、 DN-1 为负极性驱动,并且在不同列扫描线致能时,第一、第二子数据线的电压极 性不用反转。在进入下一个画面时,第一、第二子数据线的电压极性才来反转,也就是第一子数据线U1、 U3、 U5..... UN-3、 UN-1与第二子数据线D2、 D4、 D6…、DN-2、 DN为负极性驱动,第一子数据线U2、 U4、 U6、…、 UN-2、 UN与第二子数据线D1、 D3、 D5...、 DN-3、 DN-1为正极性驱动。 可以看出,在同一个画面中,无论水平或垂直方向,相邻的像素都有相反的 驱动极性,而且同一个像素到了下一个画面,其驱动极性也会反转。显示面 板404其每一行数据线具有两条子数据线且交错耦接这行上的像素的结构与 驱动方式,当源极驱动器使用栏反转(column inversion)却可以使显示面板404 达到点反转的最佳显示画质效果。还有因为不用在进入下一列扫描线,要做 数据线电压极性反转,而减少跨压次数,所以功率消耗较小。图7示出了显示面板404的数据映像图。当扫描线A1致能时,扫描线 A2亦于一栅极时钟内致能,且时序控制器405(图4)控制源极驱动器401(图4)依序读取数据U1 U3 (时钟Sl ) 、 U4 U6 (时钟S2 ).....UN-2 UN(时钟Sn),并同时将数据驱动至N行数据线的第一子数据线,及控制源极驱动 器402(图4)依序读取数据D1 D3 (时钟Sl) 、 D4 D6 (时钟S2 )、…、 DN-2 DN(时钟Sn),并同时将数据驱动至N行数据线的第二子数据线。同 理当扫描线AM-1致能时,扫描线AM亦于一栅极时钟内致能,数据映像情 形如图上所示。图8示出了栅极驱动器403的时序图。当显示装置400(图4)的时序控制 器405发出栅极起始脉冲信号STV来致能栅极驱动器403之后,栅极驱动 器403配合其栅极时钟信号CPV发出M列扫描信号,以致能M列扫描线 A1 AM,而扫描信号共被分成M/2次发出,每次发出致能相邻两列扫描线 的扫描信号,如图所示扫描信号依序同时致能扫描线Al ~A2、同时致能扫描线A3 A4.....同时致能扫描线AM-1 AM。又因为每一列水平扫描线的时间=1/(画面更新率*水平扫描线次数),在高分辨率应用中画面更新率为两倍,水平扫描线次数为原来的一半,所以水平扫描线的时间可以保持原来 的长度。从图4 ~图8的说明可以知道本发明实施例的显示面板403的驱动方法, 包括下列步骤步骤l,请参照图8的时序图,当栅极起始脉沖信号STV致 能后,发出M列扫描信号,以致能M列扫描线A1 AM,而扫描信号共被 分成M/2次发出,每次发出致能相邻两列扫描线的扫描信号;以及步骤2, 请参照图7的数据映像图,当扫描线Ai、 Ai+1(如图7的Al与A2或则是 AM-1与AM)致能时,将数据驱动至N行数据线,第y行的第一子数据线传 送数据给像素P(i, y),且第y行第二子数据线传送数据给像素P(i+1, y),而 y是从l依序递增到N, y为正整数。本发明另一实施例使用如图4的显示装置系统结构图,但是其中的显示 面板具有不同的数据线路径结构,且源极驱动器驱动数据的顺序也略有不 同。为详细说明此实施例中显示面板的构造,请再参照图9,图9为显示面 板的数据线路径结构图。显示面板900包括M列的扫描线Al ~ AM、 N行 的数据线及N^N个像素,其中M、 N为正整数。N行的数据线包括N行第 一子数据线U1 UN及N行第二子数据线D1 DN,每一行的第一子数据线 由源极驱动器401所驱动,每一行的第二子数据线由源极驱动器402所驱动。 请图9与图IO—起参照,图10示出了显示面板的设计原理,IS^N个像素 排成一矩阵,假设位置为第i列及第j行的像素表示为P(i, j),其中i、 j为整 数,且lSi^M,且lSj^N,则第j行的第一子数据线耦接至像素P(i, j) 及像素P(i+3, j),第j行的第二子数据线耦接至像素P(i+1, j)及像素P(i+2, j)。 假若当耦接至像素P(i, j)的扫描线Ai致能时,耦接至像素P(i+1, j)的扫描线 Ai+1亦于一栅极时钟内致能,由源极驱动器401(图4)将像素P(i,j)的数据驱 动至第j行的第一子数据线,源极驱动器402(图4)将像素P(i+1, j)的数据驱 动至第j行的第二子数据线。假若当耦接至像素P(i+2, j)的扫描线Ai+2致能 时,耦接至像素P(i+3,j)的扫描线Ai+3亦于一栅极时钟内致能,由源极驱动 器401将像素P(i+3, j)的数据驱动至第j行的第一子数据线,源极驱动器402 将像素P(i+2, j)的数据驱动至第j行的第二子数据线。也就是说,假若当扫 描线Ai致能时,扫描线Ai+l亦于一栅极时钟内致能,且时序控制器405(图 4)控制源极驱动器401同时将数据驱动至N行数据线的第一子数据线 U1 UN,及控制源极驱动器40:2同时将数据驱动至N行数据线的第二子数据线D1 DN,其中第j行的第一子数据线传送数据给像素P(i, j),且第j行 第二子数据线传送数据给像素P(i+l,j)。假若当扫描线Ai+2致能时,扫描线 Ai+3亦于一栅极时钟内致能,且时序控制器405控制源极驱动器401同时 将数据驱动至N行数据线的第一子数据线U1 UN,及控制源极驱动器402 同时将数据驱动至N行数据线的第二子数据线D1 DN,其中第j行的第一 子数据线传送数据给像素P(i+3, j),且第j行第二子数据线传送数据给像素 P(i+2,j)。请继续再参照图9与图IO的图示,进一步来说明驱动方法。假设第一、 第二子数据线U1 UN及D1 DN的驱动极性,+表示正极性驱动,-表示负极性驱动。在同一画面时,第一子数据线U1、 U3、 U5.....UN-3、 UN-1与第二子数据线D2、 D4、 D6…、DN-2、 DN为正极性驱动,第一子数据线U2、 U4、 U6.....UN-2、 UN与第二子数据线D1、 D3、 D5…、DN-3、 DN-1为负极性驱动,并且在不同列扫描线致能时,第一、第二子数据线的电压极 性不用反转。在进入下一个画面时,第一、第二子数据线的电压极性才来反转,也就是第一子数据线U1、 U3、 U5.....UN-3、 UN-1与第二子数据线D2、 D4、 D6...、 DN-2、 DN为负极性驱动,第一子数据线U2、 U4、 U6.....UN-2、 UN与第二子数据线D1、 D3、 D5…、DN-3、 DN-1为正极性驱动。 可以看出,在同一个画面中,从水平方向,相邻行的像素都有相反的驱动极 性,从垂直方向,相邻两列的像素都有相反的驱动极性,而且同一个像素到 了下一个画面,其驱动极性也会反转。显示面板900其每一行数据线具有两 条子数据线且子数据线交错耦接这行上的像素的结构与驱动方式,当源极驱 动器使用栏反转(column inversion)却可以使显示面板900达到2 line反转 (2V1H)的显示效果,还有因为不用在进入下一列扫描线要做数据线电压 极性反转而减少跨压次数,所以功率消耗较d 、。图11示出了显示面板900的数据映像图。当扫描线Ai致能时,扫描线 Ai+1亦于一栅极时钟内致能,且时序控制器405(图4)控制源极驱动器401(图4)依序读取数据U1 U3 (时钟Sl ) 、 U4 U6 (时钟S2 ).....UN-2 UN(时钟Sn),并同时将数据驱动至N行数据线的第一子数据线,及控制源极驱动器402(图4)依序读取数据D1 D3 (时钟Sl ) 、 D4 D6 (时钟S2 ).....DN-2 DN(时钟Sn),并同时将数据驱动至N行数据线的第二子数据线。同 理当扫描线Ai+2致能时,扫描线Ai+3亦于一栅极时钟内致能,数据映像情形如图上所示。从图9~图11的说明可以知道本发明实施例的显示面板900的驱动方 法,包括下列步骤步骤l,请参照图8的时序图,假设当栅极起始脉冲信 号STV致能后,发出M列扫描信号,以致能M列扫描线A1 AM,而扫描 信号共被分成M/2次发出,每次发出致能相邻两列扫描线的扫描信号;以及 步骤2,请参照图11的数据映像图,当扫描线Ai、 Ai+1致能时,将数据驱 动至N行数据线,第y行的第一子数据线传送数据给像素P(i, y),且第y行 第二子数据线传送数据给像素P(i+l,y),当扫描线Ai+2、 Ai+3致能时,第y 行第二子数据线传送数据给像素p(i+2, y),且第y行的第一子数据线传送数 据给像素P(i+3,y),而y是从l依序递增到N, y为正整数。由上述本发明实施例的说明可知,显示面板其每一行数据线具有两条子 数据线,且子数据线交错耦接这行上的像素的结构,配合每次相邻两列扫描 线致能与数据线以栏反转驱动方式,却会产生点反转画质或2 line反转 (2V1H)的显示效果,并使得每一列水平扫描线有足够的充电时间。又此 结构的传输数据时,不需用到大容量的内存来储存半个画面数据,而且在同 一个画面中因每一条子数据线的电压极性不用反转,每一条子数据线只有一 个驱动极性不用频繁双态转换。所以本发明可以提高画面品质,且大幅减少 跨压次数,减少系统功率消耗。虽然本发明已以较佳实施例披露如上,然其并非用以限定本发明,本领 域的技术人员在不脱离本发明的精神和范围的前提下可作若干的更动与润 饰,因此本发明的保护范围以本发明的权利要求为准。
权利要求
1. 一种显示面板,包括M列扫描线,其中M为正整数;N行数据线,其中N为正整数,且每一行数据线包括一第一子数据线及一第二子数据线;以及M*N个像素,排成一矩阵,位置为第i列及第j行的像素表示为P(i,j),其中i、j为整数,且1≤i≤M,且1≤j≤N,而第j行的第一子数据线耦接至像素P(i,j),第j行的第二子数据线耦接至像素P(i+1,j)。
2. 如权利要求1所述的显示面板,其耦接至一栅极驱动器、 一第一源极 驱动器、及一第二源极驱动器,其中,所述扫描线由该栅极驱动器所驱动, 每一行的第一子数据线由该第一源极驱动器所驱动,每一行的第二子数据线 由该第二源极驱动器所驱动,当耦接至像素P(i, j)的扫描线致能时,耦接至像素P(i+1, j)的扫描线于一栅极时钟内亦致能,由该第一源极驱动器将数据 驱动至第j行的该第一子数据线,该第二源极驱动器将数据驱动至第j行的 该第二子数据线。
3. —种显示装置,包括 一时序控制器;一栅极驱动器,耦接至该时序控制器; 一第一源极驱动器,耦接至该时序控制器; 一第二源极驱动器,耦接至该时序控制器;以及一显示面板,耦接于该源极驱动器与该栅极驱动器之间,该显示面板包括M列扫描线,由该栅极驱动器所驱动,其中M为正整数; N行数据线,每一行数据线包括一第一子数据线及一第二子数据线,其中N为正整数,每一行的第一子数据线由该第一源极驱动器所驱动,每一行的第二子数据线由该第二源极驱动器所驱动;以及M*N个像素,排成一矩阵,位置为第i列及第j行的像素表示为P(i, j),其中i、 j为整数,且l^i^M,且1司当N,而第j行的第一子数据线耦接至像素P(i, j),第j行的第二子数据线耦接至像素P(i+1, j),其中,该时序控制器控制该栅极驱动器、该第一源极驱动器及该第二源 极驱动器,使得当耦接至像素P(i, j)的扫描线致能时,耦接至像素P(i+1, j) 的扫描线于一栅极时钟内亦致能,由该第一源极驱动器将数据驱动至第j行 的该第一子数据线,该第二源极驱动器将数据驱动至第j行的该第二子数据 线。
4. 如权利要求3所述的显示装置,其中当一栅极起始脉冲信号致能后, 该栅极驱动器发出M列扫描信号,以致能M列扫描线,而所述扫描信号共 被分成M/2次发出,每次发出致能相邻两列扫描线的扫描信号。
5. 如权利要求4所述的显示装置,其中,当第i列、第i+l列扫描线致 能时,第y行的第一子数据线传送数据给像素P(i,y),且第y行第二子数据 线传送数据给像素P(i+l,y),而y是从l依序递增到N, y为正整数。
6. —种显示装置,包括 一时序控制器;一栅极驱动器,耦接至该时序控制器; 一第一源极驱动器,耦接至该时序控制器; 一第二源极驱动器,耦接至该时序控制器;以及一显示面板,耦接于该源极驱动器与该栅极驱动器之间,该显示面板包括M列扫描线,由该栅极驱动器所驱动,其中M为正整数; N行数据线,每一行数据线包括一第一子数据线及一第二子数据线,其中N为正整数,每一行的第一子数据线由该第一源极驱动器所驱动,每一行的第二子数据线由该第二源极驱动器所驱动;以及N^N个像素,排成一矩阵,位置为第i列及第j行的像素表示为P(i,j), 其中i、 j为整数,且lSi^M,且l^j刍N,而第j行的第一子数据线及第i 列扫描线耦接至像素P(i, j),第j行的第二子数据线及第i+l列扫描线耦接至 像素P(i+l,j),其中,该时序控制器控制该栅极驱动器使得第i列扫描线致动时,第i+l 列扫描线亦致动,且该时序控制器控制该第 一源极驱动器同时将数据驱动至 所述数据线的第一子数据线及控制该第二源极驱动器同时将数据驱动至所 述数据线的第二子数据线。
7. 如权利要求6所述的显示装置,其中当一栅极起始脉冲信号致能后, 该栅极驱动器发出M列扫描信号,以致能M列扫描线,而所述扫描信号共 被分成M/2次发出,每次发出致能相邻两列扫描线的扫描信号。
8. —种控制信号的驱动方法,适用于一显示面板,该显示面板包括M列 扫描线、N行数据线、及N^N个像素,每一行数据线包括一第一子数据线 及一第二子数据线,所有像素排成一矩阵,位置为第i列及第j行的像素表 示为P(i, j),而第j行的第一子数据线耦接至像素P(i, j),第j行的第二子数 据线耦接至像素P(i+l,j),其中M、N、i、j为正整数,且1^i^M,且1司^N, 该控制信号的驱动方法包括下列步骤当一栅极起始脉冲信号致能后,发出M列扫描信号,以致能M列扫描 线,而所述扫描信号共被分成M/2次发出,每次发出致能相邻两列扫描线的 扫描信号;以及当第i列、第i+l列扫描线致能时,第y行的第一子数据线传送数据给 像素P(i, y),且第y行第二子数据线传送数据给像素P(i+l, y),而y是从1 依序递增到N, y为正整数。
9. 一种显示面板,包括M列扫描线,其中M为正整数;N行数据线,其中N为正整数,且每一行数据线包括一第一子数据线及 一第二子数据线;以及M*N个像素,排成一矩阵,位置为第i列及第j行的像素表示为P(i, j), 其中i、 j为整数,且l^iSM,且l^j^N,而第j行的第一子数据线耦接 至像素P(i, j)及像素P(i+3, j),第j行的第二子数据线耦接至像素P(i+1, j)及 像素P(i+2,j)。
10. 如权利要求9所述的显示面板,其耦接至一栅极驱动器、 一第一源极 驱动器、及一第二源极驱动器,其中,所述扫描线由该栅极驱动器所驱动, 每一行的第 一子数据线由该第一源极驱动器所驱动,每一行的第二子数据线 由该第二源极驱动器所驱动,当耦接至像素P(i, j)的扫描线致能时,耦接至像素P(i+1, j)的扫描线于一栅极时钟内亦致能,由该第一源极驱动器将像素 P(i, j)的数据驱动至第j行的该第一子数据线,该第二源极驱动器将像素P(i+L j)的数据驱动至第j行的该第二子数据线,当耦接至像素P(i+2, j)的扫描线致 能时,耦接至像素P(i+3, j)的扫描线于一栅极时钟内亦致能,由该第一源极驱动器将像素P(i+3, j)的数据驱动至第j行的该第一子数据线,该第二源极 驱动器将像素P(i+2, j)的数据驱动至第j行的该第二子数据线。
11. 一种显示装置,包括 一时序控制器;一栅极驱动器,耦接至该时序控制器; 一第一源极驱动器,耦接至该时序控制器; 一第二源极驱动器,耦接至该时序控制器;以及一显示面板,耦接于该源极驱动器与该栅极驱动器之间,该显示面板包括M列扫描线,由该栅极驱动器所驱动,其中M为正整数; N行数据线,每一行数据线包括一第一子数据线及一第二子数据线,其中N为正整数,每一行的第一子数据线由该第一源极驱动器所驱动,每一行的第二子数据线由该第二源极驱动器所驱动;以及M*N个像素,排成一矩阵,位置为第i列及第j行的像素表示为P(i, j), 其中i、 j为整数,且l^i^M,且l^j^N,而第j行的第一子数据线耦接 至像素P(i,j)及像素P(i+3,j),第j行的第二子数据线耦接至像素P(i+l,j)及 像素P(i+2,j),其中,该时序控制器控制该栅极驱动器、该第一源极驱动器 及该第二源极驱动器,使得当耦接至像素P(i, j)的扫描线致能时,耦接至像 素P(i+1, j)的扫描线亦致能,由该第一源极驱动器将像素P(i, j)的数据驱动至 第j行的该第一子数据线,该第二源极驱动器将像素P(i+1, j)的数据驱动至 第j行的该第二子数据线,当耦接至像素P(i+2, j)的扫描线致能时,耦接至 像素P(i+3, j)的扫描线亦致能,由该第一源极驱动器将像素P(i+3, j)的数据驱 动至第j行的该第一子数据线,该第二源极驱动器将像素P(i+2, j)的数据驱 动至第j行的该第二子数据线。
12. 如权利要求11所述的显示装置,其中当一栅极起始脉冲信号致能后, 该栅极驱动器发出M列扫描信号,以致能M列扫描线,而所述扫描信号共 被分成M/2次发出,每次发出致能相邻两列扫描线的扫描信号。
13. 如权利要求12所述的显示装置,其中,当第i列、第i+l列扫描线 致能时,第y行的第一子数据线传送数据给像素P(i, y),且第y行第二子数 据线传送数据给像素P(i+1, y),当第i+2列、第i+3列扫描线致能时,第y行的第一子数据线传送数据给像素P(i+3, y),且第y行第二子数据线传送数 据给像素P(i+2,y),而y是从l依序递增到N, y为正整数。
14. 一种显示装置,包括 一时序控制器;一栅极驱动器,耦接至该时序控制器; 一第一源极驱动器,耦接至该时序控制器; 一第二源极驱动器,耦接至该时序控制器;以及一显示面板,耦接于该源极驱动器与该栅极驱动器之间,该显示面板包括M列扫描线,由该栅极驱动器所驱动,其中M为正整数; N行数据线,每一行数据线包括一第一子数据线及一第二子数据线,其中N为正整数,每一行的第一子数据线由该第一源极驱动器所驱动,每一行的第二子数据线由该第二源极驱动器所驱动;以及M*N个像素,排成一矩阵,位置为第i列及第j行的像素表示为P(i, j), 其中i、 j为整数,且l^i^M,且l^j^N,而第j行的第一子数据线及第i 列扫描线耦接至像素P(i, j),第j行的第二子数据线及第i+l列扫描线耦接至 像素P(i+1, j),第j行的第二子数据线及第i+2列扫描线耦接至像素P(i+2, j), 第j行的第一子数据线及第i+3列扫描线耦接至像素P(i+3, j),其中,该时序 控制器控制该栅极驱动器使得当第i列扫描线致动时,第i+l列扫描线于一 栅极时钟内亦致动,当第i+2列扫描线致动时,第i+3列扫描线于一栅极时 钟内亦致动,且该时序控制器控制该第一源极驱动器同时将数据驱动至所述 数据线的第 一 子数据线及控制该第二源极驱动器同时将数据驱动至所述数 据线的第二子数据线。
15. 如权利要求14所述的显示装置,其中当一栅极起始脉冲信号致能后, 该栅极驱动器发出M列扫描信号,以致能M列扫描线,而所述扫描信号共 被分成M/2次发出,每次发出致能相邻两列扫描线的扫描信号。
16. —种控制信号的驱动方法,适用于一显示面板,该显示面板包括M 列扫描线、N行数据线、及1V^N个像素,每一行数据线包括一第一子数据 线及一第二子数据线,所有像素排成一矩阵,位置为第i列及第j行的像素 表示为P(i, j),而第j行的第一子数据线耦接至像素P(i, j)及像素P(i+3, j),第j行的第二子数据线耦接至像素p(i+l,j)及像素P(i+2,j),其中M、 N、 i、 j为正整数,且1^i^M,且1司^N,该控制信号的驱动方法包括下列步骤 当一栅极起始脉冲信号致能后,发出M列扫描信号,以致能M列扫描 线,而所述扫描信号共被分成M/2次发出,每次发出致能相邻两列扫描线的 扫描信号;以及当第i列、第i+l列扫描线致能时,第y行的第一子数据线传送数据给 像素P(i, y),且第y行第二子数据线传送数据给像素P(i+1, y),当第i+2列、 第i+3列扫描线致能时,第y行的第一子数据线传送数据给像素P(i+3, y), 且第y行第二子数据线传送数据给像素P(i+2, y),而y是从1依序递增到N, y为正整数。
全文摘要
一种显示面板及其应用的显示装置与控制信号的驱动方法,此显示面板每一行数据线采用两条子数据线且子数据线交错耦接这行上的像素的结构,当子数据线以栏反转(column inversion)驱动方式却会产生点反转(dotinversion)画质或2line反转(2V1H)的显示效果,且有足够的水平扫描线的充电时间,又传输数据时不需用到大容量内存来预先储存半个画面数据方式而减少成本,并且同一画面上每一条子数据线只有一个驱动极性,不用频繁地做极性转换,因此减少功率消耗。
文档编号G02F1/133GK101226290SQ200710002029
公开日2008年7月23日 申请日期2007年1月15日 优先权日2007年1月15日
发明者白凤霆 申请人:联詠科技股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1