一种脉冲信号测量方法和装置与流程

文档序号:24232467发布日期:2021-03-12 13:01阅读:206来源:国知局
一种脉冲信号测量方法和装置与流程

本发明实施例涉及自动化测试技术领域,尤其涉及一种脉冲信号测量方法和装置。



背景技术:

现有的脉冲信号测量方法主要有两种,一种是对脉冲信号进行ad(模数变化)采样然后进行数字频域处理;另一种是利用频率变换技术,结合参考时钟对脉冲进行计数测量。

但是,上述第一种方法在测试频率高的情况下对ad转换器件的要求较高,导致测量成本高昂,且该方法无法对脉冲信号的占空比进行测量;第二种方法要想达到较高的测量精度,需要结合不同的测试频率进行复杂的控制计算,使得脉冲信号的测试时间较长,且易用性差。



技术实现要素:

本发明提供一种脉冲信号测量方法和装置,解决了现有技术中对脉冲信号进行测试时无法对脉冲信号的占空比进行测量,且测量成本较高、测试时间较长、控制计算较为复杂的技术问题,实现了不仅能够对脉冲信号的频率和占空比同时进行测量,还降低了测量成本、缩短了测试时间、简化了控制计算的技术效果。

本发明实施例提供了一种脉冲信号测量方法,所述方法包括:

采集原始脉冲信号;

将所述原始脉冲信号转换为并行数据;

将所述并行数据重建为待测脉冲信号;

测量所述待测脉冲信号的频率以及占空比。

进一步地,在所述采集原始脉冲信号之前,所述方法还包括:

选通至少一路所述原始脉冲信号的信号通路。

进一步地,所述将所述原始脉冲信号转换为并行数据之后,所述方法还包括:

缓存所述并行数据,并通过缓存的所述并行数据重建所述待测脉冲信号。

进一步地,所述将所述原始脉冲信号转换为并行数据包括:

通过吉比特收发器将所述原始脉冲信号转换为并行数据。

进一步地,所述测量所述待测脉冲信号的频率以及占空比包括:

对所述待测脉冲信号进行脉冲周期计数以及占空比计数,以确定所述待测脉冲信号的所述频率和所述占空比。

本发明实施例还提供了一种脉冲信号测量装置,所述装置包括:

接口电路,用于采集原始脉冲信号;

转换单元,用于将所述原始脉冲信号转换为并行数据;

本地脉冲重建单元,用于将转换得到的所述并行数据重建为待测脉冲信号;

脉冲测量单元,用于测量所述待测脉冲信号的频率以及占空比。

进一步地,在所述接口电路采集所述原始脉冲信号之前,所述装置还包括:

多路脉冲选通电路,用于选通至少一路所述原始脉冲信号的信号通路。

进一步地,所述转换单元将所述原始脉冲信号转换为并行数据之后,所述装置还包括:

数据缓存单元,用于缓存所述并行数据,以使所述本地脉冲重建单元通过缓存的所述并行数据重建所述待测脉冲信号。

进一步地,所述转换单元为吉比特收发器,所述接口电路为吉比特收发器接口电路。

进一步地,所述脉冲测量单元具体用于:

对所述待测脉冲信号进行脉冲周期计数以及占空比计数,以确定所述待测脉冲信号的所述频率和所述占空比。

本发明公开了一种脉冲信号测量方法和装置,方法包括采集原始脉冲信号;将原始脉冲信号转换为并行数据;将并行数据重建为待测脉冲信号;测量待测脉冲信号的频率以及占空比。本发明通过将原始脉冲信号转换为并行数据后再重建为待测脉冲信号,解决了现有技术中对脉冲信号进行测试时无法对脉冲信号的占空比进行测量,且测量成本较高、测试时间较长、控制计算较为复杂的技术问题,实现了不仅能够对脉冲信号的频率和占空比同时进行测量,还降低了测量成本、缩短了测试时间、简化了控制计算的技术效果。

附图说明

图1是本发明实施例提供的一种脉冲信号测量方法的流程图;

图2是本发明实施例提供的另一种脉冲信号测量方法的流程图;

图3是本发明实施例提供的又一种脉冲信号测量方法的流程图;

图4是本发明实施例提供的又一种脉冲信号测量方法的流程图;

图5是本发明实施例提供的又一种脉冲信号测量方法的流程图;

图6是本发明实施例提供的一种脉冲信号测量装置的结构图。

具体实施方式

下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。

需要说明的是,本发明的说明书和权利要求书及附图中的术语“第一”、“第二”等是用于区别不同对象,而不是用于限定特定顺序。本发明下述各个实施例可以单独执行,各个实施例之间也可以相互结合执行,本发明实施例对此不作具体限制。

图1是本发明实施例提供的一种脉冲信号测量方法的流程图。

如图1所示,脉冲信号测量方法包括如下步骤:

步骤s101,采集原始脉冲信号;

具体地,可以通过接口电路对原始脉冲信号进行采集,并将采集到的原始脉冲信号送入与接口电路相连接的后续处理单元中进行处理。

步骤s102,将原始脉冲信号转换为并行数据。

具体地,在接口电路将原始脉冲信号采集到之后,可以通过转换单元将原始脉冲信号转换为高速并行数据,示例性地,转换单元可以为吉比特收发器,相应的接口电路可以为吉比特收发器接口电路。

步骤s103,将并行数据重建为待测脉冲信号。

示例性地,以转换单元为吉比特收发器为例,吉比特收发器可以对高速并行数据进行处理,得到原始脉冲信号的频率与占空比,但使用高速并行数据进行控制计算较为复杂,计算量庞大,影响测试时长,为了减少测试时间,简化测试过程中的控制计算,还需要通过本地脉冲重建单元将高速并行数据重建为串行脉冲信号,即上述待测脉冲信号,通过对重建得到的待测脉冲信号进行测量,能够大量减少测试过程中的控制计算,进而缩短测试时长。

步骤s104,测量待测脉冲信号的频率以及占空比。

可选地,步骤s104,测量待测脉冲信号的频率以及占空比包括:对待测脉冲信号进行脉冲周期计数以及占空比计数,以确定待测脉冲信号的频率和占空比。

具体地,在将高速并行数据重建为待测脉冲信号之后,可以对待测脉冲信号进行脉冲周期计数以及占空比计数,并基于脉冲周期计数结果以及占空比计数结果得到待测脉冲信号的频率以及占空比。

本申请解决了现有技术中对脉冲信号进行测试时无法对脉冲信号的占空比进行测量,且测量成本较高、测试时间较长、控制计算较为复杂的技术问题,实现了不仅能够对脉冲信号的频率和占空比同时进行测量,还降低了测量成本、缩短了测试时间、简化了控制计算的技术效果。

基于上述技术方案,在采集原始脉冲信号之前,脉冲信号测量方法还包括:选通至少一路原始脉冲信号的信号通路。

图2是本发明实施例提供的另一种脉冲信号测量方法的流程图,如图2所示,本实施例提供的脉冲信号测量方法包括如下步骤:

步骤s201,选通至少一路原始脉冲信号的信号通路。

具体地,本申请所提供的脉冲信号测量方法可以同时测量多路原始脉冲信号,因此在采集原始脉冲信号之前,还需要确定需要测量的原始脉冲信号的数量,并将确定出的需要测量的原始脉冲信号的信号通路选通。

步骤s202,采集原始脉冲信号。

步骤s203,将原始脉冲信号转换为并行数据。

步骤s204,将并行数据重建为待测脉冲信号。

步骤s205,测量待测脉冲信号的频率以及占空比。

本申请解决了现有技术中对脉冲信号进行测试时无法对脉冲信号的占空比进行测量,且测量成本较高、测试时间较长、控制计算较为复杂的技术问题,实现了不仅能够对脉冲信号的频率和占空比同时进行测量,还降低了测量成本、缩短了测试时间、简化了控制计算的技术效果。

基于上述技术方案,本实施例对上述实施例中将原始脉冲信号转换为并行数据进行优化。图3是本发明实施例提供的又一种脉冲信号测量方法的流程图,如图3所示,本实施例提供的脉冲信号测量方法的流程图包括如下步骤:

步骤s301,采集原始脉冲信号。

步骤s302,通过吉比特收发器将原始脉冲信号转换为并行数据。

具体地,可以使用吉比特收发器将原始脉冲信号转换为高速并行数据,采用吉比特收发器对原始脉冲信号进行转换,与传统测量方法中使用高速adc(模数转换器)相比,所使用的接口电路更加简单,占用的硬件接口更少,并且不需要大量的初始化配置,使用更便捷。

步骤s303,将并行数据重建为待测脉冲信号。

步骤s304,测量待测脉冲信号的频率以及占空比。

本申请解决了现有技术中对脉冲信号进行测试时无法对脉冲信号的占空比进行测量,且测量成本较高、测试时间较长、控制计算较为复杂的技术问题,实现了不仅能够对脉冲信号的频率和占空比同时进行测量,还降低了测量成本、缩短了测试时间、简化了控制计算的技术效果。

基于上述技术方案,在将原始脉冲信号转换为并行数据之后,脉冲信号测量方法还包括:缓存并行数据,并通过缓存的并行数据重建待测脉冲信号。

图4是本发明实施例提供的又一种脉冲信号测量方法的流程图,如图4所示,本实施例提供的脉冲信号测量方法包括如下步骤:

步骤s401,采集原始脉冲信号。

步骤s402,将原始脉冲信号转换为并行数据。

步骤s403,缓存并行数据,并通过缓存的并行数据重建待测脉冲信号。

具体地,在将原始脉冲信号转换为高速并行数据之后,将其储存在缓存单元中,然后本地脉冲重建单元会利用缓存单元中储存的并行数据重建为串行脉冲信号,即上述待测脉冲信号。

步骤s404,测量待测脉冲信号的频率以及占空比。

本申请解决了现有技术中对脉冲信号进行测试时无法对脉冲信号的占空比进行测量,且测量成本较高、测试时间较长、控制计算较为复杂的技术问题,实现了不仅能够对脉冲信号的频率和占空比同时进行测量,还降低了测量成本、缩短了测试时间、简化了控制计算的技术效果。

下面以一个具体的实施例来对上述脉冲信号测量方法进行介绍。

图5是本发明实施例提供的又一种脉冲信号测量方法的流程图。示例性地,如图5所示,以选通一路原始脉冲信号为例。

步骤s501,选通需要测量的一路原始脉冲信号的信号通路;

步骤s502,吉比特收发器接口电路采集原始脉冲信号;

步骤s503,吉比特收发器会将采集到的原始脉冲信号转换为高速并行数据;

步骤s504,缓存高速并行数据;

步骤s505,本地脉冲重建单元利用缓存的高速并行数据重建为串行脉冲信号,即上述待测脉冲信号;

步骤s56,对重建得到的待测脉冲信号进行脉冲周期计数以及占空比计数,最终基于脉冲周期计数结果和占空比计数结果确定待测脉冲信号的频率和占空比。

本申请解决了现有技术中对脉冲信号进行测试时无法对脉冲信号的占空比进行测量,且测量成本较高、测试时间较长、控制计算较为复杂的技术问题,实现了对脉冲信号的频率和占空比同时进行测量,且测量成本低、测试时间短、控制计算简单的技术效果。

本发明实施例还提供了一种脉冲信号测量装置,该脉冲信号测量装置用于执行本发明上述实施例所提供的脉冲信号测量方法,以下对本发明实施例提供的脉冲信号测量装置做具体介绍。

图6是本发明实施例提供的一种脉冲信号测量装置的结构图,如图6所示,该脉冲信号测量装置主要包括:接口电路61,转换单元62,本地脉冲重建单元63和脉冲测量单元64,其中:

接口电路61,用于采集原始脉冲信号;

转换单元62,用于将原始脉冲信号转换为并行数据;

本地脉冲重建单元63,用于将转换得到的并行数据重建为待测脉冲信号;

脉冲测量单元64,用于测量待测脉冲信号的频率以及占空比。

通过将原始脉冲信号转换为并行数据后再重建为待测脉冲信号,解决了现有技术中对脉冲信号进行测试时无法对脉冲信号的占空比进行测量,且测量成本较高、测试时间较长、控制计算较为复杂的技术问题,实现了对脉冲信号的频率和占空比同时进行测量,且测量成本低、测试时间短、控制计算简单的技术效果

可选地,在接口电路61采集原始脉冲信号之前,脉冲信号测量装置还包括:

多路脉冲选通电路,用于选通至少一路原始脉冲信号的信号通路。

具体地,脉冲信号测量装置可以同时测量多路原始脉冲信号,因此在接口电路61采集原始脉冲信号之前,还需要通过多路脉冲选通电路将需要测量的原始脉冲信号的信号通路选通,选通的信号通路根据需要可以为一路,也可以为多路。

可选地,转换单元62将原始脉冲信号转换为并行数据之后,脉冲信号测量装置还包括:

数据缓存单元,用于缓存并行数据,以使本地脉冲重建单元通过缓存的并行数据重建待测脉冲信号。

具体地,在转换单元62将原始脉冲信号转换为高速并行数据之后,数据缓存单元会储存高速并行数据,然后本地脉冲重建单元63会将数据缓存单元中储存的并行数据重建为串行脉冲信号,即上述待测脉冲信号。

可选地,转换单元62为吉比特收发器,接口电路61为吉比特收发器接口电路。

具体地,转换单元62可以为吉比特收发器,相应的,接口电路61为吉比特收发器接口电路;采用吉比特收发器对原始脉冲信号进行转换,与传统测量方法中使用高速adc(模数转换器)相比,所使用的吉比特收发器接口电路更加简单,占用的硬件接口更少,并且不需要大量的初始化配置,使用更便捷。

可选地,脉冲测量单元64具体用于:对待测脉冲信号进行脉冲周期计数以及占空比计数,以确定待测脉冲信号的频率和占空比。

本发明实施例所提供的装置,其实现原理及产生的技术效果和前述方法实施例相同,为简要描述,装置实施例部分未提及之处,可参考前述方法实施例中相应内容。

本发明实施例提供的脉冲信号测量方法,与上述实施例提供的脉冲信号测量装置具有相同的技术特征,所以也能解决相同的技术问题,达到相同的技术效果。

在本发明实施例的描述中,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本发明中的具体含义。

最后应说明的是,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1