一种欠压锁定电路的制作方法

文档序号:6311718阅读:1182来源:国知局
专利名称:一种欠压锁定电路的制作方法
技术领域
本发明属于电子技术领域,涉及集成电路设计技术,具体涉及一种欠压锁定电路。
背景技术
电源管理类芯片的目地是为应用系统提供稳定可靠的电源供应,任何的供电不稳定的现象都可能对应用系统造成严重影响。尤其在电源管理芯片的启动过程中,最容易出现供电不稳定的现象,原因在于,电源管理芯片启动过程中,外部电源通过芯片输入端对芯片输入端的电容进行充电,使芯片电源稳定上升,当升至其开启电压时芯片开始工作,电源芯片的内部电路或者负载从充电电容抽取电流,可能将芯片的电源电压拉至开启电压以下,导致芯片出现误动作现象。为了保证电源芯片顺利启动并稳定工作,需要欠压锁定电路检测芯片的供电电源,在电源足以驱动芯片稳定工作之前锁定芯片的内部控制信号,使其 不动作。现有的欠压锁定电路一般将采样的芯片电源电压与基准电压通过比较器进行比较来判断是否欠压,此方法的缺点是需要实现基准电路和比较器电路,电路结构复杂,功耗较大。为了简化电路,人们提出了多种结构但大多采用了双极型晶体管,与CMOS工艺的兼容性不佳。

发明内容
本发明提供一种欠压锁定电路,具有电路结构简单、功耗较低、易于集成的特点。本发明的技术方案为一种欠压锁定电路,其电路结构图如图I所示,包括第一电阻R1、第二电阻R2和第一 NMOS管Ml、第二 NMOS管M2、第三NMOS管M3以及反相器INVl。第一电阻Rl和第二电阻R2串联后的一端接芯片内部电源电压VDD,另一端接第一 NMOS管Ml的漏极第一电阻Rl和第二电阻R2的串联点A接第一 NMOS管Ml的栅极;第一 NMOS管Ml的源极接第二 NMOS管M2和第三NMOS管M3的漏极;第二 NMOS管M2的栅极接第一 NMOS管Ml的漏极并接反相器INVl的输入端;第三NMOS管M3的栅极接反相器INVl的输出端,反相器INVl的输出端作为所述欠压锁定电路的输出端;第二 NMOS管M2和第三NMOS管M3的源极接芯片地VSS。本发明的有益效果本发明所述的一种欠压锁定电路具有结构简单、功耗较小,节约芯片面积以及CMOS兼容性好等优点。与现有技术相比,所述欠压锁定电路克服了传统欠压锁定电路中结构复杂、功耗较大,芯片版图面积较大以及与CMOS兼容性差等问题。首先,所述欠压锁定电路利用反相器自身的翻转阈值电压作为参考,不需要基准电路和比较器电路,电路结构简单,采用的器件数目大大减少,有效地减小了电路的功耗和芯片版图面积;其次,由于所述欠压锁定电路中没有采用双极性晶体管,使该电路与CMOS工艺完全兼容;另外,为防止芯片反复开启与关断,所述欠压锁定电路具有滞回特性。


图I是本发明提供的欠压锁定电路结构示意图。图2是本发明提供的欠压锁定电路中CMOS反相器结构图。图3是本发明提供的述欠压锁定电路的工作过程示意图。
具体实施例方式下面结合附图和具体实施例对本发明做进一步的说明。
针对现有的欠压锁定电路所存在的结构复杂、面积较大以及与CMOS兼容性差等问题,本发明提出了一种欠压锁定电路,具体电路结构如图I所示,包括第一电阻R1、第二电阻R2和第一 NMOS管Ml、第二 NMOS管M2、第三NMOS管M3以及反相器INV1。第一电阻Rl和第二电阻R2串联后的一端接芯片内部电源电压VDD,另一端接第一 NMOS管Ml的漏极第一电阻Rl和第二电阻R2的串联点A接第一 NMOS管Ml的栅极;第一 NMOS管Ml的源极接第二 NMOS管M2和第三NMOS管M3的漏极;第二 NMOS管M2的栅极接第一 NMOS管Ml的漏极并接反相器INVl的输入端;第三NMOS管M3的栅极接反相器INVl的输出端,反相器INVl的输出端作为所述欠压锁定电路的输出端;第二 NMOS管M2和第三NMOS管M3的源极接芯片地VSS。上述技术方案中,所述反相器INVl为CMOS反相器,如图2所示,由一个PMOS管MP和一个NMOS管MN构成,PMOS管MP和NMOS管MN共栅、共漏连接,相互连接的栅极作为CMOS反相器的输入端,相互连接的漏极作为CMOS反相器的输出端;PM0S管MP的源极接芯片内部电源电压VDD,NMOS管丽的源极接芯片地VSS。所述第一电阻Rl和第二 R2组成分压和限流电路;NM0S管Ml、M2和反相器INVl组成检测电路,NMOS管M3实现滞回特性。下面分别针对芯片内部电源电压VDD上升过程与下降过程(如图3所示),对所述欠压锁定电路的工作原理进行阐述。I、芯片内部电源电压VDD上升过程首先,设反相器INVl的输入电压由低升高过程中使反相器INVl翻转的电压值为Vs,且设反相器INVl中NMOS管丽和PMOS管MP的沟道长度相等,则Vs = Vdd -Π。- +ν丽(I)
1+是(2)
i MpWpLnK } 其中,Vdd芯片内部电源电压,Vthn和Vthp分别为NMOS管丽和PMOS管MP的阈值电压,%和Up分别为电子和空穴的迁移率,WN,Ln和%,Lp分别为反相器INVl中NMOS管丽和PMOS管MP的沟道宽度和长度。可以明显地看出,通过调节\、Ln和WP、Lp可以调节反相器翻转的电压值Vs。(I)当VDD电压比较低时,第一 NMOS管Ml和第二 NMOS管M2均没有导通,节点A和B的电位相等,即Va=Vb=VDD,反相器INVl输出信号VOUT为低电平,将系统锁定。(2)随着VDD电压升高,Vb跟随VDD上升A、当Vb升至略高于Vthn时,第二 NMOS管M2进入线性工作区,易知此时第一 NMOS管Ml与第二 NMOS管M2上的电流Idi = Id2=Ici非常小,则有Vgsj_VTHN-Va-Vc-Vthn-Vb+10R2-VC-Vthn ^ ItlR2-Vc (3)Vdsi=Vb-Vc ^ Vthn-Vc (4)此时由于Itl非常小,IciR2小于VTHN,所以第一 NMOS管Ml工作在饱和区。B、当Vdd继续上升,Vb同时跟随VDD上升,使得流过第一电阻R1、第二电阻R2、第一 NMOS管Ml和第二 NMOS管M2上的电流Itl逐渐增大,第二 NMOS管M2逐渐进入饱和区,Vb电压会由于I。不断增大而降低,当Vb小于反相器INVl的翻转电压Vs时,反相器INVl输出高电平,解除系统锁定。反相器INVl开始翻转时对应的电源电压VDD的值即是所述欠压锁定电路的上升阈值电压Vthup,因为此时有Vb=Vs,以及第二 NMOS管M2的饱和电流为
I, , IDsan =IMnCox f{VB — V丽)(5)从而,
IVthup — ^Dsaa (及ι + Λ,) — Fs + — /JnCox ^ (J,s - Vrm) (R1 + H2)(6)其中,uN为电子迁移率,Cra为单位面积栅氧化物电容,W2和L2分别为第二 NMOS管M2的沟道宽度和长度,Vthn为NMOS管的阈值电压。由于Vs是关于Vthup的一兀一次函数,公式(6)是关于Vthup的一元二次方程,解得Vthup如下Vmup =\VTHP\ + VTHN+ 2\Vmp\^ + k) Ll+{-^--I(7)
''^CoxW2 {2AIhCoxW2(R1+R2))K)公式(J)可以看出,通过调节以下参数可以实现对上升阈值电压Vthup的设置I)通过调节反相器INVl的尺寸调节系数k,Vthup随着k增大而增大;2)通过调节第二 NMOS管M2的尺寸W2和L2可以调节VTHUP,且Vthup随着W2/L2增大而减小;3)通过调节第一电阻Rl和第二电阻R2同样可以调节VTHUP,且Vthup随着R1+R2增大而减小,但由于该电阻起到限流作用,通过调节此参数来改变Vthup时需要考虑静态功耗问题。C、当VOUT由低电平升为高电平后,第三NMOS管M3导通,并且工作在线性区;随着VDD继续升高,Va电压升高,使得第一 NMOS管Ml进入线性工作区,而第二 NMOS管M2进入亚阈值工作区。2、芯片内部电源电压VDD下降过程设所述欠压锁定电路的下降阈值电压为VTH_。当VDD下降到接近V··时,第一NMOS管Ml和第二 NMOS管M2均工作在饱和区,第三NMOS管M3工作在线性区,则此时有如下关系式=~ MvQv T1 (6 - VTHN) = mr^m η Β(8)
2L1R1 +R2Im = ~Mn^ox 'jHL - Km)(9)
IJVIm — Mn^ox [ \_^i} thdown ~ ^thn )务 c - K.2]HO)
权利要求
1.一种欠压锁定电路,包括第一电阻(R1)、第二电阻(R2)和第一 NMOS管(Ml)、第二NMOS管(M2)、第三NMOS管(M3)以及反相器(INVl);第一电阻(Rl)和第二电阻(R2)串联后的一端接芯片内部电源电压(VDD),另一端接第一 NMOS管(Ml)的漏极第一电阻(Rl)和第二电阻(R2)的串联点(A)接第一 NMOS管(Ml)的栅极;第一 NMOS管(Ml)的源极接第二NMOS管(M2)和第三NMOS管(M3)的漏极;第二 NMOS管(M2)的栅极接第一 NMOS管(Ml)的漏极并接反相器(INVl)的输入端;第三NMOS管(M3)的栅极接反相器(INVl)的输出端,反相器(INVl)的输出端作为所述欠压锁定电路的输出端;第二 NMOS管(M2)和第三NMOS管(M3)的源极接芯片地(VSS)。
2.根据权利要求I所述的欠压锁定电路,其特征在于,所述反相器(INVl)为CMOS反相器,由一个PMOS管(MP)和一个NMOS管(MN)构成,PMOS管(MP)和NMOS管(MN)共栅、共漏连接,相互连接的栅极作为CMOS反相器的输入端,相互连接的漏极作为CMOS反相器的输出端;PM0S管(MP)的源极接芯片内部电源电压(VDD),NMOS管(MN)的源极接芯片地(VSS)。
全文摘要
一种欠压锁定电路,属于电子技术领域。包括第一电阻(R1)、第二电阻(R2)和第一NMOS管(M1)、第二NMOS管(M2)、第三NMOS管(M3)以及反相器(INV1);R1和R2串联后的一端接芯片内部电源电压,另一端接M1的漏极,R1和R2的串联点接M1的栅极;M1的源极接M2和M3的漏极;M2的栅极接M1的漏极并接INV1的输入端;M3的栅极接INV1的输出端,INV1的输出端作为所述欠压锁定电路的输出端;M2和M3的源极接芯片地。本发明具有结构简单、功耗较小,节约芯片面积以及CMOS兼容性好等优点,同时具有滞回特性。
文档编号G05F1/56GK102830743SQ20121034253
公开日2012年12月19日 申请日期2012年9月17日 优先权日2012年9月17日
发明者周泽坤, 刘德尚, 代高强, 石跃, 明鑫, 王卓, 张波 申请人:电子科技大学
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1