一种低压脱扣器驱动电路的制作方法

文档序号:12117415阅读:来源:国知局

技术特征:

1.一种低压脱扣器驱动电路,包括比较器电路、异或门逻辑电路及缓冲器电路,其特征在于所述的脱扣器驱动电路由微控制器的DA端输出的脉冲电平信号及微控制器的IO端的高低电平信号控制,微控制器的DA端连接至比较器电路的正极输入端,所述的比较器电路中将通过电阻转换产生的不同电压值送入比较器电路的负极输入端,比较器电路的输出端分别送入异或逻辑门电路的两输入端中,异或门逻辑电路比较电压后输出高电平或低电平信号至缓冲器电路的信号输入端,所述的缓冲器电路由微控制器的IO端输出的高低电平信号控制缓冲器电路的启闭,并根据异或门逻辑电路输出的电平信号控制脱扣器动作。

2.如权利要求1所述的一种低压脱扣器驱动电路,其特征在于所述的比较器电路包括比较器IC1A、比较器IC1B、电阻R1、电阻R4、电阻R5、电阻R7、电阻R8、电阻R9、电容C7、电容C8、电感L1、电感L2,微控制器的DA端抽出一端串联电感L1、电阻R1后连接至比较器IC1A的3号正极输入端,微控制器的DA端另抽出一端连接电感L2、电阻R7后接至比较器IC1B的5号正极输入端,比较器IC1A的3号正极输入端及电阻R1之间并联接有电容C7后接地,比较器IC1A的2号负极输入端接电阻R4后接电源Vcc,比较器IC1A的4号管脚接电源Vcc,并抽出一端接电容C2后接地,比较器IC1A的1号管脚连接至异或门逻辑电路的1号管脚,在比较器IC1A的2号管脚与比较器IC1B的6号管脚之间接有电阻R5,比较器IC1B的6号管脚另引出一端串联电阻R9及电阻R8接至电感L2一端,在电阻R7与比较器IC1B的5号正极输入端之间接有电容C8后接地,所述的比较器IC1B的7号管脚连接至异或门逻辑电路的2号管脚。

3.如权利要求1所述的一种低压脱扣器驱动电路,其特征在于所述的异或门逻辑电路由型号为74LVC1G86GV的芯片IC3、电阻R2、电阻R3、电容C1、电容C5、电容C6组成,芯片IC3的1号管脚、2号管脚分别连接比较器电路的输出端,芯片IC3的5号管脚接电源Vcc,并抽出一端接有电容C5后接地,在芯片IC3的5号管脚与1号管脚之间接有电阻R2,芯片IC3的5号管脚与2号管脚之间接有电阻R3,所述的芯片IC3的3号管脚接地,在芯片IC3的3号管脚与1号管脚之间接有电容C5,芯片IC3的3号管脚与2号管脚之间接有电容C6,在芯片IC3的4号管脚并联电阻R11后连接至缓冲器电路的2号管脚1A端。

4.如权利要求1所述的一种低压脱扣器驱动电路,其特征在于所述的缓冲器电路由型号为SN74HCT125D带使能的芯片IC2、电容C4、极性电容C3及电阻R6组成,芯片IC2的1号管脚连接至微控制器的IO端,芯片IC2的14号管脚接电源Vcc,芯片IC2的7号管脚接地,在芯片IC2的14号管脚与7号管脚之间并联接有电容C4、极性电容C3,芯片IC2的3号管脚接有电容R6后接地并抽出一端连接至脱扣器。

当前第2页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1