储存装置的系统频率调整方法及装置的制作方法

文档序号:6462020阅读:149来源:国知局
专利名称:储存装置的系统频率调整方法及装置的制作方法
技术领域
本发明涉及一种系统频率调整方法及装置,尤其涉及一种储存装置的系统 频率调整方法及装置。
背景技术
对于电脑主机或储存装置等3C产品而言,为使中央处理单元、存储器和许 多周边设备能分毫不差地一起工作,尤其是资料交换或互相联系的时候不会产 生差错,即需以一个固定的频率作为共同的计时规范,供作校正或协调参考。
在较早的产品中,以外挂一石英振荡器的方式,确实可产生精准的系统频 率,但为降低成本,即有本领域技术人员直接将RC振荡电路成型于硅晶圆片的 各晶片上,虽然同样可产生系统频率,但因材质或制造过程的变异,常会使同 一硅晶圆片内的各晶片产生频率的漂移,而无法使各晶片都能完全符合较高规 格标准的装置要求。
为解决上述问题,有本领域技术人员在IC晶片制造时,先加入数组相匹配 的电阻,再在晶片制造完成后,测试频率的高低,并以修剪(trimming)焊接点 (pad)的方式,使输入的频率达到标准要求;或在晶片的RC振荡电路内设有 数个电可擦可编程只读存储器(EEPROM),再在测试过程中,将电阻值填入 EEPROM内,使输入标准范围的频率,以达到校正频率的目的。
在实际制造过程中,虽然上述两种方式都可有效地调整晶片的输出频率, 但是在晶片上增加额外的焊接点和单独测试晶片的时间,将会提高晶片的制造 成本;而内建EEPROM于IC晶片内,则不^旦会增加额外的晶片测试时间,且 会占用晶片所使用的区域,并非十分理想。
现有技术并不能提供一种储存装置的系统调整方法及装置,可在有效控制 储存装置的系统频率在一预定范围内,以符合高规格标准的装置要求的同时, 不但可避免增加额外的晶片测试时间或电子组件,且可有效降低生产成本。

发明内容
本发明所解决的技术问题主要在于提供一种储存装置的系统频率调整方法 及装置,通过使一时脉调整单元依据一储存于储存媒体内的系统频率校正值,
以调整储存装置内的RC振荡电路所产生的系统频率,能控制储存装置的系统频 率在一预定范围内,以符合高规格标准的装置要求。
本发明所解决的技术问题还在于提供一种储存装置的系统频率调整方法及 装置,通过在产生系统频率的晶片完成后,再在储存装置内以一时脉调整单元 调整晶片内的RC振荡电路所产生的系统频率,以能在IC晶片的制造过程中, 避免增加额外的晶片测试时间或电子组件,以有效降低生产成本。
为解决上述问题,本发明所述的储存装置的系统频率调整方法,包括下列 步骤a.计数主机与储存装置在一固定时间内的时脉数;b.以主机的系统频率为 基准,根据所述时脉数,计算取得储存装置的系统频率校正值;c.依据所述系统 频率校正值,调整储存装置的系统频率。
本发明所述的储存装置的系统频率调整方法,其中,系统频率校正值=(储 存装置的时脉数/主机的时脉数)x主机的系统频率。
本发明所述的储存装置的系统频率调整装置,所述储存装置与主机连接, 本发明所述储存装置的系统频率调整装置包括处理单元,与所述主机和所述 储存装置连接,用于计数所述主机与所述储存装置在一固定时间内的时脉数, 并以主机的系统频率为基准,根据所述时脉数,计算取得所述储存装置的系统 频率校正值;时脉调整单元,与所述处理单元连接,用于根据所述系统频率校 正值,调整所述储存装置的系统频率。
本发明所述的储存装置的系统频率调整装置,其中,所述时脉调整单元包 括频率调整器和暂存器,所述暂存器,与所述处理单元连接,用于接收并暂存 来自所述处理单元的系统频率校正值;所述频率调整器,与所述暂存器连接, 用于根据来自所述暂存器的系统频率校正值,调整所述储存装置的系统频率。
本发明所述的储存装置的系统频率调整装置,其中,所述时脉调整单元包 括可调式RC振荡电路和暂存器,所述暂存器,与所述处理单元连接,用于接收 并暂存来自所述处理单元的系统频率校正值;所述可调式RC振荡电路,与所述 暂存器连接,用于调整并输出所述储存装置的系统频率。
本发明所述的储存装置的系统频率调整装置,其中,所述可调式RC振荡电 路包括相互并联的一可变电阻和一可变电容,所述暂存器,与可变电阻和可变所述可变电阻和所述可变电容,用于依据来自所述暂存器的系统频率校正值而 分别调整电阻值和电容值,以改变所述储存装置的系统频率。
采用本发明所述的方法及装置,可有效控制储存装置的系统频率在一预定 范围内,以符合高规格标准的装置要求,而且能在产生系统频率的晶片完成后,
再以储存装置内的时脉调整单元调整晶片内的RC振荡电路所产生的系统频率,
不但可避免增加额外的晶片测试时间或电子组件,且可有效降低生产成本。


图1是本发明所述储存装置的系统频率调整方法的优选实施例的步骤流程
图2是本发明所述储存装置的系统频率调整装置的优选实施例的电路方块 示意图3是本发明所述储存装置的系统频率调整方法的步骤c的另 一 实施例采 用的电路方块示意图。
附图标记说明储存装置-l;微处理器-2; RC振荡电路-3;储存媒体-4; 时脉调整单元-5;暂存器-6;频率调整器-7;储存装置-8;暂存器-81;可调式 RC振荡电路-82;振荡电路-83;可变电阻-84;可变电容-85;主机-9。
具体实施例方式
以下结合附图,对本发明上述的和另外的技术特征和优点作更详细的说明。 如图l所示,是本发明所述的储存装置的系统频率调整方法的优选实施例, 包括下列步骤
a. 由主机提供一命令,以计数主机与储存装置在一固定时间内的时脉数;
b. 以主机的系统频率为基准,根据所述时脉数,计算取得储存装置的系统频 率校正值,并将所述系统频率校正值储存于一储存媒体内;
c. 依据所述系统频率校正值,以一时脉调整单元调整储存装置的系统频率。 在步骤b中,当所述主机取得所述主机和所述储存装置的时脉数后,同时
参考所述主机本身已知的系统频率,并依下列公式计算得到所述储存装置的系 统频率。
储存装置的系统频率=(储存装置的时脉数/主机的时脉数)x主机的系统频率
在本发明实施例中,储存装置与主机连接,本发明实施例所述的储存装置
的系统频率调整装置包括
处理单元,与所述主机和所述储存装置连接,用于计数所述主机与所述储 存装置在一固定时间内的时脉数,并以主机的系统频率为基准,根据所述时脉 数,计算取得所述储存装置的系统频率校正值;
时脉调整单元,与所述处理单元连接,用于根据所述系统频率校正值,调 整所述储存装置的系统频率。
如图2所示,本发明所述储存装置的系统频率调整装置的优选实施例的电 路方块示意图。在此优选实施例中,储存装置1包括RC振荡电路3,所述处理 单元为微处理器2,本发明所述装置包括时脉调整单元5、微处理器2和储存 媒体4;
在工作时,主机9先下一指令给储存装置1的微处理器2,以命令所述微处 理器2计数所述RC振荡电路3在一 固定时间内所产生的时脉数,同时计数所述 主才几9在相同固定时间内所产生的时脉数。
当所述主机9取得上述主机9和储存装置1的时脉数后,同时参考所述主 机9本身已知的系统频率,并依下列公式计算得到储存装置1的系统频率。
储存装置的系统频率=(储存装置的时脉数/主机的时脉数)x主机的系统频

实施时,计算所得的储存装置1的系统频率作为储存装置1的系统频率校 正值,且所述系统频率校正值经由主机9的命令以储存于所述储存媒体4内, 所述储存媒体4可以是一闪速存储器,所述的储存媒体4也可是硬碟或其他储 存元件。
实施时,也可在主机9取得该储存装置1的系统频率值后,参考储存装置1 所预定达到的系统频率值,以计算求得该系统频率校正值,并储存在储存媒体4 内。
所述时脉调整单元5设置于所述储存装置1内,所述时脉调整单元5包括 相连的一暂存器6和一频率调整器7,且所述暂存器6与所述微处理器2连接, 所述频率调整器7与所述RC振荡电路3连接。当所述储存装置1内的RC振荡 电路3开始动作时,在所述主机9的控制下,所述系统频率校正值经由所述微 处理器2而储存于所述暂存器6中,而所述频率调整器7则依据所述暂存器6所储存的系统频率校正值以调整所述储存装置1的RC振荡电路3所输出的系统 频率,使所述主机9与所述储存装置1的系统频率相匹配。
实施时,所述频率调整器7是一数字除频器,以改变RC振荡电路3的时脉 频率。
实施时,所述的频率调整器7也可为一相位锁定回路(PPL, Phase Locked Loop),所述相位锁定回路优选是一相位锁定频率合成器电路,以准确调整RC 振荡电路3所输出的系统时脉。
请参阅图3所示,是本发明实施例所述方法的步骤c的另一种实施例采用 的电路方块示意图,也是本发明实施例所述装置的时脉调整单元的另一种实施 方式,所述时脉调整单元设置于储存装置8中;其中,所述储存装置8内设有 一暂存器81及一可调式RC振荡电路82,所述可调式RC振荡电路82包括一振 荡电路83和相互并联的一可变电阻84和一可变电容85,而所述暂存器81与可 变电阻84及可变电容85连接。由此,所述可变电阻84和所述可变电容85可 依据上述系统频率校正值而调整电阻及电容值,以改变振荡电路83所产生的系 统频率。
因此,本发明具有以下的优点
1、 本发明可有效控制储存装置的系统频率在一预定范围内,以符合高规格 标准的装置要求。
2、 本发明能在产生系统频率的晶片完成后,再以储存装置内的时脉调整单 元调整晶片内的RC振荡电路所产生的系统频率,不但可避免增加额外的晶片测 试时间或电子组件,且可有效降低生产成本。
综上所述,依上文所公开的内容,本发明确可达到发明的预期目的,提供 一种可直接以内建于储存装置内的结构调整晶片输出的系统频率,使达到标准 的范围内,并降低生产成本的储存装置的系统频率调整方法,极具产业上利用 之价值。
以上说明对本发明而言只是说明性的,而非限制性的,本领域普通技术人 员理解,在不脱离以下所附权利要求所限定的精神和范围的情况下,可做出许 多修改,变化,或等效,但都将落入本发明的保护范围内。
8
权利要求
1、一种储存装置的系统频率调整方法,其特征在于,其包括a.计数主机与储存装置在一固定时间内的时脉数;b.以主机的系统频率为基准,根据所述时脉数,计算取得储存装置的系统频率校正值;c.依据所述系统频率校正值,调整储存装置的系统频率。
2、 如权利要求l所述的方法,其特征在于,所述系统频率校正值由以下公 式计算系统频率校正值=(储存装置的时脉数/主机的时脉数)x主机的系统频 率。
3、 一种储存装置的系统频率调整装置,所述储存装置与主机连接,其特征 在于,其包括处理单元,与所述主机和所述储存装置连接,用于计数所述主机与所述储 存装置在一固定时间内的时脉数,并以主机的系统频率为基准,根据所述时脉 数,计算取得所述储存装置的系统频率校正值;时脉调整单元,与所述处理单元连接,用于根据所述系统频率校正值,调 整所述储存装置的系统频率。
4、 如权利要求3所述的装置,其特征在于,所述处理单元为微处理器。
5、 如权利要求3所述的装置,其特征在于,所述时脉调整单元包括频率调 整器和暂存器,其中所述暂存器,与所述处理单元连接,用于接收并暂存来自所述处理单元的 系统频率才交正值;所述频率调整器,与所述暂存器连接,用于根据来自所述暂存器的系统频 率校正值,调整所述储存装置的系统频率。
6、 如权利要求5所述的装置,其特征在于,所述频率调整器是一数字除频器。
7、 如权利要求5所述的装置,其特征在于,所述频率调整器是一相位锁定 回路。
8、 如权利要求4所述的装置,其特征在于,所述时脉调整单元包括可调式 RC振荡电路和暂存器,其中所述暂存器,与所述处理单元连接,用于接收并暂存来自所述处理单元的系统频率校正值;所述可调式RC振荡电路,与所述暂存器连接,用于调整并输出所述储存装置的系统频率。
9、如权利要求8所述的装置,其特征在于,所述可调式RC振荡电路包括 相互并联的一可变电阻和一可变电容;其中所述暂存器,与可变电阻和可变电容连接,用于将所述系统频率校正值传 送至所述可变电阻和所述可变电容;所述可变电阻和所述可变电容,用于依据来自所述暂存器的系统频率校正 值而分别调整电阻值和电容值,以改变所述储存装置的系统频率。
全文摘要
本发明提供了一种储存装置的系统频率调整方法及装置。本发明所述方法包括以下步骤a.计数主机与储存装置在一固定时间内的时脉数;b.以主机的系统频率为基准,根据所述时脉数,计算取得储存装置的系统频率校正值;c.依据所述系统频率校正值,调整储存装置的系统频率。本发明所述装置包括处理单元和时脉调整单元。采用本发明所述方法及装置,可有效控制储存装置的系统频率在一预定范围内,以符合高规格标准的装置要求,而且能在产生系统频率的晶片完成后,再以储存装置内的时脉调整单元调整晶片内的RC振荡电路所产生的系统频率,不但可避免增加额外的晶片测试时间或电子组件,且可有效降低生产成本。
文档编号G06F1/08GK101561691SQ200810089219
公开日2009年10月21日 申请日期2008年4月15日 优先权日2008年4月15日
发明者林哲仪 申请人:联阳半导体股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1