电子装置的制作方法

文档序号:6364262阅读:150来源:国知局
专利名称:电子装置的制作方法
技术领域
本发明是有关于一种具有多种电子模块的电子装置,特别是有关于一种可于多种电子模块之间提供数据与控制信号传输的电子装置。
背景技术
电子装置,例如手机、数码相机、数字录像机、个人数字助理(personal digital assistant, PDA)、或个人计算机等,由越来越多的电子模块(例如图像模块、存储模块、显示单元或其它类似模块)组成。因此,如何有效率地集成多种电子模块成为提高电子装置效能的一个重要课题。图1是显示在一个手持装置内两电子模块之间的现有数据传输。移动电话100包含传输器102、基带芯片(baseband chip) 104与接收器106。基带芯片104包含传输控制器108、先进先出(frst-in-first-0ut,FIFO)缓冲器110以及接收控制器112。传输器102 经由传输控制器108传输数据与控制信号至基带芯片104,然后基带芯片104存储数据至先进先出缓冲器110。最后,基带芯片104经由接收控制器112传输存储的数据至接收器 106。现有数据传输的一个缺点是手持装置内的数据从一个模块传输至另一模块时,消耗了过量的处理资源,例如计算能力、缓冲器存储与不同接口控制器之间的协议处理。因此,需要一种更有效率的系统与方法,用以在不同种类的电子模块之间进行信号传送。

发明内容
为了解决现有技术中电子装置中多种电子模块之间传输信号耗费过量的处理资源的技术问题,本发明提供一种电子装置。根据本发明的一个实施方式,提供一种电子装置,包含传输器,用以通过第一控制信号线传输数据以及控制信号;转换器,用以从传输器接收控制信号并转换控制信号; 以及接收器,用以经由与转换器分离的数据总线从传输器接收数据,以及通过第二控制信号线从转换器接收转换过的控制信号,其中,由传输器传输的数据直接地传输至接收器,数据总线与第一及第二控制信号线是分离的。根据本发明的一个实施方式,提供一种电子装置,包含传输器,用以传输数据与控制信号;集成芯片,包含转换器、第一输入/输出引脚以及第二输入/输出引脚,集成芯片用以通过第一控制信号线经由第一输入/输出引脚从传输器接收控制信号并转换控制信号;以及接收器,用以经由设置于集成芯片之外的数据总线自传输器接收数据,以及通过第二控制信号线经由第二输入/输出引脚从转换器接收转换过的控制信号,其中数据总线与第一控制信号及第二控制信号线是分离的。本发明提供的电子装置,能够更有效率的集成电子装置中的多种电子模块,耗费处理资源少。


图1是显示在一个手持装置内两电子模块之间的现有数据传输。图2是依据本发明的实施方式的集成于电子装置内的两电子模块的硬件结构的简要示意图。图3是依据本发明的又一实施方式的相机模块的硬件结构的简要示意图。图4是依据本发明的另一实施方式的相机模块的硬件结构的简要示意图。图5是依据本发明的实施方式的集成于移动电话内的图像提供模块与液晶显示模块的硬件结构的简要示意图。图6显示了图5所示的图像提供模块与液晶显示模块之间控制信号转换的范例。图7是依据本发明的实施方式集成于移动电话内的图像提供模块与非易失性/易失性存储模块的硬件结构的简要示意图。图8显示了图7所示的图像提供模块与存储模块之间控制信号转换的范例。
具体实施例方式为使本发明的制造、操作方法、目标和优点能更明显易懂,下文特举几个较佳实施方式,并配合所附图式,作详细说明如下图2是依据本发明的实施方式的集成于电子装置内两电子模块的硬件结构的简要示意图。电子装置200可于多种电子模块间控制信号与数据传输。电子装置200可为手持装置,例如,移动电话、个人数字助理、个人计算机或者笔记型计算机。电子装置200可包含传输器202、处理器204、以及接收器206。传输器202的一个数据终端经由与处理器204 分离的数据总线208直接地连接至接收器206的一个数据终端,以使传输器202直接传输数据至接收器206。需注意的是,在由传输器202至接收器206的数据传输的过程中,数据内容没有被修改,即,自传输器202传输的数据是直接地传输至接收器206。处理器204可为一个集成芯片(例如移动电话的基带芯片),包含第一输入/输出引脚210、转换器212、 以及第二输入/输出引脚214。转换器212可经由第一输入/输出引脚210接收从传输器 202发出的控制信号,将接收到的控制信号转换为接收器206可辨识的控制信号(例如同步信号或时钟信号),然后经由第二输入/输出引脚214发出转换过的控制信号至接收器 206。接收器206可依据转换器212发出的转换过的控制信号处理接收到的数据。与图1 比较,依据本发明的实施方式的硬件结构消耗更少的资源并且增进数据传输效能。在又一实施方式中,图2所示的传输器202可为图像提供模块,例如相机模块的模数转换器(analog-to-digital converter, ADC)或者图像信号处理器(image signal processor, ISP)。图3是依据本发明的另一实施方式的相机模块300的硬件结构的简要示意图。请参阅图3,举例来说,相机模块300可包含透镜302、传感阵列304以及模数转换器 306。透镜302具有理想的或者近似理想的轴对称的光学装置,使来自物体的光束折射以集中光束。传感阵列304接收被集中的光束,并且将对应上述光束的色彩图像记录为红、绿、 蓝三种色彩的强度(intensity),其以可变(模拟)电荷存储。传感阵列304可为电荷耦合器(charge-coupled device, CCD)或互补式金属氧化物半导体(complementary metaloxide semiconductor,CMOQ传感阵列。可变电荷可由模数转换器306转换成数字像素数据。此外,模数转换器306可产生伴随像素数据的控制信号,例如用以指示图像数据的一帧线是否正在被传输(即,一帧线的有效像素数据)的水平同步(HSYNC)信号以及用以同步每一像素数据的数据传输的像素时钟信号(PXL_CLK)。图4是依据本发明的实施方式的另一相机模块的硬件结构的简要示意图。请参考图4,相机模块300可进一步包含图像信号处理器308。图像信号处理器308可调整色彩图像的对比与鲜锐度(contrast and detail), 并且压缩像素数据以用于后续的显示与存储。在图4中,控制信号HSYNC与PXL_CLK可由模数转换器306或者图像信号处理器308产生。图5是依据本发明的实施方式的集成于移动电话内的图像提供模块与液晶显示 (liquid crystal display,L⑶)模块的硬件结构的简要示意图。移动电话500可包含图像提供模块502、基带芯片504以及液晶显示模块506。图像提供模块502可为相机模块的模数转换器或者图像信号处理器,其可产生图像数据(即像素数据)以及对应的控制信号。图像提供模块502可产生控制信号,例如用以指示一帧线的有效像素数据的水平同步 (HSYNC)信号以及用以同步像素数据的数据传输的像素时钟信号(PXL_CLK)。图像提供模块502的数据终端经由设置于基带芯片504之外的数据总线508直接地连接至液晶显示模块506的数据终端,以使图像数据直接地从图像提供模块502传输至液晶显示模块506。需注意的是,由图像提供模块502至液晶显示模块506的数据传输没有经过任何数据格式转换。图像数据格式可为RGB格式、YUV(也称为YCbCr)格式、索引色(indexed color)(也称为调色)格式或其它的色彩格式。RGB格式是相加的色彩模式,其中红、绿、蓝分量以多种方式结合以再造出一个宽数组色彩。因此,每一像素的色彩可用三种色彩分量(r,g,b) 描绘,其中每一分量从零变化至定义的最大值。YUV(或YCbCr)格式是由RGB格式线性转换得到的另一色彩模式。Y是像素的亮度(Iuma)分量,其为亮度或明度。Cb与Cr是像素的色差(color difference)分量,为蓝色色度分量(blue minus luma,B_Y)与红色色度分量(red minus luma, R-Y)。索引色(或调色)格式通常是由提供者标准化的有限且固定的色彩选择(例如,著名的互联网络浏览器使用的Web colors,或者微软窗口内定的调色板),以及像素的色彩可根据调色板内指向预定的实际色彩值(例如RGB或者YCbCr色彩值)的色彩索引描绘。基带芯片504可包含第一输入/输出引脚510、转换器512、以及第二输入/输出引脚514。转换器512可经由第一输入/输出引脚510接收从图像提供模块 502发出的控制信号,并将接收到的控制信号转换为液晶显示模块506可辨识的控制信号, 然后经由第二输入/输出引脚514发出转换过的控制信号至液晶显示模块506。液晶显示模块506可依据转换器512发出的转换过的控制信号处理接收到的图像数据。转换的控制信号可为用以使能液晶显示模块506闩锁(latch on)数据总线508上图像数据的芯片选择信号(⑶)、或者用以使能液晶显示模块506来存储像素数据至液晶显示模块506的线缓冲器(line buffer)(图未示)以在液晶显示屏(图未示)上显示图像的写入选通(write strobe)信号。图6显示了图5所示的图像提供模块502与液晶显示模块506之间控制信号转换的范例。自图像提供模块502发出的控制信号HSYNC与PXL_CLK被简单地转换为控制信号 CS与WR,并输入至液晶显示模块506。当转换器512检测到信号HSYNC高态有效(active high)(代表在数据总线上正在传输一帧线的像素数据)并且存在来自图像提供模块502的像素时钟信号PXL_CLK时,转换器512可产生并且输出控制信号CS与WR至液晶显示模块506,并且每一控制信号CS与WR具有其相应的像素时钟周期,其中上述像素时钟周期可依据系统需求位于PXL_CLK的两相邻的上升缘与下降缘之间。每一像素时钟信号是用来同步数据总线508上每一像素数据的数据传输。每一芯片选择信号或者写入选通信号可在其相对应的像素时钟周期开始之后开始。本领域技术人员可理解图像提供模块502可产生低态有效(active low)的信号HSYNC以代表一帧线的像素数据正在数据总线508上被传输。 此外,来自图像提供模块502的像素数据同步输出至液晶显示模块506的数据终端,以在液晶显示面板上显示图像。当检测到芯片选择信号CS与写入选通信号WR时,液晶显示模块 506闩锁数据总线508上图像数据,以在液晶显示面板上显示图像。图7是依据本发明的实施方式集成于移动电话内的图像提供模块与非易失性/易失性(non-volatile/volatile)存储模块的硬件结构的简要示意图。移动电话700可包含图像提供模块702、基带芯片704以及存储模块706。图像提供模块702可为相机模块的模数转换器或者图像信号处理器,其可产生图像数据(即像素数据)以及对应的控制信号。图像提供模块702可产生控制信号,例如用以指示一帧线的有效像素数据的水平同步 (HSYNC)信号以及用以同步像素数据的数据传输的像素时钟信号(PXL_CLK)。图像提供模块702的数据终端经由数据总线708直接地连接至存储模块706的数据终端,以使图像提供模块702直接地传输图像数据至存储模块706。需注意的是,由图像提供模块702至存储模块706的数据传输没有经过任何数据格式转换。图像数据格式可为RGB格式、YUV(也称为YCbCr)格式、索引色(也称为调色)格式,或其它色彩格式。基带芯片704可包含第一输入/输出引脚710、转换器712、以及第二输入/输出引脚714。转换器712可经由第一输入/输出引脚710接收从图像提供模块702发出的控制信号,并将接收到的控制信号转换为存储模块706可辨识的控制信号,然后经由第二输入/输出引脚714发出转换过的控制信号至存储模块706。存储模块706可包含非易失性存储模块,例如安全数字(secure digital, SD)卡、记忆棒(memory stick, MS)卡、智能媒体(smart media, SM)卡、袖珍闪存(compact flash,CF)卡、极限数字(extreme digital,XD)图像卡等,以及相关的卡驱动器以读取或者写入数据。存储模块706也可为易失性存储模块,例如动态随机存取存储器 (Dynamic Random Access Memory, DRAM)、同步云力态随机存取存储器(Synchronous Dynamic Random Access Memory, SDRAM)、静态随机存取存储器(Static Random Access Memory, SRAM)、或类似存储器。转换的控制信号可为用以使能存储模块706闩锁数据总线708上像素数据以存储像素数据的时钟(CLK)信号。图8显示了图7所示的图像提供模块702与存储模块706之间控制信号转换的范例。自图像提供模块702发出的控制信号HSYNC与PXL_CLK被简单地转换为时钟信号CLK 至存储模块706。当转换器712检测到信号HSYNC高态有效(active high)(代表一帧线的像素数据正在数据总线708上被传输)且来自图像提供模块702的像素时钟信号PXL_ CLK存在时,转换器712可产生并且输出时钟信号CLK至存储模块706,并且每一时钟信号 CLK具有其相应的像素时钟周期,其中上述像素时钟周期可依据系统需求位于PXL_CLK的两相邻的上升缘与下降缘之间。每一时钟信号CLK可在其相对应的像素时钟周期开始之后开始。此外,来自图像提供模块702的像素数据同步地输出至存储模块706的数据终端,以在存储模块706内存储图像。当检测到时钟信号CLK的下降缘时,存储模块706闩锁数据总线708上像素数据,以在存储模块706内存储像素数据。相反,本领域技术人员可了解当检测到时钟信号CLK的上升缘时,存储模块706闩锁数据总线708上像素数据,以存储像素数据。本发明提供的电子装置,能够更有效率的集成电子装置中的多种电子模块,耗费处理资源少。以上所述仅为本发明的较佳实施方式,凡依本发明权利要求所做的均等变化与修饰,都应属本发明的涵盖范围。
权利要求
1.一种电子装置,其特征在于,所述的电子装置包含传输器,用以传输数据以及控制信号;转换器,用以通过第一控制信号线从所述传输器接收所述控制信号并转换所述控制信号;以及接收器,用以经由与所述转换器分离的数据总线从所述传输器接收所述数据,以及通过第二控制信号线从所述转换器接收所述转换过的控制信号,其中,由所述传输器传输的所述数据直接地传输至所述接收器,以及所述数据总线与所述第一控制信号线及所述第二控制信号线是分离的。
2.根据权利要求1所述的电子装置,其特征在于,所述传输器是图像提供模块,以及所述数据是图像数据。
3.根据权利要求2所述的电子装置,其特征在于,所述图像数据的数据格式是RGB格式、YUV格式或者索引色格式。
4.根据权利要求2所述的电子装置,其特征在于,所述控制信号包含用以指示所述图像数据的一帧线是否正在被传输的水平同步信号,以及用以同步所述图像数据的数据传输的像素时钟信号。
5.根据权利要求2所述的电子装置,其特征在于,所述接收器是液晶显示模块。
6.根据权利要求5所述的电子装置,其特征在于,所述转换过的控制信号包含用以使能所述液晶显示模块闩锁所述图像数据的芯片选择信号,以及用以使能所述液晶显示模块存储所述图像数据的写入选通信号。
7.根据权利要求2所述的电子装置,其特征在于,所述接收器是非易失性存储模块,以及所述转换过的控制信号包含用以使能所述非易失性存储模块存储所述图像数据的时钟信号。
8.根据权利要求7所述的电子装置,其特征在于,所述非易失性存储模块包含安全数字卡、记忆棒卡、智能媒体卡、袖珍闪存卡、或极限数字图像卡。
9.根据权利要求2所述的电子装置,其特征在于,所述接收器是易失性存储模块,以及所述转换过的控制信号包含用以使能所述易失性存储模块存储所述图像数据的时钟信号。
10.根据权利要求9所述的电子装置,其特征在于,所述易失性存储模块是动态随机存取存储器、同步动态随机存取存储器、或静态随机存取存储器。
11.一种电子装置,其特征在于,所述的电子装置包含传输器,用以传输数据与控制信号;集成芯片,包含转换器、第一输入/输出引脚以及第二输入/输出引脚,所述集成芯片用以通过第一控制信号线经由所述第一输入/输出引脚从所述传输器接收所述控制信号并转换所述控制信号;以及接收器,用以经由设置于所述集成芯片之外的数据总线自所述传输器接收所述数据, 以及通过第二控制信号线经由所述第二输入/输出引脚从所述转换器接收所述转换过的控制信号,其中所述数据总线与所述第一控制信号线及所述第二控制信号线是分离的。
12.根据权利要求11所述的电子装置,其特征在于,所述传输器是图像提供模块,以及所述接收器是液晶显示模块。
13.根据权利要求12所述的电子装置,其特征在于,所述数据是图像数据,所述控制信号包含用以指示所述图像数据的一帧线是否正在被传输的水平同步信号,以及用以同步所述图像数据的数据传输的像素时钟信号。
14.根据权利要求13所述的电子装置,其特征在于,所述转换过的控制信号包含用以使能所述液晶显示模块闩锁所述图像数据的芯片选择信号,以及用以使能所述液晶显示模块存储所述图像数据的写入选通信号。
15.根据权利要求14所述的电子装置,其特征在于,当检测到所述水平同步信号以及所述像素时钟信号时,所述转换器产生并输出所述芯片选择信号与所述写入选通信号。
16.根据权利要求15所述的电子装置,其特征在于,每一所述产生的芯片选择信号与所述写入选通信号具有其相对应的像素时钟周期。
17.根据权利要求16所述的电子装置,其特征在于,每一所述产生的芯片选择信号与所述写入选通信号于其相对应的像素时钟周期开始之后开始。
18.根据权利要求11所述的电子装置,其特征在于,所述数据无格式转换地经由所述数据总线由所述传输器传输至所述接收器。
19.根据权利要求11所述的电子装置,其特征在于,所述传输器是图像提供模块,以及所述接收器是非易失性存储模块或者易失性存储模块。
20.根据权利要求19所述的电子装置,其特征在于,所述数据是图像数据,所述控制信号包含用以指示所述图像数据的一帧线是否正在被传输的水平同步信号,以及用以同步所述图像数据的数据传输的像素时钟信号。
21.根据权利要求20所述的电子装置,其特征在于,所述转换过的控制信号包含用以使能所述易失性存储模块存储所述图像数据的时钟信号。
22.根据权利要求21所述的电子装置,其特征在于,当检测到所述水平同步信号以及所述像素时钟信号时,所述转换器产生并输出所述时钟信号。
23.根据权利要求22所述的电子装置,其特征在于,每一所述产生的时钟信号具有其相对应的像素时钟周期。
24.根据权利要求23所述的电子装置,其特征在于,每一所述产生的时钟信号于其相对应的像素时钟周期开始后开始。
25.根据权利要求11所述的电子装置,其特征在于,所述传输器的数据终端通过所述数据总线直接地电连接至所述接收器的数据终端。
全文摘要
本发明提供一种电子装置,其包含传输器,用以通过第一控制信号线传输数据以及控制信号;转换器,用以自传输器接收控制信号并转换控制信号;以及接收器,用以经由与转换器分离的数据总线自传输器接收数据,以及通过第二控制信号线自转换器接收转换过的控制信号,其中来自传输器的数据直接地传输至接收器,数据总线与第一及第二控制信号线是分离的。本发明提供的电子装置,能够更有效率的集成电子装置中的多种电子模块,降低处理资源的耗费。
文档编号G06F13/38GK102541796SQ20121002533
公开日2012年7月4日 申请日期2009年1月9日 优先权日2008年1月11日
发明者林昌辅, 辜维正, 邓淑文, 陈正哲 申请人:联发科技股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1