一种延时调整器的制造方法

文档序号:8498665阅读:369来源:国知局
一种延时调整器的制造方法
【技术领域】
[0001]本发明涉及一种延时调整器,具体涉及一种多频段宽范围数据码的延时调整。
【背景技术】
[0002]随着电子技术的迅速发展,人们对信号传输的速度要求越来越高,而在高速数字系统的测试过程中,往往需要对两路或者多路信号进行延时调整,以便实现相关用途的测试,延时调整器作为该测试过程的重要单元,测试的的结果很大程度上受到了延时调整器的制约。
[0003]目前延时调整器的结构多种多样,如旁路电容结构、电流不补偿反相器结构、可变电阻结构。然而,一般的延时调整器工作的频段限制在某一特定范围,而不能同时兼顾低频、中频和高频。另外,其一般的延时调整器为单端结构,在高速系统中功耗较高,且容易受到共模噪声和电源噪声的影响,失去延时调整的精度。

【发明内容】

[0004]本发明所要解决的技术问题是现有延时调整器存在工作频段范围窄和精度不高的问题,提供一种延时调整器,其用于对输入数据码进行宽范围,高精度延时调整。
[0005]为解决上述问题,本发明是通过以下技术方案实现的:
[0006]一种延时调整器,由频段A模式延时模块、频段B模式延时模块、频段C模式延时模块、频段D模式延时模块、总数据选择器模块和输出缓冲模块构成;频段A模式延时模块的输入端形成本延时调整器的输入端;频段A模式延时模块的一输出端与频段B模式延时模块的输入端相连,频段B模式延时模块的一输出端与频段C模式延时模块的输入端相连,频段C模式延时模块的一输出端与频段D模式延时模块的输入端相连;频段A模式延时模块、频段B模式延时模块、频段C模式延时模块和频段D模式延时模块的另一个输出端与总数据选择器模块的输入端相连;总数据选择器模块的输出端连接输出缓冲模块的输入端;输出缓冲模块的输出端形成本延时调整器的输出端。
[0007]频段A模式延时模块,用于接受输入信号、延时控制信号A、B、C和D,微调信号E,以及延时选择信号SA,并输出0-125ps延时信号;频段B模式延时模块,用于接受频段A模式延时模块输出的0-125ps延时信号和延时选择信号SB,并输出O-1ns延时信号;频段C模式延时模块位于B频段模式延时模块的输出端,用于接受频段B模式延时模块输出的O-1ns延时信号和延时选择信号SC,并输出0-4ns延时信号;频段D模式延时模块位于C频段模式延时模块的输出端,用于接受频段C模式延时模块输出额0-4ns延时信号和延时选择信号SD,并输出0-66.67ns延时信号;总数据选择器模块,用于接收4个频段的延时信号和选择信号SE,对4个延时模块进行选择,并输出4个频段中的所需延时信号;输出缓冲模块,用于接收总数据选择器模块输出的信号,并输出最终延时信号。
[0008]所述频段A模式延时模块包括输入匹配单元、2个0-25ps延时控制单元、4个25ps延时单元和频段A数据选择器;待延时信号连接输入匹配单元的输入端;输入匹配单元的输出端连接第一 0-25ps延时控制单元的输入端;第一 0-25ps延时控制单元的输出端连接第二 0-25ps延时控制单元的输入端;第二 0-25ps延时控制单元的输出端依次连接4个25ps延时单元;4个25ps延时单元的输入端一起接至频段A数据选择器的输入端;频段A数据选择器的输出端连接频段B模式延时模块和总数据选择器模块的输入端;A、B、C和D四个延时控制信号同时连接第一 0-25ps延时控制单元和第二 0-25ps延时控制单元的控制端;选择信号SA连接频段A数据选择器的控制端。
[0009]所述频段A模式延时模块还进一步包括4个MOS电容,其中第一 MOS电容接在微调信号E端和第一 0-25ps延时控制单元的反向输出端之间;第二 MOS电容接在微调信号E端和第一 0-25ps延时控制单元的正向输出端之间;第三MOS电容接在微调信号E端和第二0-25ps延时控制单元的反向输出端之间;第四MOS电容接在微调信号E端和第二 0-25ps延时控制单元的正向输出端之间。
[0010]所述频段B模式延时模块包括33个32.5ps延时单元和频段B数据选择器;第一32.5ps延时单元的输入端连接频段A模式延时模块的输出端;33个32.5ps延时单元依次串联;33个32.5ps延时单元中,编号为单数的32.5ps延时单元的输入端一起接至频段B数据选择器的输入端;频段B数据选择器的输出端连接频段C模式延时模块和总数据选择器模块的输入端;选择信号SB连接频段B数据选择器的控制端。
[0011]所述频段C模式延时模块包括33个125ps延时单元和频段C数据选择器;第一125ps延时单元的输入端连接频段B模式延时模块的输出端;33个125ps延时单元依次串联;33个125ps延时单元中,编号为单数的125ps延时单元的输入端一起接至频段C数据选择器的输入端;频段C数据选择器的输出端连接频段D模式延时模块和总数据选择器模块的输入端;选择信号SC连接频段C数据选择器的控制端。
[0012]所述频段D模式延时模块包括差分转单端信号单元、单端转差分信号单元、65个Ins延时单元和频段D数据选择器;差分转单端信号单元的输入端连接频段C模式延时模块的输出端,差分转单端信号单元的输出端连接第一 Ins延时单元;65个Ins延时单元依次串联;所有Ins延时单元的输入端接至频段D数据选择器的输入端;频段D数据选择器的输出端连接单端转差分信号单元的输入端;单端转差分信号单元的输出端连接总数据选择器模块;选择信号SD连接频段D数据选择器的控制端。
[0013]所述输出缓冲模块包括依次串联的4个缓冲单元;第一缓冲单元连接总数据选择器模块的输出端;第四缓冲单元的输出端输出延时信号。
[0014]所述延时调整器还进一步包括I2C协议控制模块,该I2C协议控制模块产生A延时控制信号、B延时控制信号、C延时控制信号、D延时控制信号和选择信号SA送入频段A模式延时模块;I2C协议控制模块产生选择信号SB送至频段B模式延时模块;I2C协议控制模块产生选择信号SC送至频段C模式延时模块;I2C协议控制模块产生选择信号SD送至频段D模式延时模块。
[0015]与现有技术相比,本发明具有以下特点:
[0016]1、通过各个频段使用不同延时单元与数据选择器结合,以及差分结构与单端结构相互转换的方法,扩大了可延时信号的频率范围以及延时的调节范围。
[0017]2、通过高速差分结构延迟单元与高速差分结构数据选择器,使电路可正常延时高达8GHz的输入信号。
[0018]3、延时调整分为粗调、细调和微调,使延时精度精确至皮秒级。
[0019]4、延时调节简易,通过对I2C电路输入相应的数据帧即可控制数据选择器的输出,得到所需延时。
[0020]5、能有效抑制系统共模噪声以及电源噪声,提高系统可靠性。
[0021]6、系统功耗较低。
【附图说明】
[0022]图1为延时调整芯片结构不意图。
[0023]图2为A频段(4GHz?8GHz)延时电路框图。
[0024]图3为B频段(IGHz?4GHz)延时电路框图。
[0025]图4为C频段(125Mz?IGHz)延时电路框图
[0026]图5为D频段(7.5MHz?125MHz)延时电路框图。
[0027]图6为输出缓冲级示意图。
[0028]图7为协议框图。
【具体实施方式】
[0029]为了使本发明的目的、技术方案和优点更加清楚,下面将结合附图对本发明实施方式作进一步详细描述。
[0030]一种延时调整器,如图1所示,主要由频段A模式延时模块、频段B模式延时模块、频段C模式延时模块、频段D模式延时模块、总数据选择器模块和输出缓冲模块构成。频段A模式延时模块的输入端形成延时调整器的输入端。频段A模式延时模块的一输出端与频段B模式延时模块的输入端相连,频段B模式延时模块的一输出端与频段C模式延时模块的输入端相连,频段C模式延时模块的一输出端与频段D模式延时模块的输入端相连。频段A模式延时模块、频段B模式延时模块、频段C模式延时模块和频段D模式延时模块的另一个输出端与总数据选择器模块的输入端相连。总数据选择器模块的输出端连接输出缓冲模块的输入端。输出缓冲模块的输出端形成延时调整器的输出端。
[0031]频段A(高频段)模式延时模块包括输入匹配单元、2个0-25ps延时控制单元、4个25ps延时单元、频段A数据选择器和4个MOS电容。待延时信号送至输入匹配单元。输入匹配单元输出信号至第一 0-25ps延时控制单元。第一 0-25ps延时控制单元在AB⑶四个延时控制信号作用下输出调整后的延时信号至第二 0-25ps延时控制单元。第二 0-25ps延时控制单元在ABCD四个延时控制信号作用下输出调整后的延时信号至第一 25ps延时单元,第一 25ps延时单元输出到第二 25ps延时单元,第二 25ps延时单元输出到第三25ps延时单元,第三25ps延时单元输出到第四25ps延时单元。其中第四25ps延时单元作为电容负载存在。以上4个25ps延时单元的输入端一起接至频段A数据选择器。在选择信号SA的控制下输出0-125ps的可调延时信号至频段B模式延时模块和总数据选择器模块。第一MOS电容接在微调信号E端和第一 0-25ps延时控制单元的反向输出端之间。第二 MOS电容接在微调信号E端和第一 0-25ps延时控制单元的正向输出端之间。第三MOS电容接在微调信号E端和第二 0-25ps延时控制单元的反向输出端之间。第四MOS电容接在微调信号E端和第二 0-25ps延时控制单元的正向输出端之间,4个MOS电容可对延时信号进行微调。参见图2。
[0032]频段B(中高频段)模式延时模块包括33个32.5ps延时单元和频段B数据选择器。33个32.5ps延时单元构成串联结构,即频段A模式延时模块延时信号输出至第一32.5ps延时单元的输入端,第二 32.5ps延时单元的输出端连接第三32.5ps延时单元的输入端,……,第三十二 32.5ps延时单元的输入端连接第三十三32.5ps延时单元的输入端。其中第三十三32.5ps延时单元作为电容负载存在,编号为单数的32.5
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1