数据写入方法、存储器存储装置及存储器控制电路单元的制作方法

文档序号:8905053阅读:193来源:国知局
数据写入方法、存储器存储装置及存储器控制电路单元的制作方法
【技术领域】
[0001]本发明是有关于一种数据写入方法,且特别是有关于一种数据写入方法、存储器存储装置及存储器控制电路单元。
【背景技术】
[0002]数码相机、移动电话与MP3播放器在这几年来的成长十分迅速,使得消费者对存储媒体的需求也急速增加。由于可复写式非易失性存储器模块(例如,闪存)具有数据非易失性、省电、体积小,以及无机械结构等特性,所以非常适合内建于上述所举例的各种可携式多媒体装置中。
[0003]在将数据写入至可复写式非易失性存储器模块之前,此数据可能会被压缩,以节省可复写式非易失性存储器模块的存储空间。然而,有些压缩后数据大小会变大的数据,或者压缩/解压缩效率不佳的数据,若经过压缩再被存储到可复写式非易失性存储器模块中,有可能会导致后续数据被读取时的读取速度大幅下降。

【发明内容】

[0004]本发明提供一种数据写入方法、存储器存储装置及存储器控制电路单元,可在将数据写入至可复写式非易失性存储器模块之前,根据数据的数据传输信息来决定是否压缩此数据,以在减少数据的大小与维持数据的读取性能之间取得平衡。
[0005]本发明提供一种数据写入方法,用于控制一存储器控制电路单元。此数据写入方法包括:接收写入指令与对应于写入指令的第一数据;获得第一数据的初始数据传输信息,并且判断初始数据传输信息是否符合预定条件;当初始数据传输信息符合预定条件时,将第一数据压缩为第二数据,并且将第二数据写入至可复写式非易失性存储器模块;以及当初始数据传输信息不符合预定条件时,将未经压缩的第一数据写入至可复写式非易失性存储器模块。
[0006]在本发明的一范例实施例中,所述获得第一数据的初始数据传输信息的步骤包括:压缩或者扫描部分的第一数据,以获得第一数据的压缩信息,其中第一数据的压缩信息包括第一数据的压缩速度信息以及第二数据的数据流传输速度信息的至少其中之一;以及根据第一数据的压缩信息获得第一数据的初始数据传输信息。
[0007]在本发明的一范例实施例中,所述第一数据的初始数据传输信息包括第一数据的压缩比例信息、第一数据的压缩速度信息、第二数据的解压缩速度信息、第二数据的数据流传输速度信息、解压缩后的第二数据的数据流传输速度信息、以及第一数据是否为连续数据信息的至少其中之一。
[0008]在本发明的一范例实施例中,所述判断初始数据传输信息是否符合预定条件的步骤包括:根据第一数据的压缩比例是否符合压缩比例条件、第一数据的压缩速度是否符合压缩速度条件、第二数据的解压缩速度是否符合解压缩速度条件、第二数据的数据流传输速度是否符合压缩传输速度条件、解压缩后的第二数据的数据流传输速度是否符合解压缩传输速度条件、以及第一数据是否为连续数据的至少其中之一,来判断初始数据传输信息是否符合预定条件。
[0009]在本发明的一范例实施例中,所述数据写入方法还包括:根据第一数据是否为连续数据来决定压缩比例条件、压缩速度条件、解压缩速度条件、压缩传输速度条件以及解压缩传输速度条件的至少其中之一。
[0010]在本发明的一范例实施例中,所述数据写入方法还包括:判断第二数据的解压缩速度是否符合解压缩速度门槛值;以及当判定第二数据的解压缩速度符合解压缩速度门槛值时,判定第二数据的解压缩速度符合解压缩速度条件,其中根据第一数据是否为连续数据来决定解压缩速度条件的步骤包括:当第一数据是连续数据时,将解压缩速度门槛值设定为第一解压缩速度门槛值;以及当第一数据不是连续数据时,将解压缩速度门槛值设定为第二解压缩速度门槛值,其中第一解压缩速度门槛值高于第二解压缩速度门槛值。
[0011]在本发明的一范例实施例中,所述数据写入方法还包括:根据第二数据的解压缩速度与预设读取速度获得读取速度下降比例;判断读取速度下降比例是否符合预设速度下降比例;当读取速度下降比例符合预设速度下降比例时,判定第二数据的解压缩速度符合解压缩速度条件;以及当读取速度下降比例不符合预设速度下降比例时,判定第二数据的解压缩速度不符合解压缩速度条件。
[0012]在本发明的一范例实施例中,在将未经压缩的第一数据写入至可复写式非易失性存储器模块的步骤之后,所述数据写入方法还包括:若可复写式非易失性存储器模块的垃圾搜集程序所搜集的有效数据包括未经压缩的第一数据的至少一部分,获得所述至少一部分的第一数据的后续数据传输信息,并且判断后续数据传输信息是否符合预定条件;当后续数据传输信息符合预定条件时,将所述至少一部分的第一数据压缩为第三数据,并且将第三数据写入至可复写式非易失性存储器模块;以及当后续数据传输信息不符合预定条件时,将未经压缩的所述至少一部分的第一数据写入至可复写式非易失性存储器模块。
[0013]在本发明的一范例实施例中,所述将第一数据压缩为第二数据的步骤包括:利用一第一压缩通道与一第二压缩通道平行地压缩一第一部分的第一数据与一第二部分的第一数据,以产生第二数据,其中第二压缩通道对于第二部分的第一数据的压缩是基于第一压缩通道对于第一部分的第一数据的压缩结果。
[0014]在本发明的一范例实施例中,所述将第一数据压缩为第二数据的步骤包括:随着第一数据的压缩而建立一第一字典,其中数据写入方法还包括:接收读取指令,并且根据读取指令从可复写式非易失性存储器模块中读取第二数据;以及解压缩第二数据,并且随着第二数据的解压缩而建立第二字典,其中第一字典与第二字典实质上相同。
[0015]本发明还提出一种存储器存储装置,此存储器存储装置包括连接接口单元、可复写式非易失性存储器模块及存储器控制电路单元。连接接口单元用以电性连接至一主机系统。存储器控制电路单元电性连接至连接接口单元与可复写式非易失性存储器模块,其中存储器控制电路单元用以执行以下操作:接收写入指令与对应于写入指令的第一数据;获得第一数据的初始数据传输信息,并且判断初始数据传输信息是否符合预定条件;当初始数据传输信息符合预定条件时,将第一数据压缩为第二数据,并且将第二数据写入至可复写式非易失性存储器模块;以及当初始数据传输信息不符合预定条件时,将未经压缩的第一数据写入至可复写式非易失性存储器模块。
[0016]在本发明的一范例实施例中,所述获得第一数据的初始数据传输信息的操作包括:压缩或者扫描至少一部分的第一数据,以获得第一数据的压缩信息,其中第一数据的压缩信息包括第一数据的压缩速度信息以及第二数据的数据流传输速度信息的至少其中之一;以及根据第一数据的压缩信息获得第一数据的初始数据传输信息。
[0017]在本发明的一范例实施例中,所述判断初始数据传输信息是否符合预定条件的操作包括:根据第一数据的压缩比例是否符合压缩比例条件、第一数据的压缩速度是否符合压缩速度条件、第二数据的解压缩速度是否符合解压缩速度条件、第二数据的数据流传输速度是否符合压缩传输速度条件、解压缩后的第二数据的数据流传输速度是否符合解压缩传输速度条件、以及第一数据是否为连续数据的至少其中之一,来判断初始数据传输信息是否符合预定条件。
[0018]在本发明的一范例实施例中,所述存储器控制电路单元还用以根据第一数据是否为连续数据来决定压缩比例条件、压缩速度条件、解压缩速度条件、压缩传输速度条件以及解压缩传输速度条件的至少其中之一。
[0019]在本发明的一范例实施例中,所述存储器控制电路单元还用以执行以下操作:判断第二数据的解压缩速度是否符合解压缩速度门槛值;以及当判定第二数据的解压缩速度符合解压缩速度门槛值时,判定第二数据的解压缩速度符合解压缩速度条件,其中根据第一数据是否为连续数据来决定解压缩速度条件的操作包括:当第一数据是连续数据时,将解压缩速度门槛值设定为第一解压缩速度门槛值;以及当第一数据不是连续数据时,将解压缩速度门槛值设定为第二解压缩速度门槛值,其中第一解压缩速度门槛值高于第二解压缩速度门槛值。
[0020]在本发明的一范例实施例中,所述存储器控制电路单元还用以执行以下操作:根据第二数据的解压缩速度与预设读取速度获得读取速度下降比例;判断读取速度下降比例是否符合预设速度下降比例;当读取速度下降比例符合预设速度下降比例时,判定第二数据的解压缩速度符合解压缩速度条件;以及当读取速度下降比例不符合预设速度下降比例时,判定第二数据的解压缩速度不符合解压缩速度条件。
[0021]在本发明的一范例实施例中,在将未经压缩的第一数据写入至可复写式非易失性存储器模块之后,所述存储器控制电路单元还用以执行以下操作:若可复写式非易失性存储器模块的垃圾搜集程序所搜集的有效数据包括未经压缩的第一数据的至少一部分,获得所述至少一部分的第一数据的后续数据传输信息,并且判断后续数据传输信息是否符合预定条件;当后续数据传输信息符合预定条件时,将所述至少一部分的第一数据压缩为第三数据,并且将第三数据写入至可复写式非易失性存储器模块;以及当后续数据传输信息不符合预定条件时,将未经压缩的所述至少一部分的第一数据写入至可复写式非易失性存储器模块。
[0022]在本发明的一范例实施例中,所述将第一数据压缩为第二数据的操作包括:利用第一压缩通道与第二压缩通道平行地压缩第一部分的第一数据与第二部分的第一数据,以产生第二数据,其中第二压缩通道对于第二部分的第一数据的压缩是基于第一压缩通道对于第一部分的第一数据的压缩结果。
[0023]在本发明的一范例实施例中,所述将第一数据压缩为第二数据的操作包括:随着第一数据的压缩而建立第一字典,其中存储器控制电路单元还用以执行以下操作:接收读取指令,并且根据读取指令从可复写式非易失性存储器模块中读取第二数据;以及解压缩第二数据,并且随着第二数据的解压缩而建立第二字典,其中第一字典与第二字典实质上相同。
[0024]本发明还提出一种存储器控制电路单元,此存储器控制电路单元用于控制一可复写式非易失性存储器模块,此存储器控制电路单元包括主机接口、存储器接口、压缩/解压缩电路及存储器管理电路。主机接口用以电性连接至一主机系统。存储器接口用以电性连接至可复写式非易失性存储器模块。存储器管理电路电性连接至主机接口、存储器接口及压缩/解压缩电路,其中存储器管理电路用以执行以下操作:接收写入指令与对应于写入指令的第一数据;获得第一数据的初始数据传输信息,并且判断初始数据传输信息是否符合预定条件;当初始数据传输信息符合预定条件时,控制压缩/解压缩电路将第一数据压缩为第二数据,并且将第二数据写入至可复写式非易失性存储器模块;以及当初始数据传输信息不符合预定条件时,将未经压缩的第一数据写入至可复写式非易失性存储器模块。
[0025]在本发明的一范例实施例中,所述获得第一数据的初始数据传输信息的操作包括:控制压缩/解压缩电路压缩或者扫描至少一部分的第一数据,以获得第一数据的压缩信息,其中第一数据的压缩信息包括第一数据的压缩速度信息以及第二数据的数据流传输速度信息的至少其中之一;以及根据第一数据的压缩信息获得第一数据的初始数据传输信肩、O
[0026]在本发明的一范例实施例中,所述存储器管理电路还用以根据第一数据是否为连续数据来决定压缩比例条件、压缩速度条件、解压缩速度条件、压缩传输速度条件以及解压缩传输速度条件的至少其中之一。
[0027]在本发明的一范例实施例中,所述存储器管理电路还用以执行以下操作:判断第二数据的解压缩速度是否符合解压缩速度门槛值;以及当判定第二数据的解压缩速度符合解压缩速度门槛值时,判定第二数据的解压缩速度符合解压缩速度条件,其中根据第一数据是否为连续数据来决定解压缩速度条件的操作包括:当第一数据是连续数据时,将解压缩速度门槛值设定为第一解压缩速度门槛值;以及当第一数据不是连续数据时,将解压缩速度门槛值设定为第二解压缩速度门槛值,其中第一解压缩速度门槛值高于第二解压缩速度门槛值。
[0028]在本发明的一范例实施例中,所述存储器管理电路还用以执行以下操作:根据第二数据的解压缩速度与预设读取速度获得读取速度下降比例;判断读取速度下降比例是否符合预设速度下降比例;当读取速度下降比例符合预设速度下降比例时,判定第二数据的解压缩速度符合解压缩速度条件;以及当读取速度下降比例不符合预设速度下降比例时,判定第二数据的解压缩速度不符合解压缩速度条件。
[0029]在本发明的一范例实施例中,在将未经压缩的第一数据写入至可复写式非易失性存储器模块之后,所述存储器管理电路还用以执行以下操作:若可复写式非易失性存储器模块的垃圾搜集程序所搜集的有效数据包括未经压缩的第一数据的至少一部分,获得所述至少一部分的第一数据的后续数据传输信息,并且判断后续数据传输信息是否符合预定条件;当后续数据传输信息符合预定条件时,控制压缩/解压缩电路将所述至少一部分的第一数据压缩为第三数据,并且将第三数据写入至可复写式非易失性存储器模块;以及当后续数据传输信息不符合预定条件时,将未经压缩的所述至少一部分的第一数据写入至可复写式非易失性存储器模块。
[0030]在本发明的一范例实施例中,所述控制压缩/解压缩电路将第一数据压缩为第二数据的操作包括:利用第一压缩通道与第二压缩通道平行地压缩第一部分的第一数据与第二部分的第一数据,以产生第二数据,其中第二压缩通道对于第二部分的第一数据的压缩是基于第一压缩通道对于第一部分的第一数据的一压缩结果。
[0031]在本发明的一范例
当前第1页1 2 3 4 5 6 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1