短路检测电路、短路检测模块以及电子装置的制造方法_3

文档序号:10282642阅读:来源:国知局
处。如果IN声OUT,异或逻辑口 130的输出是逻辑1,指示有错误并且所W有短路。 然后,所产生的逻辑"1"出现在比较器级123的错误输出处。无论何时EN = 0(意味着没 有进行测试),与口 132引起逻辑"0"出现在比较器级错误输出处,指示没有短路。因此,比 较器级错误信号120的可用性由使能信号EN 119来选通。
[0044] 第一上拉/下拉级121和第二上拉/下拉级122分别由插入到输入节点135与输 出节点137之间的阔值电阻器Rt电禪接。通过该电阻器确定短路阔值,运样使得该电阻器 充当针对短路检测电路114的灵敏度调整。因此,可能有利的是使用用于Rt的可变阔值电 阻器来实现短路检测电路114。
[0045] 图3和图4分别展示了使用特定的短路检测电路114来检测对电源短路和对地短 路。已经使用其他电路实现方式(如在美国专利8, 604, 798中所描述的那些)成功地完成 对电源短路或对地短路的检测。
[004引在图3中,禪接至输出节点137的待测电力/感测线路通过电阻对V。。短路。 短路引起OUT = 1,而输入信号116试图驱动该电力线路至低状态,从而使得IN = 0。因 此,虽然施加了输入信号IN = 0,输出节点135保持为高。设置EN = 1通过逻辑口 126曰、 12化将输入信号116锁存至第一上拉/下拉级121中,由此适当地切换晶体管A、B,从而使 得值IN出现在输入节点135处。在第二上拉/下拉级122中设置EN = 1引起晶体管C、D 断开,有效地禁用第二上拉/下拉级122,从而使得输出节点137的值由V。。控制。在比较 器级123中设置EN = 1通过与口 132锁存异或比较的结果,由此产生在错误输出120处的 错误状态"1",指示短路的存在。
[0047] 在图4中,禪接至输出节点137的待测电力/感测线路通过电阻对地短路。短 路引起OUT = 0,而输入信号116试图驱动该线路至高状态,从而使得IN = 1。因此,虽然 施加了输入信号IN = 1,输出节点137保持为低。在上拉/下拉电路121和122中设置EN =1的结果类似于针对上文参照图3所描述的情况的那些结果,即,IN的值出现在输入节 点135处,并且第二上拉/下拉级被禁用,从而使得输出节点137的值通过绑定到地。 再次,在比较器级123中设置EN = 1通过与口 132锁存异或比较的结果,由此产生在错误 输出120处的错误状态"1",再次指示短路的存在。
[004引图5 W及在图6和图7中所示出的检测测试情况用于通过举例来展示短路检测模 块112在标识电力/电力、感测/感测、W及电力/感测短路中的操作。
[0049] 图5突出显示了来自图1的短路示例之一,具体地为其中电力线路104a通过无意 的层间连接110被禪接至感测线路10化的电力/感测短路示例。表示与短路连接110 相关联的电阻。短路检测电路114c试图驱动线路10化至施加在116c处的输入值。短路 检测电路114a试图驱动线路104a至施加在116a处的输入值。
[0050] 图6和图7更详细地展示了图5中所示出的并且待测W检测电力/感测短路110 的电路。通过在美国专利8, 604, 798中所描述的电路实现方式未解决对电力/电力、感测 /感测、W及电力/感测短路的检测。具体地,图6展示了当IN = 0时的测试案例,也就是 说,当感测线路10化旨在被驱动至低状态时。同样,图7展示了当IN = 1时的测试案例, 也就是说,当感测线路10化旨在被驱动至高状态时。在每一种测试案例下,当通过设置EN =1来触发比较测试时,通过逻辑口 126a、12化将输入信号116锁存至第一上拉/下拉级 121中,由此适当地切换晶体管A、B,从而使得值IN出现在输入节点135c处。此外,设置EN =1引起晶体管C、D断开,有效地禁用第二上拉/下拉级122c,从而使得输出节点137的 值(OUT)反映正在被驱动的线路的逻辑状态。当比较器级123中EN = 0,与口 132c的输出 必然为零,从而使得不管上拉/下拉级121和122中发生什么都不指示短路。
[005。 图8展示了测试方法150的示例性实施例,该测试方法使用短路检测模块112来 对电容式感测矩阵100中的短路进行检测和定位。可W通过对机器(例如,微处理器)进行 编程来自动化并且执行该测试方法W向在此所描述的各种电路和电路级施加输入信号并 检测来自其的输出信号。还可W使用短路检测模块112来实现其他测试方法。在本实施例 中,为节省测试时间,可W交替地接通多个短路检测电路114 W检测在电容式感测矩阵100 内的任何地方是否有短路存在。如果检测到短路,可W用连续的方式来使能运些短路检测 电路114 W标识短路的位置和类型(例如,对电源或对地短路、或电力/感测短路)。
[005引在152处,通过设置EN = 1、使用IN = 0 W及使用IN = 1来同时测试对应于每隔 一条感测线路、或每隔一条电力线路(例如,第1条、第3条、第5条)的多个短路检测电路 114、W及后续的奇数编号的短路检测电路114。
[0053] 在154处,检测错误信号120的值。如果错误信号120中任何一个为指示存在短 路的逻辑"1",在156处寻找短路的位置。
[0054] 在156处,测试对应于与产生错误信号20的线路相邻的线路的短路检测电路114 W检测电力/电力短路或感测/感测短路。如果运些相邻线路均没有产生错误信号120,依 序对正交线路进行测试W检测电力/感测短路。
[00巧]在158处,报告运些错误信号120并对其进行分析W确定短路的位置。由于线到 线短路对两条线路均有影响,该短路应当被检测到两次。如果两条相邻的电力线路或感测 线路产生错误信号120,推断出它们一起被短路。如果一条电力线路和一条感测线路产生错 误信号,推断出意想不到的电连接的矩阵坐标。
[0056] 在162处,如果还没有在152处所测试的奇数编号的线路中找到短路,同时对偶数 编号的线路进行测试。
[0057] 在164处,检测错误信号120的值。如果错误信号120中任何一个为指示存在短 路的逻辑"1",通过执行步骤156-160来寻找短路的位置。
[0058] 在166处,如果错误信号120中没有错误信号为指示短路的逻辑"1",结论是在电 容式感测矩阵100中没有短路存在。
[0059] W下逻辑表1-IV详细示出了在如果已经使用测试(如上文所描述的测试)检测 到短路的情况下用于推导存在什么类型的短路、W及短路的位置的决策过程。使用在此所 描述的短路检测电路模块112来执行运种决策过程。可W通过对计算装置进行编程来自动 化在此所描述的决策过程W向短路检测电路模块112施加测试信号并且从该短路检测电 路模块112收集错误数据。
[0060] 表1是根据一个实施例的逻辑表,展示了基于来自错误信号120的错误信号数据 来推断存在的短路的类型的逻辑发展。一般来说,当对任何单条线路的测试针对IN = 0和 IN = 1的输入值均产生错误信号120时,结论是存在电力/感测短路。当对任何单条线路 的测试仅针对IN = O的情况产生错误信号120时,结论是待测线路对V。。短路。同样,当 对任何单条线路的测试仅针对IN = 1的情况产生错误信号120时,结论是待测线路对地短 路。
[0061] 表1
[0062]
[0063] 表1I是逻辑表,展示了推断在具有两条感测线路(感测0和感测1) W及两条电 力线路(电力0和电力1)的代表性电容式感测矩阵100 (或其一部分)中存在的一个或多 个短
当前第3页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1