数据传输电路、方法及存储装置与流程

文档序号:31689553发布日期:2022-09-30 22:26阅读:来源:国知局

技术特征:
1.一种数据传输电路,其特征在于,包括:延迟模块,用于自接收模式寄存器读命令时刻起,延迟第一预设时间后,生成延迟读命令;模式寄存器数据处理单元,与所述延迟模块连接,用于响应所述模式寄存器读命令从模式寄存器读出设置参数,以及还用于响应所述延迟读命令而输出所述设置参数。2.根据权利要求1所述的数据传输电路,其特征在于,所述延迟模块包括:第一延迟单元,用于自接收所述模式寄存器读命令时刻起,延迟第二预设时间后,生成第一延迟读命令;第二延迟单元,与所述第一延迟单元的输出端连接,用于自接收所述第一延迟读命令时刻起,延迟第三预设时间后,生成第二延迟读命令,所述第三预设时间与列选择控制模块的操作延迟相等;第三延迟单元,与所述第二延迟单元的输出端及所述模式寄存器数据处理单元的输入端均连接,用于自接收所述第二延迟读命令时刻起,延迟第四预设时间后,生成所述延迟读命令;其中,所述第二预设时间、所述第三预设时间及所述第四预设时间之和,与所述第一预设时间相等。3.根据权利要求2所述的数据传输电路,其特征在于,所述第三延迟单元包括:第一子延迟单元,与所述第二延迟单元的输出端连接,用于自接收所述第二延迟读命令时刻起,延迟第五预设时间后,生成第三延迟读命令,所述第五预设时间与读写放大器的操作延迟相等;第二子延迟单元,与所述第一子延迟单元的输出端及所述模式寄存器数据处理单元的输入端均连接,用于自接收所述第三延迟读命令时刻起,延迟第六预设时间后,生成所述延迟读命令;其中,所述第五预设时间与所述第六预设时间之和,与所述第四预设时间相等。4.根据权利要求1-3任一项所述的数据传输电路,其特征在于,所述模式寄存器数据处理单元还包括:先入先出指针处理单元,与所述延迟模块连接,用于响应所述模式寄存器读命令生成第一指针信号,以及还用于响应所述延迟读命令生成第二指针信号;先入先出数据处理单元,与所述先入先出指针处理单元及所述模式寄存器均连接,用于响应所述第一指针信号从所述模式寄存器读出设置参数,以及还用于响应所述第二指针信号输出所述设置参数。5.根据权利要求4所述的数据传输电路,其特征在于,所述第一指针信号与所述第二指针信号的驱动时钟频率相同。6.根据权利要求4所述的数据传输电路,其特征在于,所述先入先出数据处理单元包括:存储单元,多个所述存储单元的输出端均连接于同一节点;所述存储单元包括存储子单元和驱动器,所述驱动器的输入端连接于所述存储子单元的输出端,所述存储子单元在所述第一指针信号驱动下接收所述设置参数,所述驱动器在所述第二指针信号驱动下输出所述设置参数。
7.根据权利要求6所述的数据传输电路,其特征在于,各所述存储子单元的数据输入端均连接于所述模式寄存器。8.根据权利要求1-3任一项所述的数据传输电路,其特征在于,还包括:命令解码电路,其第一输出端与所述延迟模块的输入端及所述模式寄存器数据处理单元的输入端均连接,用于接收读命令,对所述读命令解码并判断所述读命令是否为所述模式寄存器读命令,若是,则输出所述模式寄存器读命令,反之,则生成阵列区数据读命令;阵列区数据处理单元,其输入端与所述命令解码电路的第二输出端及存储单元阵列均连接,用于响应所述阵列区数据读命令而从所述存储单元阵列中读出阵列区数据。9.根据权利要求8所述的数据传输电路,其特征在于,所述阵列区数据处理单元的操作延迟,与所述第一预设时间的差值为预设阈值。10.根据权利要求9所述的数据传输电路,其特征在于,所述预设阈值为列刷新周期的整数倍。11.根据权利要求9所述的数据传输电路,其特征在于,还包括:第一选择器,与所述阵列区数据处理单元的输出端及所述模式寄存器数据处理单元的输出端均连接;先入先出存储器,与所述第一选择器的输出端连接,用于存储所述设置参数或所述阵列区数据。12.根据权利要求11所述的数据传输电路,其特征在于,还包括:并串行转换电路,与所述先入先出存储器的输出端连接;数据驱动模块,与所述并串行转换电路的输出端连接,用于输出所述设置参数或所述阵列区数据。13.一种存储装置,其特征在于,包括:存储单元阵列,用于存储阵列区数据;模式寄存器,用于存储设置参数;以及如权利要求1-12任一项所述的数据传输电路。14.一种数据传输方法,其特征在于,包括:基于延迟模块响应模式寄存器读命令,生成延迟读命令,所述延迟模块的操作延迟为第一预设时间;响应所述模式寄存器读命令,基于模式寄存器数据处理单元从模式寄存器读出设置参数;以及响应所述延迟读命令,所述模式寄存器数据处理单元输出所述设置参数。15.根据权利要求14所述的数据传输方法,其特征在于,所述基于延迟模块响应模式寄存器读命令,生成延迟读命令,包括:控制第一延迟单元自接收所述模式寄存器读命令时刻起,延迟第二预设时间后,生成第一延迟读命令;控制第二延迟单元自接收所述第一延迟读命令时刻起,延迟第三预设时间后,生成第二延迟读命令,所述第三预设时间与列选择控制模块的操作延迟相等;控制第三延迟单元自接收所述第二延迟读命令时刻起,延迟第四预设时间后,生成所述延迟读命令;其中,所述第二预设时间、所述第三预设时间及所述第四预设时间之和,与
所述第一预设时间相等。16.根据权利要求14或15所述的数据传输方法,其特征在于,所述基于延迟模块响应模式寄存器读命令,生成延迟读命令之前,还包括:接收读命令;对所述读命令解码并判断所述读命令是否为所述模式寄存器读命令;若是,则输出所述模式寄存器读命令;反之,则生成阵列区数据读命令;响应所述阵列区数据读命令从存储单元阵列中读出阵列区数据。

技术总结
本申请涉及一种数据传输电路、方法及存储装置,所述数据传输电路包括延迟模块及模式寄存器数据处理单元,延迟模块用于自接收模式寄存器读命令时刻起,延迟第一预设时间后,生成延迟读命令;模式寄存器数据处理单元与所述延迟模块连接,用于响应所述模式寄存器读命令从模式寄存器读出设置参数,以及还用于响应所述延迟读命令而输出所述设置参数。本申请通过设置第一预设时间能够控制响应模式寄存器读命令读出设置参数的时间,与响应阵列区数据读命令读出阵列区数据的时间匹配。令读出阵列区数据的时间匹配。令读出阵列区数据的时间匹配。


技术研发人员:高恩鹏 冀康灵 吴增泉
受保护的技术使用者:长鑫存储技术有限公司
技术研发日:2021.03.29
技术公布日:2022/9/29
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1