本发明涉及属于平板显示技术领域,尤其涉及一种TFT阵列基板的制造方法及TFT阵列基板。
背景技术:
目前TFT-LCD(薄膜晶体管-液晶显示面板)由于具有微功耗、低工作电压、无X射线辐射、高清晰度、小体积等优点,目前广泛应用于手机、掌上电脑等便携式电子产品中。其中,TFT是控制发光的开关,是实现液晶显示器大尺寸的关键,直接关系到高性能平板显示器的发展方向。现在,TFT结构中的底栅型IGZO(Indium Gallium Zinc Oxide,氧化铟镓锌)在制作过程因选择比等问题,导致刻蚀工艺会对IGZO有损伤,造成IGZO表面缺陷,影响器件漏电流及阈值电压和稳定性;源漏极采用铜结构时,因其与基板或者SiO及SiNx附着力差,铜扩散至沟道等问题,需额外添加阻挡层材料,一方面增加刻蚀成本,另一方面会有残留风险。
综上所述,现有技术的TFT阵列基板的制造方法及TFT阵列基板,由于TFT阵列基板制造工艺中源漏极与基板或栅极绝缘层附着力差,致使其扩散至有源层沟道,进而致使增添额外的阻挡层材料,造成刻蚀成本增加且有残留风险的技术问题。
技术实现要素:
本发明提供一种TFT阵列基板的制造方法及TFT阵列基板,用以避免现有的TFT阵列基板制造工艺中源漏极在有源层沟道内残留,以解决源漏极材在沟道内的残留导致的需增添额外的阻挡层材料,进一步造成刻蚀成本增加且有残留风险的技术问题。
为解决上述问题,本发明提供的技术方案如下:
本发明提供一种TFT阵列基板的制造方法,所述方法包括:
S10,提供基板,在所述基板表面制备栅极,之后在所述基板表面制备栅极绝缘层;
S20,在所述栅极绝缘层表面制备有源层,所述有源层包括沟道、位于所述沟道一端的源极掺杂区以及位于所述沟道另一端的漏极掺杂区;
S30,在所述沟道表面制备保护层,并将所述源极掺杂区和所述漏极掺杂区导体化;
S40,在所述基板表面制备金属层,并对所述金属层进行刻蚀,形成源极和漏极;
S50,剥离所述保护层,最后在所述基板表面制备钝化层。
根据本发明一优选实施例,所述有源层的材料为金属氧化物,包括氧化铟镓锌或氧化铟锌。
根据本发明一优选实施例,所述保护层为光刻胶。
根据本发明一优选实施例,所述S30还包括:
S301,通过半色调掩膜板对所述基板显影后形成图案;
S302,对所述保护层进行灰化处理。
根据本发明一优选实施例,所述灰化过程中使用的气体为氧气或三氟甲烷中的一种或一种以上的组合,灰化时间为20秒到100秒之间。
根据本发明一优选实施例,所述导体化的过程中使用的气体为稀有气体,导体化时间为30秒到60秒之间。
根据本发明一优选实施例,所述源极和所述漏极的材料为铜。
根据本发明一优选实施例,所述栅极绝缘层和所述钝化层的材料为氧化硅、氮化硅、氮硅化合物中的两种或两种以上的任意组合所构成的复合层结构。
根据本发明一优选实施例,所述有源层的厚度为40纳米,所述源极和所述漏极的厚度为500纳米,所述钝化层的厚度为100~400纳米。
本发明还提供一种TFT阵列基板,包括:
基板;
栅极,位于所述基板表面;
栅极绝缘层,位于所述基板表面;
有源层,位于所述栅极绝缘层表面,所述有源层包括沟道、位于所述沟道一端的源极掺杂区以及位于所述沟道另一端的漏极掺杂区;
源极和漏极,位于所述基板表面;
钝化层,位于所述基板表面;
本发明的有益效果为:本发明所提供的一种TFT阵列基板的制造方法及TFT阵列基板,将源极掺杂区和漏极掺杂区导体化,避免了额外添加阻挡层材料,进一步降低了刻蚀难度,更进一步防止了刻蚀对有源层沟道的损失,最终降低了TFT阵列基板的生产成本。
附图说明
为了更清楚地说明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单介绍,显而易见地,下面描述中的附图仅仅是发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明TFT阵列基板的制造方法流程图。
图1A-1E为图1所述TFT阵列基板的制造方法示意图。
图2为本发明TFT阵列基板结构示意图。
具体实施方式
以下各实施例的说明是参考附加的图示,用以例示本发明可用以实施的特定实施例。本发明所提到的方向用语,例如[上]、[下]、[前]、[后]、[左]、[右]、[内]、[外]、[侧面]等,仅是参考附加图式的方向。因此,使用的方向用语是用以说明及理解本发明,而非用以限制本发明。在图中,结构相似的单元是用以相同标号表示。
本发明针对现有的TFT阵列基板,由于TFT阵列基板制造工艺中源漏极与基板或栅极绝缘层附着力差,致使其扩散至有源层沟道,进而致使增添额外的阻挡层材料,造成刻蚀成本增加且有残留风险的技术问题,本实施例能够解决该缺陷。
如图1所示,本发明提供一种TFT阵列基板制备方法流程,所述方法包括:
S10,提供基板101,在所述基板表面制备栅极102,之后在所述基板表面制备栅极绝缘层103。
具体的,所述S10还包括:
首先利用物理气象沉积法在所述基板101表面刻蚀形成栅极电极图案,得到栅极102;然后,在所述基板101和所述栅极102的表面上利用物理气象沉积法沉积出栅极绝缘层103,如图1A所示。
其中,所述基板101为玻璃基板;所述栅极102的材料可使用为Cu/Ti复合层材料,其中所述栅极102中Cu层的厚度为300nm,所述栅极102中Ti层的厚度为30nm;所述栅极绝缘层103的材料为氧化硅、氮化硅、氮硅化合物中的两种或多种的任意组合所构成的复合层结构,所述栅极绝缘层的厚度为300nm。
S20,在所述栅极绝缘层103表面制备有源层,所述有源层包括沟道104、位于所述沟道一端的源极掺杂区105以及位于所述沟道另一端的漏极掺杂区106。
具体的,所述S20还包括:
在所述栅极绝缘层103表面上利用物理气象沉积法沉积形成所述有源层,所述有源层包括沟道104、位于所述沟道一端的源极掺杂区105以及位于所述沟道另一端的漏极掺杂区106,如图1B所示。
其中,所述有源层的材料为金属氧化物,包括氧化铟镓锌或氧化铟锌;所述有源层的厚度为40nm;所述源极掺杂区105以及位于所述沟道另一端的漏极掺杂区106的面积相同。
S30,在所述沟道104表面制备保护层107,并将所述源极掺杂区105和所述漏极掺杂区106导体化。
具体的,所述S30还包括:
首先在所述基板101上涂覆保护层,再通过半色调光罩显影后形成图案;然后对所述保护层进行灰化处理,减薄所述基板101表面的所述保护层,使所述沟道104完全被所述光阻覆盖;再通过等离子体对所述源极掺杂区105和所述漏极掺杂区106进行导体化,如图1C所示。
其中,所述保护层为光刻胶,光刻胶选用正阻材料;所述灰化过程中使用的气体为氧气或三氟化甲烷中的一种或一种以上的组合,所述灰化时间为20s~100s。优选地,所述灰化气体可以使用三氟化甲烷和氧气的混合气体,灰化时间为30s;优选地,所述灰化气体可以使用氧气,灰化时间为40s;所述导体化过程中使用的气体为稀有气体,所述导体化时间为30s~60s,优选为氩气或氦气。
S40,在所述基板101表面制备金属层,并对所述金属层进行刻蚀,形成源极108和漏极109;
具体的,所述S40还包括:
首先通过物理气象沉积法在所述101表面沉积出金属层;然后对所述金属层进行刻蚀,通过光刻胶形成源极108和漏极109;此时由于所述沟道104被所述保护层107保护,在刻蚀所述金属层的过程中不受影响,避免了对所述沟道的刻蚀;导体化的所述源极掺杂区105和所述漏极掺杂区106充当了阻挡层材料,防止了所述金属层扩散至所述沟道104,如图1D所示。
其中,所述金属层所使用的材料为铜;所述金属层的厚度为500纳米;刻蚀过程中,可以使用不含氟铜酸。
S50,剥离所述保护层107,最后在所述基板101表面制备钝化层110。
具体的,所述S50还包括:
使用剥离液剥离所述保护层107,在所述基板101表面沉积出所述钝化层,此时,TFT阵列基板沟道全部形成图案,如图1E所示。
其中,所述钝化层110的材料为氧化硅、氮化硅、氮硅化合物中的两种或多种的任意组合所构成的复合层结构;所述钝化层110的厚度为100~400纳米;制备所述钝化层的过程中使用的热蒸发气体为N2或O2,热蒸发处理时间为60~150min,热蒸发处理温度为200~400℃。优选地,所述钝化层110为SiO/SiNx叠层,厚度为300/200nm;优选地,所述热蒸发处理过程中,热蒸发气体为氧气;时间为120min,温度为250℃。优选地,热蒸发处理过程中,热蒸发气体为氮气;时间为100min,温度为300℃。
根据上述的制作方法,可得到一种采用背沟道刻蚀型的TFT元件的阵列基板,如图2所示,包括:
基板201;
栅极202,位于所述基板201表面;
栅极绝缘层203,位于所述基板201表面;
有源层,所述有源层包括沟道204、位于所述沟道一端的源极掺杂区205以及位于所述沟道另一端的漏极掺杂区206,位于所述栅极绝缘层203表面;
源极207以及漏极208,位于所述基板201表面;
钝化层108,位于所述基板表面;
其中,所述源极掺杂区205以及漏极掺杂区206均进行导体化处理。
本发明的有益效果为:本发明所提供的一种TFT阵列基板的制造方法及TFT阵列基板,将源极掺杂区和漏极掺杂区导体化,避免了额外添加阻挡层材料,进一步降低了刻蚀难度,更进一步防止了刻蚀对有源层沟道的损失,最终降低了TFT阵列基板的生产成本。
综上所述,虽然本发明已以优选实施例揭露如上,但上述优选实施例并非用以限制本发明,本领域的普通技术人员,在不脱离本发明的精神和范围内,均可作各种更动与润饰,因此本发明的保护范围以权利要求界定的范围为准。