应用于负电压电荷泵的逻辑控制接口电路的制作方法

文档序号:7493543阅读:214来源:国知局
专利名称:应用于负电压电荷泵的逻辑控制接口电路的制作方法
技术领域
本发明涉及一种应用于负电压电荷泵的逻辑控制接口电路。
背景技术
集成的电荷泵电路由于简单的外围电路,只需要两个电容,占用面积小,成本低, 具有良好的升压效果,在电路设计中得到广泛应用;部分压电陶瓷发声元件驱动电路,采用 的就是集成的负电压电荷泵。 针对目前CMOS工艺负电压电荷泵电路设计,由于控制电路的关断是外部提供的 一个TTL逻辑电平,而在启动过程和关断过程中芯片衬底的电位不一致,由此引起NM0S管 的阈值电压不一致,使芯片的关断控制失效。本文介绍了一种应用于此的新型电路结构,对 电源电压的不敏感性,使该电路能够广泛应用在负电压电荷泵逻辑控制设计中。该电路能 够满足低电压的电荷泵电路启动和关断过程应用。本发明针对压电陶瓷发声元件的驱动芯 片设计,发明一种应用于负电压电荷泵的逻辑控制接口电路;该款芯片设计中采用负电压 电荷泵进行升压,完成压电陶瓷发声元件的功率放大;负电压电荷泵满足提升驱动芯片电 压的同时,也引起衬底电位的浮动,导致控制接口电路输出不稳定;为保证电路正常工作, 本发明对负电压电荷泵的逻辑控制接口电路进行了创新设计,所设计的电路包括带浮动衬 底电位的参考电平电路和比较器检测电路两部分参考电平电路产生比较器所需要的参考 电平,比较器检测参考电平和外部控制信号电平,控制芯片的启动与关断;使芯片在上电过 程中,衬底电压的变化不会改变芯片的工作状态;芯片在断电过程中,衬底电压的变化产生 两个关断信号,分时关断整个电路。

发明内容
本发明要解决的技术问题是提供一种启动过程参考电压不会因为衬底电压的变
化而改变输出控制逻辑,关断过程中保持参考电压不变,电路完全关断后,产生参考电压的
电路部分才全部关断,达到零功耗的关断状态。 为解决上述技术问题,本发明提供的技术方案为 —种应用于负电压电荷泵的逻辑控制接口电路,该接口电路包括带浮动衬底电位 的参考电压电路和比较器检测电路,外部关断信号X分别通过第一关断信号输入端SDB1接 入带浮动衬底电位的参考电压电路和比较器检测电路的正相输入端INP接入比较器检测 电路,其中,带浮动衬底电位的参考电压电路产生的参考电压V,通过比较器检测电路的负 相输入端INN接入比较器检测电路,带浮动衬底电位的参考电压电路产生的第一关断信号 XI通过比较器检测电路的第三关断信号输入端SDB3接入比较器检测电路,由比较器检测 电路将接收的外部关断信号X与参考电压VKEF进行比较,并由第一关断信号XI控制比较器 检测电路,由比较器检测电路输出用于控制外部电路的第二关断信号X2。
优选的,所述带浮动衬底电位的参考电压电路包括第一缓冲器、第二缓冲器、基准 电压电路和分压电路,其中外部关断信号X分别接入第一缓冲器的输入端口 Il和第二缓冲器的输入端口 12,第一缓冲器的输出端口 01与分压电路的输入端口 15相连,第二缓冲器 的输出端口 02与基准电压电路的输入端口 13相连,基准电压电路的基准电压输出端03与 分压电路的输入端口 14相连,分压电路的输出端04输出参考电压V,,第二缓冲器的输出 端02输出第一关断信号xl,第一缓冲器的接地端GND端接负电压VEE,第二缓冲器的接地 端GND端接地GND ;第一缓冲器的电源电压端VDD端和第二缓冲器的电源电压端VDD端分 别与基准电压电路的电源电压端VDD端相连。
优选的,外部关断信号X输入的敏感区域为0. 5 1. IV。 本发明的有益效果在于由于采用了上述电路结构,所以启动过程参考电压不会 因为衬底电压的变化而改变输出控制逻辑,对电源电压的变化不敏感,关断过程中,保持参 考电压不变,电路完全关断后,产生参考电压的电路部分才全部关断,达到零功耗的关断状 态。


图1是本发明提供的应用于负电压电荷泵的逻辑控制接口电路的整体结构图;
图2基本的反相器结构电路图; 图3是缓冲器随NMOS和PMOS宽长比的比例变化曲线;其中,横轴代表缓冲器N沟 道增强型MOS管的宽长比与P沟道增强型MOS管宽长比的比;纵轴代表缓冲器的转换电压 VSP随MOS管宽长比的变化关系;坐标(-1. 8, 1. 796)表示当转换电压VSP为VDD/2时,NMOS 管和PM0S管的宽长比;
图4是比较器检测电路图; 图5a是带浮动衬底电位的参考电压电路的电路框图;
图5b是带浮动衬底电位的参考电压电路的电路图; 图6是本发明提供的应用于负电压电荷泵的逻辑控制接口电路的工作状态转化 图。
具体实施例方式
下面结合附图和实施方式对本发明作进一步说明。 本发明提供的应用于负电压电荷泵的逻辑控制接口电路是针对压电陶瓷发声元
件的驱动芯片设计,该款芯片设计中采用负电压电荷泵进行升压,完成压电陶瓷发声元件
的功率放大;负电压电荷泵满足提升驱动芯片电压的同时,也引起衬底电位的浮动,导致接
口电路输出不稳定;为保证电路正常工作,本发明对负电压电荷泵的逻辑控制接口电路进
行了创新设计,所设计的电路包括带浮动衬底电位的参考电压电路和比较器检测电路两部
分参考电平电路产生比较器所需要的参考电压,比较器检测参考电压和外部控制信号电
压,控制芯片的启动与关断;使芯片在上电过程中,衬底电压的变化不会改变芯片的工作状
态;芯片在断电过程中,衬底电压的变化产生两个关断信号,分时关断整个电路。
图1所示为本发明提供的应用于发声器驱动器的逻辑控制接口电路的电路框图,
带浮动衬底电位的参考电平电路设置开启和关断的阈值,然后通过比较器输出控制信号,
控制其他电路的工作。带浮动衬底电位的参考电平电路的设计要达到两点要求(1)启动过
程参考电压V,不会因为衬底电压的变化而改变输出控制逻辑,对电源电压的变化不敏感,(2)关断过程中,要保持参考电压V,不变,电路完全关断后,产生参考电压V,的电路部分 才全部关断,达到零功耗的关断状态。其中,外部关断信号X分别通过第一关断信号输入端 SDBl接入带浮动衬底电位的参考电压电路和比较器检测电路的正相输入端INP接入比较 器检测电路,其中,带浮动衬底电位的参考电压电路产生的参考电压VKEF通过输出端口 REF 输出,并通过比较器检测电路的负相输入端INN接入比较器检测电路;带浮动衬底电位的 参考电压电路产生的第一关断信号XI通过参考电压的输出端口 SDB2输出,并通过比较器 检测电路的第三关断信号输入端SDB3接入比较器检测电路;由比较器检测电路将接收的 外部关断信号X与参考电压VKEF进行比较,并由第一关断信号XI控制比较器检测电路,由 比较器检测电路输出用于控制外部电路的第二关断信号X2。 图2所示为反相器的电路示意图,当输入电压VIN等于输出电压V。UT时,定义为反 相器的转换电平,此时设V^ = V0UT = 、p可以得到式(1. 1)(^c《)n)2 =(WpCOT(^, —^《)2 (1.1) 其中un表示NMOS管的迁移率,up表示PM0S管的迁移率,C。x表示单位面积的栅氧 『
电容,(I)n表示NMOS管的宽长比,(T)p表示PMOS管的宽长比,V^表示NMOS管的导通阈值,
VTHP表示PMOS管的导通阈值,VSP表示缓冲器的转换电压,VDD表示电源的电压。
求解得r V" ,p +
6尸 〗+ /歷* 由式(1.2)可以看出当增加NMOS管的宽长比W/L,减小PMOS管的宽长比W/L时,
可以减小反相器的转化电平,假设,=2, VDD = 3. 6, VTHN = 1, VTHP = -1. 2。
〃p 图3是f^从2—15 215变化区间内对应的Matlab仿真曲线,其中,横轴代表缓 冲器N沟道增强型MOS管的宽长比与P沟道增强型MOS管宽长比的比;纵轴代表缓冲器的 转换电压、p随MOS管宽长比的变化关系;坐标(-1.8,1.796)表示当转换电压V^为VDD/2 时,NMOS管和PM0S管的的宽长比,由图3可以看到当f^-2—18 0.3时,缓冲器的转换电
「v
压VsP^"。 比较器的功能是完成外部关断信号X与参考电压VKEF的比较。通常输入的TTL接 口电平标准高电平阈值为1. 2V,低电平阈值为0. 35V。因此设置外部关断信号X输入的敏 感区域为0. 5 1. IV。图4是比较器电路结构,采用PMOS差分输入对管,可以处理更低的 输入信号电平,比较器偏置电流源的产生采用图4所示第一 PMOS管MP1 ,第一电阻Rl,第一 NMOS管MN1分压电路实现。 图5a带浮动衬底电位的参考电压电路的电路框图,图5b是带浮动衬底电位的参 考电压电路的电路图,其中,带浮动衬底电位的参考电压电路包括第一缓冲器、第二缓冲 器、基准电压电路和分压电路,其中外部关断信号X分别接入第一缓冲器的输入端口 II和 第二缓冲器的输入端口 12,第一缓冲器的输出端口 01与分压电路的输入端口 15相连,第二 缓冲器的输出端口 02与基准电压电路的输入端口 13相连,基准电压电路的基准电压输出
5端03与分压电路的输入端口 14相连,分压电路的输出端04输出参考电压VKEF,第二缓冲器 的输出端02输出第一关断信号xl,第一缓冲器的接地端GND端接负电压VEE,第二缓冲器 的接地端GND端接地GND ;第一缓冲器的电源电压端VDD端和第二缓冲器的电源电压端VDD 端分别与基准电压电路的电源电压端VDD端相连。
衬偏效应对MOS管的开启阈值VTH的影响如式(1. 3)所示 =F訓+W扭+^J-^7f) (1.3) 其中VTH。是未考虑衬偏效应的数值,Y为体校应系数,典型值在0. 3 0. 4 #之
间,4F是势累区电荷,VSB是源级和衬底之间的电位差;当源级电位S和衬底电位B不相同 时,VSB大于零,^变大,增加电路的开启阈值电平。 上电过程负电压VEE电位和GND相同都是零,因此当输入外部关断信号X逐渐升 高时,图5b中第一缓冲器和第二缓冲器同时翻转,此时第一电阻Rl,第五PMOS管MP5和第 五NMOS管丽5的通路建立,第二电阻R2,第三电阻R3,第六NMOS管丽6通路也建立,产生 偏置电压VKEF, E的电位VE满足式(1. 4)和式(1. 5)
<formula>formula see original document page 6</formula> 其中Vse表示MOS管源级S,栅极G的电位差,ID表示流过的电流,up表示PMOS管

的迁移率,C。x表示单位面积的栅氧电容,(Y)p表示PMOS管的宽长比,VTHP表示PMOS管的导 通阈值。 求解得
<formula>formula see original document page 6</formula>
是近似等于流过第一电阻Rl的电流在第五PM0S管MP5
管上产生的过饱和压降;从-^可以看出第一电阻R1越大,电源电压的变化对E
点电位^的影响越小。第二电阻R2,第三电阻R3是分压电阻,为了产生更低的比较电平而设置的,通用接口电平的输入输出阈值电平为0. 35V 1. 2V,对高压工艺CMOS器件的阈值 VTHP比较高,仅通过第一电阻Rl,第五PMOS管MP5和第五NMOS管丽5支路产生的电压大于 接口电平的阈值,因此针对高压工艺,第二电阻R2,第三电阻R3和第六NMOS管丽6构成的 分压支路就必不可少了。 一般情况下第二电阻R2和第三电阻R3阻值较大,流过的电流基 本可以忽略,这样可以最大程度地降低对E点电位VE的影响。 当电路启动后,内部的负电压电荷泵将负电压源VEE端的电压拉低,此时两个反 相器仍旧输出高电平,保证第五NMOS管丽5,第六NMOS管丽6开启,保证产生参考电平的支 路通路状态。由式(1. 7)知,VEE电位的变化对E点电压没有影B向,E点电位保持不变;第 二电阻R2,第三电阻R3和第六NMOS管丽6构成的分压支路,第六NMOS管丽6的源级连接 到零电位保持不变,因此比较参考电平VKEF不会随着负电压源VEE的变化而变化。通过以 上分析电路启动后到电路达到稳定,关断电路的输出逻辑不变,保证芯片的正常工作。
断电过程当输入关断电平SDB变低时,负电压源VEE电位为负电平,图5b中NOMS 管MNB1, MNB2, MNB3分别接零电平,因此第二缓冲器先反转,输出零电平,此时图5中第五 NMOS管丽5以及图4中第一 NMOS管丽l工作在饱和状态不变,控制电路正常工作,当输入 关断电平X继续变低时,比较器检测参考电平VKEF和外部关断信号X,输出比较控制信号,将 芯片内负电压电荷泵模块关断,负电压源VEE电位将逐渐升高;图5b中第六NMOS管丽6的 源级接地,因此参考电平VKEF的电位将保持不变,比较器输出保持不变。当负电压源VEE由 负电压上升到接近零时,第一缓冲器也翻转,此时关断第二电阻R2,第三电阻R3,第六NMOS 管丽6支路,第一电阻Rl,第五PMOS管MP5,第五NMOS管丽5也关断,从而使芯片的所有模 块进入零功耗的关断状态。 断电过程分时实现芯片的关断是本发明的一个亮点,图6是电路的工作状态转化 图,其中X是外部关断信号,VEE是负电压电平,OUT是输出的逻辑控制电平,IDD是图1所 示参考电压电路和比较器检测电路的电流功耗之和。 以上所述的仅是本发明的一种实施方式,在此应当指出,对于本领域的普通技术 人员来说,在不脱离本发明创造构思的前提下,还可以做出改进,但这些均属于本发明的保 护范围。
权利要求
一种应用于负电压电荷泵的逻辑控制接口电路,其特征在于该接口电路包括带浮动衬底电位的参考电压电路和比较器检测电路,外部关断信号(X)分别通过第一关断信号输入端(SDB1)接入带浮动衬底电位的参考电压电路和比较器检测电路的正相输入端(INP)接入比较器检测电路,其中,带浮动衬底电位的参考电压电路产生的参考电压(VREF)通过比较器检测电路的负相输入端(INN)接入比较器检测电路,带浮动衬底电位的参考电压电路产生的第一关断信号(X1)通过比较器检测电路的第三关断信号输入端(SDB3)接入比较器检测电路,由比较器检测电路输出用于控制外部电路的第二关断信号(X2)。
2. 根据权利要求1所述的应用于负电压电荷泵的逻辑控制接口电路,其特征在于所述带浮动衬底电位的参考电压电路包括第一缓冲器、第二缓冲器、基准电压电路和分压电路,其中外部关断信号(X)分别接入第一缓冲器的输入端口 (II)和第二缓冲器的输入端口(12),第一缓冲器的输出端口 (01)与分压电路的输入端口 (15)相连,第二缓冲器的输出端口 (02)与基准电压电路的输入端口 (13)相连,基准电压电路的基准电压输出端(03)与分压电路的输入端口 (14)相连,分压电路的输出端(04)输出参考电压(V,),第二缓冲器的输出端(02)输出第一关断信号(Xl),第一缓冲器的接地端(GND)端接负电压(VEE),第二缓冲器的接地端(GND)端接地;第一缓冲器的电源电压端(VDD)端和第二缓冲器的电源电压端(VDD)端分别与基准电压电路的电源电压端(VDD)端相连。
3. 根据权利要求1或2所述的应用于负电压电荷泵的逻辑控制接口电路,其特征在于所述外部关断信号X输入的敏感区域为0. 5 1. IV。
全文摘要
本发明提供了一种应用于负电压电荷泵的逻辑控制接口电路,其包括带浮动衬底电位的参考电压电路和比较器检测电路,带浮动衬底电位的参考电压电路产生的参考电压(VREF)通过比较器检测电路的负相输入端(INN)接入比较器检测电路,由比较器检测电路将接收的外部关断信号(X)与参考电压(VREF)进行比较,并由第一关断信号(X1)控制比较器检测电路,由比较器检测电路输出用于控制外部电路的第二关断信号(X2)。该电路启动过程参考电压不会因为衬底电压的变化而改变输出控制逻辑,对电源电压的变化不敏感,关断过程中,要保持参考电压不变,电路完全关断后,产生参考电压的电路部分才全部关断,达到零功耗的关断状态。
文档编号H02M3/07GK101702575SQ20091010970
公开日2010年5月5日 申请日期2009年11月16日 优先权日2009年11月16日
发明者徐音, 杨永刚, 林海, 郭增良 申请人:北京东微世纪科技有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1