一种突波防护电路的制作方法_2

文档序号:10423617阅读:来源:国知局
波防护电路的另一突波电压导引示意图;
[0032] 图8为本实用新型一种突波防护电路的另一实施例电路图;
[0033] 图9为本实用新型一种突波防护电路的应用分解图。
[0034] 附图标记:
[OO%] Γ--RJ45电连接器模组 10'--RJ45电连接器
[0036] 11 ' 一一隔离变压器 Im'一匹配电阻
[0037] ChV '--局压电容 111'--讯号输入介面
[0038] 112,一讯号接收介面 AT-自禪变压器
[0039] 穿\现欧一一接地 P-防突波保护器
[0040] S--PCB板 G--接地
[0041] Η一一壳体 11-隔离变压器
[0042] 11a-共模滤波线圈 12-一自禪变压器
[0043] 13-缓冲电容 14-讯号输入端子
[0044] 15-讯号输出端子 16-接地电容
[0045] 12s一一自禪变压器电路区块 lias-一共模滤波线圈
[0046] 11s--隔离变压器电路区块 13s--缓冲电容电路区块
[0047] Ycc--供电电压。
【具体实施方式】
[004引为了能够更清楚地描述本实用新型所提出的一种突波防护电路,W下将配合图 式,详尽说明本实用新型的较佳实施例。
[0049] 请参阅图5、图6至图7W及图8,系分别为本实用新型的一种突波防护电路的电路 图、突波防护电路的突波电压导引示意图、突波防护电路的应用分解图。如图5、图6至图7 W 及图8所示,本实用新型的一种突波防护电路主要是包括有复数个滤波模组,其中,每一个 滤波模组系包括:一隔离变压器11与一共模滤波线圈1 la。
[0050] 进一步地,该隔离变压器11系具有一次侧与二次侧,且该一次侧系通过两个讯号 输出端子15而禪接至一网络实体层(图中未示出),而该共模滤波线圈11a系通过两个讯号 输入端子14而禪接至一讯号接收介面(图中未示出),而另一端则禪接至该隔离变压器11的 二次侧。其中,在本实用新型技术中,该隔离变压器11的一次侧与讯号输出端子15之间系设 置有缓冲电容13。
[0051]此外,本实施例的电路架构中,每一个滤波模组更连接有一自禪变压器(Auto- Transformer)12,其中,该自禪变压器12系禪接于该共模滤波线圈11a与该讯号接收介面之 间,且该自禪变压器12的中央抽头部分(center-化pped, CT)系接G地设计。
[0化2] 进一步地,该隔离变压器11的一次侧的中央抽头部分系连接至一供电电压 并同时并联地通过一接地电容16进而接地巧喊拉,而于本实施例中,该接地电容16的电容 大小为O.lyF,且该缓冲电容13的电容大小为O.lyF。
[0053] 如图6与图7所示,当闪电或静电等突波产生并随着连接器插头而借由讯号输入端 子14进入连接器电路时,首先,通过自禪变压器电路区块12s系可达到初步降压的效果并同 时将部分的高压导入接地端,接着,突波再经由共模滤波线圈电路区块lias而在一侧地进 行降压,并且,进一步地通过隔离变压器电路区块11s的中央抽头部分而再一次地将高压导 入接地端,最后,再通过本实用新型的缓冲电容电路区块13s串接设计而达到缓慢充电与放 电的效果。
[0054] 如此,借由上述方式将最大幅度地减少突波高压的最大值,进而确保连接于讯号 输出端子15的网络实体层或电脑主机不受到突波电压/电流的影响而毁损。其中,为了避免 影响连接器的讯号传输能力,本实施例系采用O.lyF的缓冲电容,进而在电路保护的前提之 下亦能维持讯号传输的品质。
[0055] 除此之外,本案的发明人更提出了如图8所示的一种突波防护电路的另一实施例 电路图,如图8所示,在本实施例架构中,唯一不同于前一实施例的是,当电路架构中不包含 自禪变压器12与其中央抽头接地G设计时,为了确保突波防护的效果,发明人系于隔离变压 器11的二次侧的中央抽头部分进行接地G设计,进而于成本下降与电路结构简化的同时仍 可保护主机设备。
[0056] 如此,经由上述说明,本实用新型的一种突波防护电路的组成元件与技术特征系 已清楚且完整的被说明,而接下来将继续通过图示的方式而说明本实用新型的设及能达到 的优点。
[0057] 请继续参阅图5与图8,并请同时参阅图9,系本实用新型的突波防护电路实际应用 的分解图,如上述图面所示,通过本实用新型的缓冲电容13设计,不仅可取代常用中防突波 保护器所具有的缺点,此外,其通过缓冲电容13的设置而更达到成本较低且所需电路空间 较小等优点,如此,当电路设计于PCB板S上并装设于壳体Η内时,具有较高且较充裕的空间 运用程度;此外,通过缓冲电容13的设置更可在成本相对较低的状态下而达成较高的突波 防护效果。
[0058] 须加 W强调的是,上述详细说明是针对本实用新型可行实施例的具体说明,但上 述实施例并非用W限制本实用新型的专利范围,凡未脱离本实用新型技术思想所为的等效 实施或变更,均应包含于本案的专利范围中。
【主权项】
1. 一种突波防护电路,包括有至少一滤波模组,且该滤波模组包括: 一隔离变压器,具有一次侧与二次侧,且该一次侧系通过两个讯号输出端子而耦接至 一网络实体层;以及 一共模滤波线圈,一端耦接至一讯号接收介面,而另一端则耦接至该隔离变压器的二 次侧;其特征在于: 该隔离变压器的一次侧与讯号输出端子之间串接有缓冲电容。2. 根据权利要求1所述的一种突波防护电路,其特征在于:还包括有一自耦变压器,其 中,该自耦变压器耦接于该共模滤波线圈与该讯号接收介面之间。3. 根据权利要求2所述的一种突波防护电路,其特征在于:所述自耦变压器的中央抽头 部分为接地设计。4. 根据权利要求1所述的一种突波防护电路,其特征在于:所述共模滤波线圈通过两个 讯号输入端子而耦接至所述讯号接收介面。5. 根据权利要求1所述的一种突波防护电路,其特征在于:所述隔离变压器的一次侧的 中央抽头部分耦接一接地电容进而接地。6. 根据权利要求5所述的一种突波防护电路,其特征在于:所述接地电容的电容大小为 0·lyF〇7. 根据权利要求1所述的一种突波防护电路,其特征在于:所述隔离变压器的一次侧的 中央抽头部分连接至一供电电压。8. 根据权利要求1所述的一种突波防护电路,其特征在于:所述缓冲电容的电容大小为 0·lyF〇
【专利摘要】本实用新型提供一种突波防护电路,主要是通过与连接器的隔离变压器与网络实体层之间串接缓冲电容的方式,进而在能维持讯号传输品质的状态下,达到最大程度的突波防护功能,此外,通过串接缓冲电容的设计亦可取代传统中需要设置防突波保护器的设置,不仅可降低实体电路所占据的空间,更可降低连接器的制作成本。
【IPC分类】H02H9/02
【公开号】CN205335831
【申请号】CN201620033606
【发明人】柯文德, 陈建宇, 邵子恒
【申请人】东莞建冠塑胶电子有限公司, 湧德电子股份有限公司, 中江湧德电子有限公司
【公开日】2016年6月22日
【申请日】2016年1月14日
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1