运算放大器的制作方法

文档序号:7512483阅读:205来源:国知局
专利名称:运算放大器的制作方法
技术领域
本发明涉及驱动负载部的运算放大器。
背景技术
以往,在驱动负载部的负反馈运算放大器、例如开关电容放大器 中,存在由于反馈增益的变化、负载部内的负载元件的温度变化或替 换,与运算放大器的输出侧连接的负载部的电容值发生变化而使系统
变得不稳定这样的课题。因此,进行了使电路余量(margin)增大、 考虑了确保系统安全性的最差条件的设计,但其结果,存在电路的高 速性损失、或者功耗增加这样的问题。
作为其改善对策,例如如专利文献1所记载那样,已知如下的技 术在运算放大器具有的第一级运算放大级与第二级运算放大级之间, 新设置具有相位补偿用电容以及相位补偿用电阻的相位调整电路,使 得能够从外部变更上述相位补偿用电容的电容值和上述相位补偿用电 阻的电阻值来调整运算放大器的相位余量。在该技术中,通过调整相
位余量来确保最佳的相位余量,防止运算放大器的输出的振铃 (ringing)或振荡,通过提高运算放大器自身的特性来实现高速化。 另外,以往,例如如专利文献2所记载那样,已知如下的技术 在负载部内新设置与运算放大器所驱动的负载部内的负载元件对应的
下,通过调整该电阻元件的电阻值来实现高速化。在该技术中,调整 上述电阻元件的电阻值,以使负反馈给运算放大器的反馈级的时间常 数与上述运算放大器所驱动的负载部的时间常数相等,从而使该运算 放大器的响应速度最佳化,能够发挥运算放大器自身所具有的特性, 从而实现高速化。专利文献1:日本特开2004- 120564号^〉才艮 专利文献2:日本特开2002 - 190721号公报

发明内容
通常,具有两个极点的运算放大器的传递函数A。用下面的式(1 ) 来表示。
式(1):
(l + " )(l + 5/ ) 在上述的式(l)中,A为运算放大器的直流增益,运算放大器的
相位余量是由作为主极点的COpl与作为第二极点的COp2的位置关系来决 定的。具体而言,上述主极点C0pl与上述第二极点C0p2的位置越近,相 位余量越减少,上述主极点0^与上述第二极点COp2的位置越远,相位 余量越增加。
图17示出应用了上述专利文献l所记载的技术的以往的两级运算 放大器的整体结构的电路图。
在该图中,两级运算放大器1700包括第一级运算放大级150、第 二级运算放大级160和相位调整电^各170。上述相位调整电路170配 置在上述第一级运算放大级150与上述第二级运算放大级160之间, 在其内部具有相位补偿用电容171和相位补偿用电阻172。
在具有以上述图17为代表的相位调整电路的运算放大器中,传递 函数A。用以下的式(2)来表示,在传递函数中具有零点(Dz。
式(2):
穆=~~争s —)
(1 + W )(l + Wwp2)
众所周知,在上述的式(2)中,运算放大器的相位余量是由极点
C0pl、 C0p2 与零点COz的位置关系来决定的。
以阶跃响应为代表的运算放大器的瞬态响应通常由该运算放大器
的相位余量来决定,其相位余量的最佳值的范围为45。~60。。当运算放大器的相位余量在上述范围以下时,在瞬态响应中发生振铃
(ringing )或过冲(overshoot),瞬态响应的稳定时间(settling time ) 变慢。另外,当相位余量在上述范围以上时,虽然在瞬态响应中过沖 没有产生,但瞬态响应为过阻尼,成为稳定时间变慢的主要原因。因 此,在运算放大器的设计中,优选考虑到制造偏差的影响、振荡的可 能性等原因,将相位余量的值确保在60。以上来进行设计。
在上述专利文献1所记载的技术中,为了抵消其制造工艺的变动, 做成为可从外部变更相位补偿用电容的电容值或相位补偿用电阻的电
阻值,从而在制造出运算放大器之后将零点COz最佳化为最难以引起振
荡的值来调整相位余量。
以往,在为图18的套筒式级联型(Telescopic cascade type )的一 级运算放大器的情况下,假设是理想的一级运算放大器,则在其传递 函数中仅包含主极点copl,其相位不会超过90°,相位余量总是为90° 以上。另外,在实际的运算放大器中,即使包含了第二极点cop2,该第 二极点cop2也是由寄生电容产生的寄生极点,或者产生在距离原点非 常远的位置。进而,在一级运算放大器中,与一级运算放大器连接的 负载部的电容值越大,主极点ov越靠近原点侧,通过使主极点copl 与第二极点cop2的位置远离来保证系统的稳定性。这样,以往在瞬态 响应中不会发生振铃或过沖,所以在一级运算放大器中未设置相位调 整电路。
但是,如上所述, 一级运算放大器的相位余量根据该一级运算放 大器所驱动的负载部的电容值而发生变化,所以在负载部的电容值过 大的情况下,存在相位余量相对于最佳值而变得过大,瞬态响应的速 度劣化而使稳定时间变慢这样的课题。
因此,考虑到采用专利文献1所记载的技术来调整一级运算放大 器的相位余量,但在上述专利文献1所记载的技术中,以应用于多级 运算放大器为前提,在第一级运算放大级150与第2级运算放大级160 之间设置相位调整电路170,无法将该电路结构挪用到一级运算放大 器。另一方面,在专利文献2所记载的技术中,通过使运算放大器的 响应速度最佳化来实现高速化,而并非通过提高该运算放大器自身的 特性而将相位余量设定为最佳值。另外,为了保证由负载部的电容值 变动而引起的稳定性的影响,需要在负载部内还具有发挥与相位补偿 用电阻同样的作用的电阻元件,在运算放大器所驱动的负载部中不能 使用通用的元件,具有该负载部的运算放大器的用途将会非常受限。
本发明是着眼于上述课题而完成的,其目的在于提供一种一级运 算放大器也能够应用的相位调整电路,而且,通过做成为可提高运算 放大器自身的特性来调整相位余量,即使在瞬态响应发生了劣化的情 况下也能实现高速的稳定特性。
为了达到上述目的,在本发明中,在具有放大信号的运算放大级 的运算放大器中,在上述运算放大级的输入输出之间新设置具有负反 馈连接的反馈电容和与上述反馈电容串联连接的电阻部的相位调整电 路,形成可通过调整上述电阻部的电阻值来调整运算放大器的相位余 量的结构。
具体而言,本发明的运算放大器的特征在于,包括运算放大级, 对信号进行放大;采样电容,与上述运算放大级的输入侧连接;负载 部,利用上述运算放大级的输出信号而被驱动;以及相位调整电路,
负反馈连接的反馈电容,其中,上述相位调整电路具有与上述负反馈 电容串联连接的电阻部。
本发明的特征在于,在上述运算放大器中,上述电阻部配置在上 述运算放大级的输出侧与上述反馈电容之间。
本发明的特征在于,在上述运算放大器中,上述电阻部配置在上 述反馈电容与上述运算放大级的输入侧之间。
本发明的特征在于,在上述运算放大器中,上述负载部连接在上 述电阻部与上述反々贵电容之间。
本发明的特征在于,在上述运算放大器中,上述电阻部配置在上 述运算放大级的输出侧与上述反馈电容之间、和上述反馈电容与上述运算放大级的输入侧之间的至少 一 处。
本发明的特征在于,在上述运算放大器中,上述运算放大级的输 入侧具有正相输入端子以及反相输入端子,上述运算放大级的输出侧 具有正相输出端子以及反相输出端子,上述相位调整电路包括第一相 位调整电路和的第二相位调整电路,上述第一相位调整电路位于上述 反相输出端子与上述正相输入端子之间,具有负反馈连接的反馈电容
和与该负反馈电容串联连接的电阻部;上述第二相位调整电路位于上
述正相输出端子与上述反相输入端子之间,具有负反馈连接的反馈电 容和与该反馈电容串联连接的电阻部。
本发明的特征在于,在上述运算放大器中,上述运算放大级的输 入侧具有正相输入端子以及反相输入端子,上述运算放大级的输出侧 具有输出端子,上述相位调整电路配置在上述输出端子与上述反相输
入端子之间。
本发明的特征在于,在上述运算放大器中,上述电阻部具有晶体 管,上述电阻部的电阻值为上述晶体管的导通电阻。
本发明在上述运算放大器中,其特征在于,上述电阻部是其电阻 值变化的可变电阻部。
本发明的特征在于,在上述运算放大器中,上述可变电阻部具有 电阻值不同的多个电阻元件和开关,通过切换上述开关来变更上述多 个电阻元件的组合,从而使其电阻值变化。
本发明的特征在于,在上述运算放大器中,上述可变电阻部具有 导通电阻不同的多个开关,通过切换上述多个开关来变更它们的组合, 从而使其电阻值变化。
本发明的特征在于,在上述运算放大器中,上述开关是MOS开关,变化。
本发明的特征在于,在上述运算放大器中,上述MOS开关的导通 电阻根据MOS晶体管的栅极电压值而发生变化,上述可变电阻部的电 阻值根据上述栅极电压值的变化而发生变化。本发明的特征在于,在上述运算放大器中,上述MOS开关的导通
电阻根据MOS晶体管的背栅电压值而发生变化,上述可变电阻部的电 压值根据上述背栅电压值的变化而发生变化。
本发明的特征在于,在上述运算放大器中,上述电阻部由双极型
晶体管构成。
如上所述,在本发明中,在运算放大级的输入输出之间设置有串 联连接有反馈电容和电阻部的相位调整电路,所以即使是仅具有一级 的运算放大级的一级运算放大器,也可以调整相位,并且在运算放大 器所驱动的负载部的电容值增大、相位余量过量地增加时,可通过增 大相位调整电路内的电阻部的电阻值来减少相位余量并调整在最佳值 的范围内。
如上所述,根据本发明,在运算放大级的输入输出之间设置了串 联连接有反馈电容和电阻部的相位调整电路,并利用该相位调整电路 将运算放大器的相位余量调整在最佳值的范围内,所以即使在瞬态响 应劣化的情况下,也能够实现高速的稳定特性。


图1是示出本发明第一实施方式的运算放大器中的整体结构的电路图。
图2是示出本发明第一实施方式的运算放大器中的反馈环的切断的图。
图3是示出本发明第一实施方式的运算放大器中的小信号等效电
路的整体结构的电路图。
图4是本发明第一实施方式的运算放大器的变形例。
图5是本发明第一实施方式的运算放大器的另一变形例。
图6是示出以往的全差动式的折叠(folded)型的一级运算放大器
的电路结构的电路图。
图7是示出本发明的具有单端型的运算放大级的运算放大器的整
体结构的电路图。图8例。
图9是示出以往的单端输出型的套筒式级联类型的一级运算放大 器的电路结构的电路图。
图10是示出以往的单端输出型的折叠型的一级运算放大器的电 路结构的电路图。
图11是示出本发明的第二实施方式的运算放大器中的整体结构 的电^各图。
图12是本发明的第二实施方式的运算放大器的变形例。 图13是本发明的第二实施方式的运算放大器的另一变形例。 图14是示出本发明的第三实施方式的运算放大器中的整体结构 的电路图。
图15是本发明的第三实施方式的运算放大器的变形例。 图16是示出本发明的其他运算放大器的整体结构的电路图。 图17是示出以往的具有相位调整电路的两级运算放大器的整体 结构的电路图。
图18是示出以往的全差动型的套筒式级联型的一级运算放大器 的电路结构的电路图。
标号i兌明
10运算放大器(运算放大级)
11反相输出端子
12正相输出端子
21正相输入端子
22反相输入端子
30、 31电阻元件(电阻部)
32、 33负载电容(负载部)
34、 35反馈电容
36、 37采样电容100、 110相位调整电路
cf反馈电容的电容值
cs采样电容的电容值
Cr^负载电容的电容值
R。电阻元件的电阻值
gm运算放大器的互导值
r。运算放大器内的电阻元件的电阻值
400、 401、 403、 404、 405、 406可变电阻部
402栅极电压控制电路
407基板控制电路
410电阻选#^(言号
具体实施例方式
以下,根据附图对本发明的实施方式的运算放大器进行说明。 (第一实施方式)
图1是示出本发明的第一实施方式的运算放大器的整体结构的电路图。
在该图中,IO是全差动型的运算放大器(运算放大级),上述运 算放大器IO在其输入侧具有正相输入端子21以及反相输入端子22, 并且在其输出侧具有正相输出端子12以及反相输出端子11。在上述 运算放大器10的输入侧连接有采样电容36、 37,在输出侧连接有负 载电容(负载部)32、 33,利用来自上述运算放大器10的输出信号来 ii^亍马区动。
在上述运算放大器10的反相输出端子11与正相输入端子21之 间,设置具有负反馈连接的反馈电容34和与该反馈电容34串联连接 的电阻元件(电阻部)30的第一相位调整电^各100。另外,在上述运 算放大器10的正相输出端子12与反相输入端子22之间,设置具有负 反馈连接的反馈电容35和与该反馈电容35串联连接的电阻元件(电 阻部)31的第二相位调整电路110。在此,为了讨论上述运算放大器的稳定性而求出开环传递函数。 此时,设上述运算放大器10由图18所示的通常的全差动型运算放大 器即套筒式级联型的一级运算放大器构成。
在图1中,如图2所示那样,在运算放大器10的输入侧的断点a、 P处,切断由第一相位调整电路100、第二相位调整电路110构成的两 个反馈环,从而可使用图3的小信号等效电路表示图1的运算放大器。
在图3的小信号等效电路中,开环传递系数"A广V,。。p/Vx,,用以下 的式(3)来表示。此外,在以下的式子中,Cs为采样电容的电容值, CL为负载电容的电容值,Cf为反馈电容的电容值,R。为电阻元件的电 阻值。另外,r。为运算放大器10内的电阻元件的电阻值,gm为运算放 大器10的互导值。
式(3):
^ w 二e,___— gwr。_ CSC^
C,+C, (l + "CR。 + 0。 + CV。) + QCT。r。) ,C=^^
在上述式(3)中,通常r。〉〉R。,所以可以将式(3)近似为以下 的式(4)。 式(4):
另外,如果将具有两个极点C0pl、 C0p2的运算放大器的开环传递函
数广义化,则可以用以下的式(5)来表示。 式(5):
= , "。
c, + c7 (i +w )(i + " 2)
在上述式(5)中, 一级运算放大器的主极点ov与第二极点cop2 的关系为cop2〉〉copl,所以可以将式(5)近似为式(6)。 式(6 ):c
c。 + c
5" 产
1 + W +
在此,如果对根据图3的小信号等效电路计算出的式(4)和广义 化而得到的式(6)进行比较,则如以下的式(7)所示,可以得到图
3的小信号等效电路的主极点COpl的值和第二极点C0p2的值。
式(7):
1 1
pi
r。(Q+c)
P2
广

在上述式(7 )中,当r。>〉R。时,cop2 cOpi成立,所以表示出式(4 )
的有效性。
在此,如果在式(5)中代入式(7)的copl、 C0p2的值,则可以用 以下的式(8) 式(8):

c + c
(l +气(C丄+C))
1 + w
V
c丄c
另外,在未设置相位调整电路时的开环传递函数A中,在上述式 (8)中R。 = 0,用以下的式(9)来表示。 式(9):
& 7W O
如果对上述式(8)与式(9)进行比较,则通过在相位调整电路 内设置电阻元件,由于该电阻元件的电阻值R。而在运算放大器的开环 传递函数中产生第二极点cop2,运算放大器的相位余量减少。
如上所述,在图1所示的本实施方式的运算放大器中,通过在具 有由运算放大器10构成的一级的运算放大级的运算放大器的内部设 置第一以及第二相位调整电^各100、 110而^f吏负载电^各32、 33中的电容值Ct增大,从而导致相位余量相对于最佳值而成为过量,在上述这
样的情况下,通过增加上述各相位调整电路100、 110的电阻元件30、 31的电阻值R。来调整第二极点C0p2的位置,将运算放大器的相位余量
调整在最佳值的范围内。
此外,在本实施方式中,在运算放大器10的输出侧与反馈电容 34、 35之间配置电阻元件30、 31,即使如图4所示在反馈电容34、 35与运算放大器10的输入侧之间配置有电阻元件30、 31的情况下, 也能够将运算放大器的相位余量调整在最佳值的范围内。另外,如图 5所示,也可以在电阻元件30、 31与反馈电容34、 35之间设置负载 电容32、 33。
进而,在上述说明中,将运算放大级10作为图18的全差动型的 套筒式级联型的运算放大器进行了说明,但也可以将本发明应用于其 他类型的运算放大器、例如图6所示的折叠型的一级运算放大器。
此外,如图7和图8所示,运算放大器IO也可以是单端输出型的, 即使在该运算放大器10的输出侧的输出端子12与输入侧的反相输入 端子22之间设置有负反馈连接的相位调整电路100的情况下,也能够 将运算放大器的相位余量调整在最佳值的范围内。作为单端输出型的 运算放大器,例如有图9、图IO所示的套筒式级联型的运算放大器、 折叠型的运算放大器。
此外,即使在运算放大级10中具有两级以上的运算放大级的情况 下,也能够将运算放大器的相位余量调整在最佳值的范围内。
此外,在本实施方式的运算放大器中,也可以由晶体管构成相位 调整电路内的电阻部,并根据该晶体管的导通电阻来设定上述电阻部 中的电阻值,上述晶体管也可以是双极晶体管。
此外,上述开环传递函数为本实施方式的代表性的函数,根据本 发明中应用的运算放大级,该传递函数采用多种形式,但对于本领域 技术人员来说这些显而易见的改变都包含在本发明中。 (第二实施方式)
图11是示出本发明的第二实施方式的运算放大器的整体结构的电路图。
与上述的图7的运算放大器的不同点仅在于,在运算放大器10的 输入输出之间与负反馈连接的反馈电容35串联连接的电阻部是可改 变其电阻值的可变电阻部400。对于其他结构,与图7的运算放大器 相同,所以省略其说明。
在该图中,400为可变电阻部,在其内部具有电阻值各不相同的 三个电阻元件Rii、 Ri2、 Ru和与上述各电阻元件Rn Ri3对应的三个 MOS开关(开关)Mu、 M12、 M13。上述三个MOS开关Mn Mu根 据来自外部的电阻选择信号(未图示)来切换这三个开关MU~M13 的导通截止。通过该切换来变更上述三个电阻元件Ru Rn的组合, 使上述可变电阻部400的电阻值发生变化。
如上所述,在本实施方式中,通过使相位调整电路内的电阻部构 成为可改变电阻j直的可变电阻部,能够^吏用电鴻〃f方真(simulation)的 结果灵活地调整该可变电阻部的电阻值。另外,也可以在制造出运算 放大器之后,使用示波器等观测输出波形,并且将电阻值调整为不会 引起过冲的最佳值。进而,也可以根据负载部的电容值、或运算放大 器的输出波形来自动地调整,以使瞬态响应为最佳。此外,在运算放 大器的驱动中其内部的负载部的电容值发生变化的情况下,也可以根 据其电容值进行控制,以使电阻值自动地变化。因此,根据本实施方 式的运算放大器,与第一实施方式的运算放大器相比,能够更灵活地 将运算放大器的相位余量调整为最佳值。
当然,MOS开关M11、M12、M13也可以是NMOS、PMOS、CMOS、 双极型等有源元件。
此外,例如,如图12所示,也可以在可变电阻部401的内部具有 尺寸不同的多个MOS开关元件M21、 M22、 M23, l吏用这些导通电阻来 代替电阻元件的电阻值。
而且,例如,如图13所示,也可以在可变电阻部403的内部i殳置 一个MOS开关M^和栅极电压控制电路402,利用来自外部的电阻选 择信号401来调整从上述栅极电压控制电路402向上述MOS开关M12供给的栅极电压,从而改变上述MOS开关M^的导通电阻。在此,作 为改变栅极电压的栅极电压控制电路402,由自举电路等升压电路、 或使电阻选择信号变化为模拟电压值并输出的DA转换器构成。此外, 对栅极电压控制电路402的输出电压进行控制,以使在要降低可变电 阻部403的电阻值的情况下,提高MOS开关M^的栅极源极间电压, 相反在要提高电阻值的情况下,减少对栅极源极间施加的电压。另夕卜, 也可以调整上述MOS开关Mu的背4册(back gate)电压来改变上述 MOS开关M^的导通电阻。 (第三实施方式)
图14是示出本发明的第三实施方式的运算放大器的整体结构的
电路图。
与图11所示的第二实施方式的运算放大器的不同点仅在于,在可 变电阻部404的内部具有各个电阻值不同的三个电阻元件Rn、 Ri2、 R13、与上述各电阻元件Rn、 R12、 Rn对应的三个MOS开关(开关) M 、 M12、 M13、以及对上述各MOS开关Mu、 M12、 Mu的导通电阻 进行控制的栅极电压控制电路402。对于其他结构,与图ll的实施方 式的运算放大器相同,所以省略其说明。
在该图中,首先,通过使三个MOS开关Mn M^导通截止,变 更电阻值不同的三个电阻元件Rn Rn的组合,从而变更可变电阻部 404的电阻值来调整相位余量。
之后,利用栅电压控制电路402,变更上述三个MOS开关M ~ Mu的导通电阻,进行相位余量的进一步微调。
如上所述,在本实施方式中,并用了电阻值不同的三个电阻元件 Rn Rn的组合的相位调整和变更三个MOS开关Mn Mn的导通电 阻的相位调整,所以能够进一步灵活地调整运算放大器的相位余量。
此外,如图15所示,也可以是仅调整各个MOS开关Mu~M13 的导通电阻来调整相位余量的结构,也可以在先变更上述MOS开关 Mu M^的组合而调整了可变电阻部405的电阻值之后,变更上述各 个MOS开关Mu ~ M13的导通电阻来进行相位余量的进一步微调。如上所述,在本发明中,在运算放大级的输入输出之间设置有相 位调整电路,所以即使是仅具有一级的运算放大级的一级运算放大器, 也可以具有相位调整电路,并且在运算放大器所驱动的负载部的电容 值增大而使相位余量过量增加时,通过增大相位调整电路内的电阻部 的电阻值,能够减少相位余量而调整为最佳值的范围。因此,即使在 运算放大器的瞬态响应劣化的情况下,也能够实现高速的稳定特性。
此外,在上述实施方式中,对在相位调整电^"的内部中具有1个 电阻部的运算放大器进行了说明,但电阻部也可以设置多个,还可以 将每个电阻部的电阻值分别设定为固定或可变。
另外,在上述实施方式中,利用栅电压控制电路变更了 MOS开关
的导通电阻,但也可以是如图16所示那样的在可变电阻部406内部设 置基板控制电路407,利用各个MOS开关M31 Ms3的基底偏置效应 来改变它们的导通电阻。
而且,在本实施方式中,对仅具有一级的运算放大级的一级运算 放大器进行了说明,但本发明也可以在具有两级的运算放大级的两级 运算放大器中应用。
产业上的可利用性
如上所述,在本发明中,即使是仅具有一级的运算放大级的一级 运算放大器,也能够利用相位调整电路将运算放大器的相位余量调整 在最佳值的范围内来实现高速的稳定特性,所以特别是作为以开关电 容器放大器为代表的驱动负载部的运算放大器、或模拟前端、流水线 式模拟数字转换器等复合信号集成电路中构成的运算放大器等是有用 的。
权利要求
1. 一种运算放大器,其特征在于,包括运算放大级,对信号进行放大;采样电容,与上述运算放大级的输入侧连接;负载部,利用上述运算放大级的输出信号而被驱动;以及相位调整电路,位于上述运算放大级的输出侧与上述运算放大级的输入侧之间,具有负反馈连接的反馈电容,上述相位调整电路具有与上述反馈电容串联连接的电阻部。
2. 根据权利要求1所述的运算放大器,其特征在于,间。
3. 根据权利要求1所述的运算放大器,其特征在于,上述电阻部配置在上述反馈电容与上述运算放大级的输入侧之间。
4. 根据权利要求2所述的运算放大器,其特征在于, 上述负载部连接在上述电阻部与上述反馈电容之间。
5. 根据权利要求1所述的运算放大器,其特征在于, 上述电阻部配置在上述运算放大级的输出侧与上述反馈电容之间、和上述反馈电容与上述运算放大级的输入侧之间的至少 一处。
6. 根据权利要求1~5中任意一项所述的运算放大器,其特征在于,上述运算放大级的输出侧具有正相输出端子以及反相输出端子, 上述相位调整电路包括第 一相位调整电路和的第二相位调整电 路,上述第一相位调整电路位于上述反相输出端子与上述正相输入端 子之间,具有负反馈连接的反馈电容和与该负反馈电容串联连接的电 阻部;上述第二相位调整电路位于上述正相输出端子与上述反相输入 端子之间,具有负反馈连接的反馈电容和与该反馈电容串联连接的电阻部。
7. 根据权利要求1 ~5中任意一项所述的运算放大器,其特征在于,'、…一 —z 、 , 乂'八 ,—山、 ,—山上述运算放大级的输出侧具有输出端子,上述相位调整电路配置在上述输出端子与上述反相输入端子之间。
8. 根据权利要求1 ~7中任意一项所述的运算放大器,其特征在于,上述电阻部具有晶体管,上述电阻部的电阻值为上述晶体管的导通电阻。
9. 根据权利要求1 ~8中任意一项所述的运算放大器,其特征在于,上述电阻部是其电阻值变化的可变电阻部。
10. 根据权利要求9所述的运算放大器,其特征在于,上述可变电阻部具有电阻值不同的多个电阻元件和开关,通过切 换上述开关变更上述多个电阻元件的组合,而使其电阻值变化。
11. 根据权利要求9所述的运算放大器,其特征在于, 上述可变电阻部具有导通电阻不同的多个开关,通过切换上述多个开关变更它们的组合,而使其电阻值变化。
12. 根据权利要求10或11所述的运算放大器,其特征在于, 上述开关是MOS开关,通过使上述MOS开关的导通电阻改变来使上述可变电阻部的电阻值变化。
13. 根据权利要求12所述的运算放大器,其特征在于, 上述MOS开关的导通电阻根据MOS晶体管的栅极电压值而发生变化,化。
14.根据权利要求12所述的运算放大器,其特征在于,上述M O S开关的导通电阻根据M O S晶体管的背栅电压值而发生变化,上述可变电阻部的电阻值根据上述背栅电压值的变化而发生变化。
15.根据权利要求1 ~9中任意一项所述的运算放大器,其特征在于,上述电阻部由双极型晶体管构成。
全文摘要
在运算放大器中,在运算放大器(运算放大级)(10)的输入输出之间设置了具有负反馈连接的反馈电容(34)和与该反馈电容(34)串联连接的电阻元件(电阻部)(30)的相位调整电路(100)。另外,在运算放大器(10)的输出侧连接有负载电容(负载部)(32),利用来自运算放大器(10)的输出信号而被驱动。当负载电容(32、33)中的电容值增大、该运算放大器的相位余量相对于最佳值过大时,增加电阻元件(30)的电阻值(R<sub>o</sub>),将运算放大器的相位余量调整为最佳值的范围来实现高速的稳定特性。因此,提供一种在一级运算放大器中也可以应用的相位调整电路,进而做成为可提高运算放大器自身的特性来调整相位余量,从而在瞬态响应发生了劣化的情况下也可实现高速的稳定特性。
文档编号H03F3/45GK101443997SQ20078001712
公开日2009年5月27日 申请日期2007年5月21日 优先权日2006年11月30日
发明者中塚淳二, 小林智史 申请人:松下电器产业株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1