电平移位器设计的制作方法

文档序号:7522902阅读:187来源:国知局
专利名称:电平移位器设计的制作方法
技术领域
本发明总体上涉及数字电路,更具体地,涉及用于将数字信号在两个不同电压电平之间进行转换的电平移位电路。
背景技术
场效 应晶体管(FET,或者晶体管)利用(N沟道FET中的)电子或者(P沟道FET中的)空穴来进行传导。晶体管的四端是源极、栅极、漏极、和主体(衬底)。在晶体管中,漏扱-源极电流流过传导沟道,该传导沟道将源极区域连接到漏极区域。当在栅极端和源极端之间施加电压(标记为Vgs)时,产生有电场,该电场控制了电导率。通常,主体端连接到电路中的最高电压或者最低电压。由于源极端有时会连接到电路中的最高电压或者最低电压,因此,主体端和源极端有时会连接在一起。通常,将输入信号施加到晶体管的栅极端,将输出信号连接到晶体管的源极端或者漏极端。晶体管的第一端可以是其源极端或者其漏极端,晶体管的第二端是晶体管的漏极端或者源极端。数字电路接收输入信号,并且产生输出信号,输入信号和输出信号都可以通过某个允许电压表示。触发器(锁存器)是具有两种稳定状态并且可以用于存储状态信息的电路。通过将信号施加到一个或者多个控制输入端,锁存电路可以用于改变状态,并且该锁存电路可具有一个或者两个输出端。在数字电路中,逻辑电平是ー个信号可以具有的有限个数的状态中的ー个。逻辑电平通常由信号和地电位(或者其他公共參考点)之间的电压差表示,尽管还可以存在其他标准。表示每个状态的电压电平的范围均取决于所使用的逻辑系列。高有效信号用两个电压中较高的ー个表示ニ进制数字1,或者逻辑条件的生效状态。低有效信号用两个电压中较低的ー个表示ニ进制数字0,或者逻辑条件的失效状态。在三态逻辑中,输出器件还可以是高阻抗的。这不是ー个逻辑电平,但是意味着输出端并没有控制所连接的电路的状态。电平移位器将使用一个逻辑电平的数字电路连接到使用另ー个逻辑电平的数字电路。制造商开发出不同的エ艺来制造工作在不同电压电平下的集成电路(IC)。ー些公共IC工作电压电平包括5V+/-10 %,3. 3V+/-10 %,以及2. 5V+/-10 %。在使用减小了的电压电平时,制造商限制了功率耗散(例如,热量)的负面影响,并且一直考虑到曾经增加的IC密度。然而,当新式的、低电压ICエ艺技术出现时,通常希望能够产生出新的技术,从而能够利用现有的高电压电平工作。ICエ艺技术及其相应的工作电压通常由使用特定エ艺技术实现的器件(例如,晶体管)的两端之间的栅极氧化层击穿电压限定。结果,利用超过了器件限制的在低电压エ艺技术中实现的接ロ电路的潜在问题为,在低电压エ艺中实现的ー个或者多个器件可能会发生故障(临时的或者永久的),这样的故障可能会妨碍电路实现其预期功能。电压电平移位器可以用作耐高电压输出驱动器,该耐高电压输出驱动器能够约束可能超出エ艺技术的最大工作电压的输入电压VIN。如果没有耐高电压输出驱动器,则由エ艺技术所決定的器件电压限制可能会损坏该器件。

发明内容
为解决上述问题,本发明提供了一种电平移位器,配置为接收输入电压信号并且产生输出电压信号,电平移位器包括第一反相器,配置为在第一电压Vl和第二电压V2之间的电位差下工作,第一电压Vl在电压Vl信号节点处接收到,第二电压V2在电压V2信号节点处接收到,第一反相器具有输入端和输出端,第一反相器的输入端连接到电平移位器的输入节点;电容器,具 有第一端和第二端,电容器的第一端连接到第一反相器的输出端;电阻器,具有第一端和第二端,电阻器的第一端连接到电压V3信号节点处的第三电压V3;以及锁存器电路,配置为在第四电压V4和第五电压V5之间的电位差下工作,第四电压V4在电压V4信号节点处接收到,第五电压V5在电压V5信号节点处接收到,锁存器具有输入节点和输出节点,输入节点连接到电阻器的第二端和电容器的第二端,输出节点连接到电平移位器的输出节点。其中,电平移位器的输入电压信号的值处于电压Vl的值和电压V2的值之间,电平移位器的输出电压信号的值处于电压V4的值和电压V5的值之间。其中,锁存器电路具有多个反相器,多个反相器包括第一锁存反相器和第二锁存反相器,其中,第一锁存反相器的输出端连接到第二锁存反相器的输入端,第二锁存反相器的输出端连接到第一锁存反相器的输入端。其中,电压V4的值大于V5,并且小于电压Vl的值的两倍减去电压V5的值。其中,电压V3的值可以选择等于电压V4的值,或者电压V5的值。其中,电压Vl的值等于电压V4的值。其中,电压V2的值等于电压V5的值。该电平移位器进ー步包括P-晶体管,其中,电压V5信号节点连接到P-晶体管的第一端,P-晶体管的第二端连接到第六电压V6信号节点,并且P-晶体管的栅极连接到第七电压V7信号节点。该电平移位器进ー步包括N-晶体管,其中,电压V4信号节点连接到N-晶体管的第一端,N-晶体管的第二端连接到第六电压V6信号节点,并且N-晶体管的栅极连接到第七电压V7信号节点。此外,还提供了ー种器件,配置为在第一输入节点上接收第一输入电压信号,在第ニ输入节点上接收第二输入电压信号,并且进一歩产生输出,器件包括第一反相器,配置为在电压VPl信号节点处的第一反相器的第一电压VPl和电压VP2信号节点处的第一反相器的第二电压VP2之间的电位差下工作,第一反相器具有输入端和输出端,第一反相器的输入端连接到器件的第一输入节点;第ー电容器,具有第一端和第二端,第一电容器的第一端连接到第一反相器的输出端;第ー电阻器,具有第一端和第二端,第一电阻器的第一端连接到电压VP3信号节点处的第一电阻器的第三电压VP3 ;第一锁存器电路,配置为在电压VP4信号节点处的第一锁存器的第四电压VP4和电压VP5信号节点处的第一锁存器的第五电压VP5之间的电位差下工作,锁存器具有输入节点和输出节点,锁存器的输入节点连接到第一电阻器的第二端和第一电容器的第二端;第一 P-晶体管,其中,电压VP5信号节点连接到第一 P-晶体管的第一端,第一 P-晶体管的第二端连接到第一 P-晶体管的第六电压VP6信号节点,第一 P-晶体管的栅极连接到第一 P-晶体管的第七电压VP7信号节点;第一锁存器输出反相器,具有输入端和输出端,第一锁存器输出反相器的输入端连接到第一锁存器的输出端,分别由电压V8信号节点处的电压V8和电压V9信号节点处的电压V9驱动;第二 P-晶体管,第二 P-晶体管的栅极连接到第一锁存器输出反相器的输出端,第二 P-晶体管的第一端连接到电压V12信号节点,第二 P-晶体管的第二端连接到器件的输出端;第ニ反相器,配置为在电压VNl信号节点处的第二反相器的第一电压VNl和电压VN2信号节点处的第二反相器的第二电压VN2之间的电位差下工作,第二反相器具有输入端和输出端,第二反相器的输入端连接到器件的第二输入节点;第ニ电容器,具有第一端和第二端,第二电容器的第一端连接到第二反相器的输出端;第二电阻器,具有第一端和第二端,第二电阻器的第一端连接到电压VN 3信号节点处的第二晶体管的第三电压VN3 ;第二锁存器电路,配置为在电压VN4信号节点处的第二锁存器的第四电压VN4和电压VN5信号节点处的第二锁存器的第五电压VN5之间的电位差下工作,第二锁存器电路还具有输入节点和输出节点,第二锁存器电路的输入节点连接到第二电阻器的第二端和第二电容器的第二端;第一 N-晶体管,其中,电压VN4信号节点连接到第一 N-晶体管的第一端,第一 N-晶体管的第二端连接到第一 N-晶体管的第六电压VN6信号节点,第一 N-晶体管的栅极连接到第一N-晶体管的第七电压VN7信号节点;第二锁存器输出反相器,具有输入端和输出端,分别由电压VlO信号节点处的电压VlO和电压Vll信号节点处的电压Vll驱动,第二锁存器输出反相器的输入端连接到第二锁存器的输出端;以及第ニ N-晶体管,第二 N-晶体管的栅极连接到第二锁存器输出反相器的输出端,第二 N-晶体管的第一端连接到电压V13信号节点,第二 N-晶体管的第二端连接到器件的输出端。其中,连接到第一反相器的器件的第一输入电压信号节点与连接到第二反相器的器件的第二输入电压信号节点相同。其中,第一反相器与第二反相器相同。其中,电压VNl信号节点和电压VN4信号节点相同;电压VN2信号节点、电压VN3信号节点、以及电压VN5信号节点相同。其中,电压VP4信号节点和电压VP3信号节点相同,电压VP6信号节点和电压VP2信号节点相同。其中,电压VPl信号节点和电压VNl信号节点相同。其中,电压V8信号节点和电压V12信号节点与电压VP4信号节点相同。其中,由第一反相器接收到的器件的第一输入电压信号与由第二反相器接收到的器件的第二输入电压信号具有非重叠相位。此外,还提供了一种运行电平移位器电路的方法,电平移位器电路配置为接收输入电压信号,并且产生输出电压信号,方法包括通过工作在第一电压Vl和第二电压V2之间的电位差下的第一反相器接收输入电压信号,并且将输入电压信号反相,其中,第一反相器的输出端连接到电容器的第一端;通过电容器将经反相的输入电压信号电容连接到锁存器电路的输入端;通过将锁存器的输入端经由电阻器连接到电压源而在锁存器的输入端上保持预定电压;以及通过工作在第四电压V4和第五电压V5之间的电位差的锁存器产生输出电压。该方法进ー步包括将第五电压V5信号或者第四电压V4信号选择性地连接到扩展晶体管的第一端,将扩展晶体管的第二端连接到第六电压信号,以及通过第七电压信号控制扩展晶体管的栅极。该方法进ー步包括通过根据权利要求19的方法工作的第一元件电平移位器接收第一输入电压信号,并且产生第一元件电平移位器的输出电压信号,其中,扩展晶体管是P-晶体管,第一元件电平移位器的电压V5连接到P-晶体管的第一端;通过由电压V8和电压V9驱动的第一反相器接收第一元件电平移位器的输出电压信号,并且产生第一反相器的输出;通过第二 P-晶体管接收第一反相器的输出,其中,第二 P-晶体管具有第一端和第ニ端,第二 P-晶体管的第一端连接到电压V12,第二 P-晶体管的第二端连接到第一输出电压;通过根据权利要求19的方法工作的第二元件电平移位器接收第二输入电压,其中,扩展晶体管是N-晶体管,第二元件电平移位器的电压V4连接到N-晶体管的第一端;通过由电压VlO和电压Vll驱动的第 二反相器接收第二元件电平移位器的输出电压信号;以及通过第二 N-晶体管接收,其中,第二 N-晶体管的栅极连接到第二反相器的输出端,第二 N-晶体管的第一端连接到电压V13,第二 N-晶体管的第二端连接到第一输出电压。其中P-晶体管和N-晶体管分别是漏极扩展器件。


为了全面理解本公开及其优点,现在结合附图进行以下描述作为參考,其中图1(a)-图1(c)示出了具有各种细节的电平移位器电路的示例性实施例的示意性框图;图2(a)-图2(d)示出了具有各种细节的电平移位器电路的示例性实施例的示意性框图,相比于图1(a)-图1(c)包含了附加的晶体管;以及图3(a)-图3(d)示出了具有各种细节的电平移位器电路的示例性实施例的示意性框图,其中,电平移位器电路包含可以接收两个不同输入的第一元件(component)电平移位器电路和第二元件电平移位器电路。这些附图、原理图和示意图是示意性的,并非意在进行限定,而是本发明的实施例的示例,并且出于解释性的目的进行了简化,而且没有按比例绘制。
具体实施例方式下面,详细讨论本发明各实施例的制造和使用。然而,应该理解,本发明提供了许多可以在各种具体环境中实现的可应用的概念。所讨论的具体实施例仅仅示出了制造和使用本发明的具体方式,而不用于限制本发明的范围。以下将描述有关电平移位器设计的示意性实施例,利用NMOS晶体管、PMOS晶体管、反相器、以及其他基本逻辑电路实现这些示意性实施例。本领域技术人员很容易理解,存在能够实现等效功能的许多变化,而这些示意性实施例仅仅是为了示出目的。图1(a)示出了电平移位器电路的示意性实施例的框图。该电路包括第一反相器XI、电感器Cl、电阻器R1、和锁存电路“锁存器”。第一反相器Xl利用第一电压Vl和第二电压V2之间的电位差工作,该第一反相器Xl的输入端连接到电平移位器的输入信号节点V0,该第一反相器Xi的输出端连接到电容器Cl的第一端。电容器Cl的第二端连接到锁存器的输入节点。电阻器Rl的第一端连接到第三电压节点V3,该电阻器Rl的第二端连接到锁存器的输入节点。最后,锁存器电路在第四电压V4和第五电压V5之间的电位差下工作,该锁存器电路的输出节点连接到电平移位器输出信号节点Vout。输入信号VO的电压值处于Vl和V2之间,电平移位器的输出信号Vout的电压值处于V4和V5之间。根据具体的应用方式,电压电平Vl到V5中的一些可以相同。电压Vl到V5中的ー些可以是高有效信号或者低有效信号。为了示出目的,V5的值小于V4的值,V2的值小于Vl的值。抽象的框图只不出了相关的工作电压信号Vl到V5、输入电压信号VO,并且,图I (a)中还存在有输出电压信号Vout来表不不意性电平移位器。图1(b)是示出了根据图1(a)的第一实施例的电平移位器的示例性布置方式的更多细节的示意性电路示意图。图1(a)的锁存器电路“锁存器”通过图1(b)中的两个反相器X2和X3的环路示意性地实现。反相器X2的输出端连接到反相器X3的输入端,反相器X3的输出端连接到反相器X2的输入 端。利用电压V4 = VH和电压V5 = VL之间的电位差来驱动反相器X2和X3,其中,VH大于VL。电阻器Rl的第一端还连接到电压V3 = VH。而且,利用电压Vl = Vh和接地电压V2之间的电位差来驱动反相器XI。VIP是电平移位器的输入信号节点,DRV_P是电平移位器的输出信号节点。本领域技术人员很容易了解,存在许多种变化来实现等效功能,这些示意性实施例仅仅是为了示出目的。锁存器可以通过其他触发器电路而不是两个反相器环路来实现。以下描述了图1(b)中所示出的电平移位器的工作方式。如上所述,包括了反相器X2和X3的锁存器电路的一端通过节点VX表示,锁存器电路的另一端连接到节点DRV_P。而且,反相元件Xl的输出端由节点Va表示。VCl表示电容器Cl两端的电位差。假设,在初始状态,将低于反相器Xl的电路阈值的电压Vss作为输入信号VIP输入到反相器XI。在这种情况下,电压Vh从反相器Xl输出,节点Va上的电位变为电压Vh。由于节点VX设置为电压VH,因此,电容器C I两端的电位差VC I变为电位I Vh-VH |,DRV_P的电位等于电压VL的电位。 接下来,假设将高于反相器Xl的电路阈值的电压Vcc作为输入信号VIP输入到反相器XI。然后,电压V2(在这种情况下,为地电位)从反相器Xl输出,节点Va设置到接地电压=V2。当节点Va的电位从电压Vh变化到电压V2时,电容器Cl两端的电位差VCl马上保持到I Vh-VH I,并且,由于电容耦合,节点Va上的电位导致Vx上的转换变为VH- (Vh_V2)=VH-Vh,其中,V2 =接地电压。在这里,如果相应的电压VH、VL、Vh和接地电压设置为使得节点VX上的电位低于Xl的阈值电压,也就是说,VH-Vh < (VH+VL) /2,则节点VX上的电位和节点DRV_P上的电位被反相,从而使得节点VX设置为VL,节点DRV_P设置为电压VH。当节点VX上的电位和DRV_P上的电位被反相并且变得稳定吋,电位差VCl变为VL。此外,假设低于反相器Xl的电路阈值的电压Vss接下来作为输入信号VIP输入到反相器XI。然后,电压Vh从反相器Xl输出,节点Va设置为电压Vh。当节点Va上的电位从接地电压V2变化为电压Vh时,电容器Cl两端的电位差VC I保持在VL,并且,由于电容耦合,节点Va上的电位导致Vx转换为VL+Vh。在这里,如果相应的电压VH、VL、Vh和接地电压设置为使得节点VX上的电位低于X3的阈值电压,也就是说,VL+Vh < (VH+VL) /2,则节点VX上的电位和节点DRV_P上的电位被反相,从而使得节点VX设置为VH,节点DRV_P设置为电压VL。当节点VX上的电位和DRV_P上的电位被反相并且变得稳定吋,电位差VCl变为VH-Vh。Rl的目的是在高阻抗输入期间,将锁存器的输入限定到高电平。图1(b)的电压电平的限制如下所述对于VH,VL,并且 Vh > O
权利要求
1.一种电平移位器,配置为接收输入电压信号并且产生输出电压信号,所述电平移位器包括 第一反相器,配置为在第一电压Vl和第二电压V2之间的电位差下工作,所述第一电压Vl在电压Vl信号节点处接收到,所述第二电压V2在电压V2信号节点处接收到,所述第一反相器具有输入端和输出端,所述第一反相器的输入端连接到所述电平移位器的输入节点; 电容器,具有第一端和第二端,所述电容器的第一端连接到所述第一反相器的输出端; 电阻器,具有第一端和第二端,所述电阻器的第一端连接到电压V3信号节点处的第三电压V3 ;以及 锁存器电路,配置为在第四电压V4和第五电压V5之间的电位差下工作,所述第四电压V4在电压V4信号节点处接收到,所述第五电压V5在电压V5信号节点处接收到,所述锁存器具有输入节点和输出节点,所述输入节点连接到所述电阻器的第二端和所述电容器的第ニ端,所述输出节点连接到所述电平移位器的输出节点。
2.根据权利要求I所述的电平移位器,其中,所述电平移位器的输入电压信号的值处于电压Vl的值和电压V2的值之间,所述电平移位器的输出电压信号的值处于电压V4的值和电压V5的值之间。
3.根据权利要求I所述的电平移位器,其中,所述锁存器电路具有多个反相器,所述多个反相器包括第一锁存反相器和第二锁存反相器,其中,所述第一锁存反相器的输出端连接到所述第二锁存反相器的输入端,所述第二锁存反相器的输出端连接到所述第一锁存反相器的输入端。
4.根据权利要求I所述的电平移位器,其中,所述电压V4的值大于V5,并且小于所述电压Vl的值的两倍减去所述电压V5的值。
5.根据权利要求I所述的电平移位器,进ー步包括P-晶体管,其中,所述电压V5信号节点连接到所述P-晶体管的第一端,所述P-晶体管的第二端连接到第六电压V6信号节点,并且所述P-晶体管的栅极连接到第七电压V7信号节点。
6.根据权利要求I所述的电平移位器,进ー步包括N-晶体管,其中,所述电压V4信号节点连接到所述N-晶体管的第一端,所述N-晶体管的第二端连接到第六电压V6信号节点,并且所述N-晶体管的栅极连接到第七电压V7信号节点。
7.ー种器件,配置为在第一输入节点上接收第一输入电压信号,在第二输入节点上接收第二输入电压信号,并且进一歩产生输出,所述器件包括 第一反相器,配置为在电压VPl信号节点处的所述第一反相器的第一电压VP I和电压VP2信号节点处的所述第一反相器的第二电压VP2之间的电位差下工作,所述第一反相器具有输入端和输出端,所述第一反相器的输入端连接到所述器件的所述第一输入节点; 第一电容器,具有第一端和第二端,所述第一电容器的第一端连接到所述第一反相器的输出端; 第一电阻器,具有第一端和第二端,所述第一电阻器的第一端连接到电压VP3信号节点处的所述第一电阻器的第三电压VP3 ; 第一锁存器电路,配置为在电压VP4信号节点处的所述第一锁存器的第四电压VP4和电压VP5信号节点处的所述第一锁存器的第五电压VP5之间的电位差下工作,所述锁存器具有输入节点和输出节点,所述锁存器的输入节点连接到所述第一电阻器的第二端和所述第一电容器的第二端; 第一 P-晶体管,其中,所述电压VP5信号节点连接到所述第一 P-晶体管的第一端,所述第一 P-晶体管的第二端连接到所述第一 P-晶体管的第六电压VP6信号节点,所述第一P-晶体管的栅极连接到所述第一 P-晶体管的第七电压VP7信号节点; 第一锁存器输出反相器,具有输入端和输出端,所述第一锁存器输出反相器的输入端连接到所述第一锁存器的输出端,分别由电压V8信号节点处的电压V8和电压V9信号节点处的电压V9驱动; 第二 P-晶体管,所述第二 P-晶体管的栅极连接到所述第一锁存器输出反相器的输出端,所述第二 P-晶体管的第一端连接到电压V12信号节点,所述第二 P-晶体管的第二端连接到所述器件的输出端; 第二反相器,配置为在电压VNl信号节点处的所述第二反相器的第一电压VNl和电压VN2信号节点处的所述第二反相器的第二电压VN2之间的电位差下工作,所述第二反相器具有输入端和输出端,所述第二反相器的输入端连接到所述器件的所述第二输入节点;第二电容器,具有第一端和第二端,所述第二电容器的第一端连接到所述第二反相器的输出端; 第二电阻器,具有第一端和第二端,所述第二电阻器的第一端连接到电压VN3信号节点处的所述第二晶体管的第三电压VN3 ; 第二锁存器电路,配置为在电压VN4信号节点处的所述第二锁存器的第四电压VN4和电压VN5信号节点处的所述第二锁存器的第五电压VN5之间的电位差下工作,所述第二锁存器电路还具有输入节点和输出节点,所述第二锁存器电路的输入节点连接到所述第二电阻器的第二端和所述第二电容器的第二端; 第一 N-晶体管,其中,所述电压VN4信号节点连接到所述第一 N-晶体管的第一端,所述第一 N-晶体管的第二端连接到所述第一 N-晶体管的第六电压VN6信号节点,所述第一N-晶体管的栅极连接到所述第一 N-晶体管的第七电压VN7信号节点; 第二锁存器输出反相器,具有输入端和输出端,分别由电压Vio信号节点处的电压VlO和电压Vll信号节点处的电压Vll驱动,所述第二锁存器输出反相器的输入端连接到所述第二锁存器的输出端;以及 第二 N-晶体管,所述第二 N-晶体管的栅极连接到所述第二锁存器输出反相器的输出端,所述第二 N-晶体管的第一端连接到电压V13信号节点,所述第二 N-晶体管的第二端连接到所述器件的输出端。
8.根据权利要求10所述的器件,其中,连接到所述第一反相器的所述器件的所述第一输入电压信号节点与连接到所述第二反相器的所述器件的所述第二输入电压信号节点相同, 其中,所述第一反相器与所述第二反相器相同。
9.根据权利要求10所述的器件,其中,由所述第一反相器接收到的所述器件的所述第ー输入电压信号与由所述第二反相器接收到的所述器件的所述第二输入电压信号具有非重叠相位。
10.一种运行电平移位器电路的方法,所述电平移位器电路配置为接收输入电压信号,并且产生输出电压信号,所述方法包括 通过工作在第一电压VI和第二电压V2之间的电位差下的第一反相器接收所述输入电压信号,并且将所述输入电压信号反相,其中,所述第一反相器的输出端连接到电容器的第一端; 通过所述电容器将经反相的输入电压信号电容连接到锁存器电路的输入端; 通过将所述锁存器的输入端经由电阻器连接到电压源而在所述锁存器的输入端上保持预定电压;以及 通过工作在第四电压V4和第五电压V5之间的电位差的所述锁存器产生所述输出电压, 该方法进ー步包括 将所述第五电压V5信号或者所述第四电压V4信号选择性地连接到扩展晶体管的第一端,将所述扩展晶体管的第二端连接到第六电压信号,以及通过第七电压信号控制所述扩展晶体管的栅极, 该方法进ー步包括 通过根据权利要求19所述的方法工作的第一元件电平移位器接收第一输入电压信号,并且产生所述第一元件电平移位器的输出电压信号,其中,所述扩展晶体管是P-晶体管,所述第一元件电平移位器的电压V5连接到所述P-晶体管的第一端; 通过由电压V8和电压V9驱动的第一反相器接收第一元件电平移位器的输出电压信号,并且产生所述第一反相器的输出; 通过第二P-晶体管接收所述第一反相器的输出,其中,所述第二P-晶体管具有第一端和第二端,所述第二 P-晶体管的第一端连接到电压V12,所述第二 P-晶体管的第二端连接到第一输出电压; 通过根据权利要求19所述的方法工作的第二元件电平移位器接收第二输入电压,其中,所述扩展晶体管是N-晶体管,所述第二元件电平移位器的电压V4连接到所述N-晶体管的第一端; 通过由电压VlO和电压Vll驱动的第二反相器接收所述第二元件电平移位器的所述输出电压信号;以及 通过第二N-晶体管接收所述第二反相器的输出,其中,所述第二N-晶体管的栅极连接到所述第二反相器的输出端,所述第二 N-晶体管的第一端连接到电压V13,所述第二 N-晶体管的第二端连接到所述第一输出电压, 其中所述P-晶体管和N-晶体管分别是漏极扩展器件。
全文摘要
本发明涉及电平移位器设计,其中涉及一种电平移位器接收输入电压信号,并且产生输出电压信号。该电平移位器包括第一反相器,配置为在第一电压V1和第二电压V2之间的电位差下工作。来自该反相器的输出通过电容器电容连接到锁存器电路的输入端。该电容器具有第一端和第二端,该第一端连接第一反相器的输出端。该电平移位器具有电阻器,为了将进入到锁存器电路的输入固定在期望电压,该电阻器连接到第三电压V3,并且连接到电容器。锁存器电路配置为在第四电压V4和第五电压V5之间的电位差下工作。该锁存器具有输入节点和输出节点,该输入节点连接到电阻器和电容器,该输出节点连接到电平移位器的输出节点。
文档编号H03K19/0175GK102684674SQ20111038251
公开日2012年9月19日 申请日期2011年11月24日 优先权日2011年3月18日
发明者徐英智, 石硕, 索南·艾瑞克, 罗许·艾伦 申请人:台湾积体电路制造股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1