一种噪声抑制能力增强的σδ调制器结构的制作方法

文档序号:7544850阅读:130来源:国知局
一种噪声抑制能力增强的σδ调制器结构的制作方法
【专利摘要】本发明公开了一种新型的噪声抑制能力增强的ΣΔ调制器结构,其通过新提出的噪声抑制增强技术,能在相同积分器个数的情况下,将ΣΔ调制器对量化噪声的抑制阶数提高二阶。传统ΣΔ调制器所能实现的量化噪声抑制的阶数,与调制器所使用的积分器个数一致。本发明在传统调制器基础上,引入了噪声反馈环路,应用于单环结构调制器和MASH结构调制器时,均能实现比调制器中积分器个数高的量化噪声整形能力,在实现整个模数转换器相同性能的情况下,降低了整体功耗,减小了芯片面积,大大提高了经济效益。
【专利说明】—种噪声抑制能力增强的Σ Δ调制器结构
【技术领域】
[0001]本发明属于集成电路【技术领域】,特别涉及一种噪声抑制能力增强的Σ Δ调制器结构。
【背景技术】
[0002]作为模拟与数字集成电路的关键接口,高性能模数转换器对整个混合信号系统的性能至关重要。目前有多种类型的模数转换器,例如并行比较模数转换器、逐次逼近型模数转换器、积分型模数转换器、流水线行模数转换器、Σ Δ模数转换器,其中后两种模数转换器是后发展起来的。这些模数转换器各有各的特点,并行比较模数转换器是模数转换器中转换速度最快的一种,但它的分辨率不高、功耗大、成本高;逐次逼近型模数转换器速度也很快同时功耗很低,但是它的分辨率不高,一般在12位一下;积分型模数转换器可以达到很高的分辨率,比如22位,但是转换速度很低。在高保真的音频模数混合电路等音频应用中,模数转换器一般要求分辨率在16位以上,Σ Δ模数转换器成为最佳选择。
[0003]Σ Δ模数转换器主要是通过过采样和噪声整形将大部分的量化噪声功率搬移到高频部分,再利用数字滤波器将量化噪声滤除,从而实现高精度。Σ Δ模数转换器的精度主要由过采样倍数和噪声整形的阶数来决定。过采样倍数越高,量化噪声的噪声谱密度越低,噪声整形的阶数越高,信号带内的噪声被抑制的越多,从而提高输出的信噪比。
[0004]提高Σ Λ模数转换器的性能可以通过提高过采样率和提高噪声整形的阶数来实现。过采样率越高,对积分器中运放的带宽要求越高,从而导致更大的功耗和面积。传统结构每增加一阶噪声整形阶数就会相应增加一个积分器,也就相应增大了芯片面积和功耗。所以,能在不增加积分器个数的情况下,提高噪声整形阶数,具有很大的意义。

【发明内容】

[0005]发明目的:针对上述现有技术,提出一种噪声抑制能力增强的Σ Δ调制器结构,能够在不增加积分器个数情况下,将噪声整形能力提高二阶,且芯片面积和功耗不明显增加。
[0006]技术方案:一种噪声抑制能力增强的Σ Δ调制器结构,包括积分器、量化器、反馈DAC以及噪声反馈环路;模拟输入信号X(Z)与反馈DAC输出Z(Z)在所述积分器之前相减的差值A (ζ)输入积分器;所述量化器输出Y(Z)作为反馈DAC输入;所述积分器输出B(Z)与噪声反馈环路输出C(Z)相加的和值D(Z)作为所述量化器输入;所述噪声反馈环路输入F(z)是所述量化器输出Y(Z)与量化器输入D(Z)的差值;所述量化器输出Y(Z)即为整个调制器输出;所述噪声反馈环路的ζ域传递函数为G(Z) = ζ-1 (ζ^-2)。
[0007]作为本发明的优选方案,所述噪声反馈环路包括第一延迟单元、第二延迟单元以及增益放大电路;所述噪声反馈环路将量化器输出Y(Z)与量化器输入D(Z)相减,得到的F(Z)经过第一延迟单元延迟一个周期后分两路输出,所得的第一路输出经过第二延迟单元延迟一个周期,第一延迟单元的第二路输出经过增益放大电路放大,所述第二延迟单元的输出与增益放大电路的输出相减后得到差值C(z),所述差值C(z)与所述积分器输出B(Z)相加后作为所述量化器输入。
[0008]一种基于MASH结构的噪声抑制能力增强型Σ Δ调制器结构,包括级联的η个调制器,每级调制器由积分器和量化器连接的前向通道以及反馈DAC构成,前一级调制器中量化器输出与量化器输入的差值作为下一级调制器的输入;所述最后一级调制器还包括噪声反馈环路,所述最后一级调制器中量化器输出与量化器输入的差值作为所述噪声反馈环路输入,所述噪声反馈环路输出与最后一级调制器中积分器输出的和值作为所述最后一级调制器中量化器输入;所述噪声反馈环路的ζ域传递函数为G(Z)=Z-HZ-1D。
[0009]作为本发明的优选方案,所述噪声反馈环路包括第一延迟单元、第二延迟单元以及增益放大电路;所述噪声反馈环路将最后一级调制器中量化器输出与量化器输入相减,得到的差值经过第一延迟单元延迟一个周期后分两路输出,所得的第一路输出经过第二延迟单元延迟一个周期,第一延迟单元的第二路输出经过增益放大电路放大,所述第二延迟单元的输出与增益放大电路的输出相减后得到差值,所述差值与所述最后一级调制器中积分器输出相加后作为所述最后一级调制器中量化器输入。
[0010]有益效果:传统Σ Δ调制器所能实现的量化噪声抑制的阶数,与调制器所使用的积分器个数一致。本发明所提出的噪声抑制能力增强的Σ Δ调制器结构,在传统调制器基础上,引入了噪声反馈环路,应用于单环结构调制器和MASH结构调制器时,在相同积分器个数的情况下,均能实现比调制器中积分器个数高二阶的量化噪声整形能力,在实现整个模数转换器相同性能的情况下,降低了整体功耗,减小了芯片面积,大大提高了经济效益。
【专利附图】

【附图说明】
[0011]图1为本发明单环结构基础上的噪声抑制能力增强的Σ Δ调制器结构;
[0012]图2为本发明一阶噪声抑制能力增强的Σ Δ调制器结构具体实例;
[0013]图3为本发明二阶单环噪声抑制能力增强的Σ Δ调制器结构具体实例;
[0014]图4为本发明MASH结构基础上的噪声抑制能力增强的Σ Δ调制器结构;
[0015]图5为本发明2-1MASH结构噪声抑制能力增强的Σ Δ调制器结构具体实例。
【具体实施方式】
[0016]下面结合附图对本发明做更进一步的解释。
[0017]如图1所示为本发明单环结构基础上的噪声抑制能力增强的Σ Δ调制器结构。包括ζ域传输函数为H(Z)的积分器,量化器Q,反馈DAC和ζ域传输函数为G (ζ)的噪声反馈环路。模拟输入信号X(Z)与反馈DAC输出Z(Z)在积分器之前相减的差值A (ζ)输入积分器。量化器输出Υ(ζ)作为反馈DAC输入。积分器输出B(Z)与噪声反馈环路输出C(Z)相加的和值D(Z)作为量化器输入。噪声反馈环路输入F(Z)是量化器输出Y(Z)与量化器输AD(z)的差值。量化器输出Y(Z)即为整个调制器输出。
[0018]如图2所示为本发明一阶噪声抑制能力增强的Σ Δ调制器结构具体实例I。噪声反馈环路包括第一延迟单元、第二延迟单元以及增益放大电路。噪声反馈环路将量化器输出Y(Z)与量化器输入D(Z)相减,得到的F(Z)经过第一延迟单元延迟一个周期后分两路输出;所得的第一路输出经过第二延迟单元延迟一个周期,第一延迟单元的第二路输出经过增益放大电路放大;第二延迟单元的输出与增益放大电路的输出相减后得到差值C(Z),该差值C(Z)与积分器输出B(Z)相加后作为所述量化器输入。噪声反馈环路的ζ域传递函数为G(z) =Z4(Z-1I), E(Z)为量化器引入的量化噪声,下面对整个调制器的噪声传输函数(Noise Transfer Function, NTF)和信号传输函数(Signal Tranfer Function, STF)进行推导:
【权利要求】
1.一种噪声抑制能力增强的Σ Δ调制器结构,其特征在于:包括积分器、量化器、反馈DAC以及噪声反馈环路;模拟输入信号X(Z)与反馈DAC输出Z(Z)在所述积分器之前相减的差值A (z)输入积分器;所述量化器输出Y(Z)作为反馈DAC输入;所述积分器输出B(Z)与噪声反馈环路输出C(Z)相加的和值D(Z)作为所述量化器输入;所述噪声反馈环路输入F(z)是所述量化器输出Y(Z)与量化器输入D(Z)的差值;所述量化器输出Y(Z)即为整个调制器输出;所述噪声反馈环路的z域传递函数为G(Z)=P(Z-1I)。
2.根据权利要求1所述的一种噪声抑制能力增强的ΣΔ调制器结构,其特征在于:所述噪声反馈环路包括第一延迟单元、第二延迟单元以及增益放大电路;所述噪声反馈环路将量化器输出Y(Z)与量化器输入D(Z)相减,得到的F(Z)经过第一延迟单元延迟一个周期后分两路输出,所得的第一路输出经过第二延迟单元延迟一个周期,第一延迟单元的第二路输出经过增益放大电路放大,所述第二延迟单元的输出与增益放大电路的输出相减后得到差值C(Z),所述差值C(Z)与所述积分器输出B(Z)相加后作为所述量化器输入。
3.一种基于MASH结构的噪声抑制能力增强型Σ Δ调制器结构,其特征在于:包括级联的η个调制器,每级调制器由积分器和量化器连接的前向通道以及反馈DAC构成,前一级调制器中量化器输出与量化器输入的差值作为下一级调制器的输入;所述最后一级调制器还包括噪声反馈环路,所述最后一级调制器中量化器输出与量化器输入的差值作为所述噪声反馈环路输入,所述噪声反馈环路输出与最后一级调制器中积分器输出的和值作为所述最后一级调制器中量化器输入;所述噪声反馈环路的ζ域传递函数为G(Z)=Z-HZ-1D。
4.根据权利要求3所述的一种基于MASH结构的噪声抑制能力增强型ΣΔ调制器结构,其特征在于:所述噪声反馈环路包括第一延迟单元、第二延迟单元以及增益放大电路;所述噪声反馈环路将最后一级调制器中量化器输出与量化器输入相减,得到的差值经过第一延迟单元延迟一个周期后分两路输出,所得的第一路输出经过第二延迟单元延迟一个周期,第一延迟单元的第二路输出经过增益放大电路放大,所述第二延迟单元的输出与增益放大电路的输出相减后得到差值,所述差值与所述最后一级调制器中积分器输出相加后作为所述最后一级调制器中量化器输入。
【文档编号】H03M3/00GK103762990SQ201410012909
【公开日】2014年4月30日 申请日期:2014年1月13日 优先权日:2014年1月13日
【发明者】吴建辉, 王海冬, 黄成 , 李红, 田茜 申请人:东南大学
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1