1.一种连续时间信号的去加重处理电路,其特征在于,包括:
输入信号缓冲器(101),用于对输入信号进行放大处理、均衡处理,以及驱动后级电路;
第一可变增益放大器A(102),与所述输入信号缓冲器(101)连接,用于对所述输入信号缓冲器(101)输出的信号进行增益控制;
第二可变增益放大器B(103),与所述输入信号缓冲器(101)连接,用于对所述输入信号缓冲器(101)输出的信号进行增益控制;
有源电平转换器(104),与所述第一可变增益放大器A(102)连接,用于对所述第一可变增益放大器A(102)输出的信号进行共模电平的平移;
连续时间延时单元(105),与所述有源电平转换器(104)连接,用于对所述有源电平转换器(104)输出的连续时间信号进行延时处理;
连续时间求和电路(106),用于将所述连续时间延时单元(105)输出的延时信号与所述第二可变增益放大器B(103)输出的增益信号进行去加重求和运算。
2.根据权利要求1所述的电路,其特征在于,所述第一可变增益放大器A(102)或所述第二可变增益放大器B(103)包括:第一输入晶体管(202')、第二输入晶体管(202”)、第一负载电阻(203')和第二负载电阻(203”);其中,第一输入晶体管(202')与第二输入晶体管(202”)分别通过第一负载电阻(203')和第二负载电阻(203”)并联,并经由尾电流源(201)接地。
3.根据权利要求1所述的电路,其特征在于,所述连续时间求和电路(106)包括:第一电流源(501'),第二电流源(501”)、输入晶 体管(M1)、输入晶体管(M2)、输入晶体管(M3)、输入晶体管(M4)、第一负载电阻(503')和第二负载电阻(503”);其中,输入晶体管(M1)和输入晶体管(M3)一端与第一负载电阻(503')连接,另一端分别与第一电流源(501')和第二电流源(501”)连接;输入晶体管(M2)和输入晶体管(M4)一端与第二负载电阻(503”)连接,另一端分别与第一电流源(501')和第二电流源(501”)连接。
4.根据权利要求3所述的电路,其特征在于,所述第一电流源(501')和所述第二电流源(501”)相同;输入晶体管(M1)、输入晶体管(M2)、输入晶体管(M3)和输入晶体管(M4)彼此相同。
5.根据权利要求1所述的电路,其特征在于,所述连续时间延时单元(105)的基本结构由可变增益放大器电路单元级联实现。