预失真电路的制作方法

文档序号:16244138发布日期:2018-12-11 23:24阅读:185来源:国知局
预失真电路的制作方法

本发明涉及通信领域,尤其涉及一种预失真电路。

背景技术

随着通信技术的快速发展,射频功率放大器在系统中的作用越来越重要。无线通信技术的不断发展,采用更复杂的调制方式和更宽的信号带宽已经成为传输信号不可缺少的特性。功率放大器将收发信机输出的已调制射频信号进行功率放大,以满足无线通信所需的射频信号的功率要求。

随着调制体系越来越复杂,无线通信移动终端对多模、多制式的要求,以及对功率放大器的线性度要求越发严苛,与此同时,对放大器的效率也提出更高的要求。因此,如何确保线性度的同时,最大程度地提高放大器的效率是当前亟待解决的问题。



技术实现要素:

本发明的目的在于提供一种预失真电路,以解决现有的电路难以兼顾放大器的线性度和效率的技术问题。

为了解决上述问题,本发明提供了一种预失真电路,其包括信号输入端、输入匹配网络、至少一个预失真模块、至少一个功率放大器、至少一个预失真放大器、至少一个功率放大器偏置电路、至少一个输出偏置电路、输出匹配网络、信号输出端和通信接口;若预失真电路用于单级功率放大器,第1功率放大器通过第1预失真模块进行预失真处理时,第1功率放大器包括第一输入端、第二输入端和第一输出端,输入匹配网络分别与信号输入端、第1预失真模块、第一输入端连接,第1预失真放大器分别与第1预失真模块、第一输出端连接,第1功率放大器偏置电路分别与通信接口、第二输入端连接,输出匹配网络分别与第一输出端、第1输出偏置电路、信号输出端连接,第1预失真模块与通信接口连接。

作为本发明的进一步改进,若预失真电路用于单级功率放大器,第1功率放大器通过l个预失真模块进行预失真处理时,预失真电路包括l个预失真模块和l个预失真放大器,第i预失真模块与第i预失真放大器对应,第i预失真模块与第j预失真模块不相同,第i预失真放大器与第j预失真放大器不相同,其中,1≤i≤l,1≤j≤l,i≠j,l≥2;第i预失真模块分别与通信接口、输入匹配网络、第i预失真放大器的一端连接,第i预失真放大器的另一端与第1功率放大器的第一输出端连接。

作为本发明的进一步改进,若预失真电路用于n级功率放大器,第1功率放大器通过1个预失真模块进行预失真处理时,预失真电路包括n-1个第i级间拓展模块,第i功率放大器与第j功率放大器不同,其中,1≤i≤n-1,n≥2;输入匹配网络分别与信号输入端、第1预失真模块、第1功率放大器的第一输入端连接,第1预失真模块分别与通信接口、第1预失真放大器的一端连接,第1预失真放大器的另一端与第1功率放大器的第一输出端连接,第1功率放大器偏置电路分别与通信接口、第1功率放大器的第二输入端连接;第i级间拓展模块包括第三输入端、第四输入端和第二输出端,第三输入端与第1功率放大器的第一输出端连接,或第三输入端与第i-1级间拓展模块的第二输出端连接,第四输入端与通信接口连接,第二输出端与第i+1级间拓展模块的第三输入端连接,或第二输出端与输出匹配网络连接,输出匹配网络分别与第n输出偏置电路、信号输出端连接。

作为本发明的进一步改进,若预失真电路用于n级功率放大器,第1功率放大器通过k个预失真模块进行预失真处理时,预失真电路包括k个预失真模块和k个预失真放大器,第i预失真模块与第i预失真放大器对应,第i预失真模块与第j预失真模块不相同,第i预失真放大器与第j预失真放大器不相同,其中,1≤i≤k,1≤j≤k,i≠j,k≥2;第i预失真模块分别与通信接口、输入匹配网络、第i预失真放大器的一端连接,第i预失真放大器的另一端与第1功率放大器的第一输出端连接。

作为本发明的进一步改进,第i级间拓展模块包括第i+1功率放大器、第i级间匹配网络、第i+1功率放大器偏置电路和第i输出偏置电路;第i级间匹配网络分别与第i功率放大器的第一输出端、第i输出偏置电路、i+1功率放大器的第一输入端连接,第i+1功率放大器偏置电路分别与通信接口、i+1功率放大器的第二输入端连接,i+1功率放大器的第一输出端与第i+1级间拓展模块连接,或i+1功率放大器的第一输出端与输出匹配网络连接。

作为本发明的进一步改进,若预失真电路用于n级功率放大器,第i个功率放大器通过第i个预失真模块进行预失真处理时,预失真电路包括n-1个第i级间预失真拓展模块,其中,1≤i≤n-1,n≥2;输入匹配网络分别与信号输入端、第1预失真模块、第1功率放大器的第一输入端连接,第1预失真模块分别与通信接口、第1预失真放大器的一端连接,第1预失真放大器的另一端与第1功率放大器的第一输出端连接,第1功率放大器偏置电路分别与通信接口、第1功率放大器的第二输入端连接;第i级间预失真拓展模块包括第五输入端、第六输入端和第三输出端,第五输入端与第1功率放大器的第一输出端连接,或第五输入端与第i-1级间预失真拓展模块的第三输出端连接,第六输入端与通信接口连接,第三输出端与第i+1级间预失真拓展模块的第五输入端连接,或第三输出端与输出匹配网络连接,输出匹配网络分别与第n输出偏置电路、信号输出端连接。

作为本发明的进一步改进,若预失真电路用于n级功率放大器,第i个功率放大器通过至少一个预失真模块进行预失真处理时,预失真电路包括m个预失真模块、m个预失真放大器和n个功率放大器时,n个功率放大器中存在s个功率放大器通过至少两个的预失真模块进行预失真处理,且n个功率放大器中存在n-s个功率放大器通过1个预失真模块进行预失真处理,其中,m>n,1≤s≤m-n。

作为本发明的进一步改进,第i级间预失真拓展模块包括第i级间匹配网络、第i输出偏置电路、第i+1预失真模块、第i+1预失真放大器、第i+1功率放大器、以及第i+1功率放大器偏置电路;第i级间匹配网络分别与第i功率放大器的第一输出端、第i输出偏置电路、第i+1预失真模块、i+1功率放大器的第一输入端连接,第i+1预失真模块分别与通信接口、第i+1预失真放大器一端连接,第i+1预失真放大器的另一端与i+1功率放大器的第一输出端连接,第i+1功率放大器偏置电路分别与通信接口、i+1功率放大器的第二输入端连接,i+1功率放大器的第一输出端与第i+1级间预失真拓展模块连接,或i+1功率放大器的第一输出端与输出匹配网络连接。

作为本发明的进一步改进,若预失真电路用于n级功率放大器,n个功率放大器中存在g个功率放大器通过1个预失真模块进行预失真处理,且n个功率放大器中存在n-g个功率放大器不通过预失真模块进行预失真处理,预失真电路包括g个预失真模块、g个预失真放大器和n个功率放大器时,其中,n>g≥2,若第i功率放大器通过第j预失真模块进行预失真处理时,第j预失真模块分别与通信接口、第j预失真放大器的一端连接,第j预失真放大器的另一端与第i功率放大器的第一输出端连接,若i=1,第j预失真模块还与输入匹配网络连接,若2≤i≤n,第j预失真模块还与第i-1级间匹配网络连接,其中,1≤j≤g。

作为本发明的进一步改进,g个功率放大器中存在p个功率放大器通过至少两个预失真模块进行预失真处理,且g个功率放大器中存在g-p个功率放大器通过1个预失真模块进行预失真处理;预失真电路包括h个预失真模块、h个预失真放大器和n个功率放大器;若第i功率放大器通过k个预失真模块进行预失真处理,第j预失真模块与第j预失真放大器对应,第j预失真模块与第k预失真模块不相同,第j预失真放大器与第k预失真放大器不相同,其中,1≤i≤p,1≤j≤k,1≤k≤k,j≠k,k≥2;第j预失真模块分别与通信接口、第j预失真放大器的一端连接,第j预失真放大器的另一端与第i功率放大器的第一输出端连接,若i=1,第j预失真模块还与输入匹配网络连接,若2≤i≤n,第j预失真模块还与第i-1级间匹配网络连接。

作为本发明的进一步改进,第i预失真模块包括第i预失真耦合电路和第i预失真偏置电路,第i预失真耦合电路分别与第i预失真偏置电路、第i预失真放大器连接,第i预失真偏置电路与通信接口连接,第1预失真耦合电路与输入匹配网络连接,第i预失真耦合电路与第i-1级间匹配网络连接,其中,2≤i≤n。

作为本发明的进一步改进,通信接口包括mipirffe接口。

与现有技术相比,本发明通过预失真模块的偏置设置和功率放大器偏置电路的偏置设置这两个调整自由度,可以相对独立地调整预失真电路的am-am特性和和am-pm特性,从而优化调整预失真电路的线性度和效率,从而达到既保证了预失真电路的线性度,也保证了预失真电路的效率的技术效果。

附图说明

图1为本发明预失真电路第一个实施例的功能模块示意图。

图2为本发明预失真电路第二个实施例的功能模块示意图。

图3为本发明预失真电路第三个实施例的功能模块示意图。

图4为图3中第1级间拓展模块一个实施例的功能模块示意图。

图5为本发明预失真电路第四个实施例的功能模块示意图。

图6为本发明预失真电路第五个实施例的功能模块示意图。

图7为图6中第1级间预失真拓展模块一个实施例的功能模块示意图。

图8为本发明预失真电路第六个实施例的功能模块示意图。

图9为本发明预失真电路第七个实施例的功能模块示意图。

图10为本发明预失真电路第八个实施例的功能模块示意图。

图11为本发明预失真电路第一个实施例的电路结构示意图。

图12为本发明预失真电路第一个实施例的am-am变化趋势线条图。

图13为本发明预失真电路第一个实施例的am-pm变化趋势线条图。

图14为本发明预失真电路第二个实施例的am-am变化趋势线条图。

图15为本发明预失真电路第二个实施例的am-pm变化趋势线条图。

图16为本发明预失真电路第一个实施例的acpr变化趋势线条图。

图17为本发明预失真电路第一个实施例的fom变化趋势线条图。

图18为本发明预失真电路第二个实施例的acpr变化趋势线条图。

图19为本发明预失真电路第二个实施例的fom变化趋势线条图。

图20为图10中第i预失真耦合电路第一个实施例的电路结构示意图。

图21为图10中第i预失真耦合电路第二个实施例的电路结构示意图。

图22为图10中第i预失真耦合电路第三个实施例的电路结构示意图。

图23为图10中第i预失真耦合电路第四个实施例的电路结构示意图。

图24为图10中第i预失真偏置电路第一个实施例的电路结构示意图。

图25为图10中第i预失真偏置电路第二个实施例的电路结构示意图。

图26为图10中第i预失真偏置电路第三个实施例的电路结构示意图。

图27为图10中第i预失真偏置电路第四个实施例的电路结构示意图。

图28为本发明预失真电路第二个实施例的电路结构示意图。

图29为本发明预失真电路第三个实施例的电路结构示意图。

具体实施方式

为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用来限定本发明。

本发明的预失真电路包括信号输入端、输入匹配网络、至少一个预失真模块、至少一个功率放大器、至少一个预失真放大器、至少一个功率放大器偏置电路、至少一个输出偏置电路、输出匹配网络、信号输出端和通信接口。

图1展示了本发明预失真电路的一个实施例。在本实施例中,该预失真电路用于单级功率放大器,第1功率放大器通过第1预失真模块进行预失真处理。该预失真电路包括信号输入端、输入匹配网络1、第1预失真模块2、第1功率放大器3、第1预失真放大器4、第1功率放大器偏置电路5、第1输出偏置电路6、输出匹配网络7、信号输出端和通信接口,第1功率放大器3包括第一输入端、第二输入端和第一输出端,输入匹配网络1分别与信号输入端、第1预失真模块2、第一输入端连接,第1预失真放大器4分别与第1预失真模块2、第一输出端连接,第1功率放大器偏置电路5分别与通信接口、第二输入端连接,输出匹配网络7分别与第一输出端、第1输出偏置电路6、信号输出端连接,第1预失真模块2与通信接口连接。

具体地,首先,射频信号经信号输入端、输入匹配网络1输入至第1预失真模块2,同时,经通信接口输入电压或电流至该第1预失真模块2。其次,该第1预失真模块2处理该视频信号,和电流或电压,从而合成预失真电压或预失真电流。再次,将预失真电压或预失真电流馈入第1预失真放大器4,并将该第1预失真放大器4的输出端与第1功率放大器3的输出端相连。同时,第1功率放大器偏置电路5的偏置电压或偏置电流输入第1功率放大器3。最后,通过预失真电压或预失真电流,和偏置电压或偏置电流的结合调整,达到既提升预失真电路的线性度,也提升预失真电路的效率的效果。

在上述实施例的基础上,其他实施例中,通信接口包括mipirffe接口。

本实施例可以针对不同的调制方式的信号及不同的工作模式通过mipirffe接口做不同的设定,最大程度地满足系统要求。

为了获得更佳的线性度和效率,上述实施例的基础上,其他实施例中,该预失真电路用于单级功率放大器,且第1功率放大器通过l个预失真模块进行预失真处理。具体地,该预失真电路包括l个预失真模块和l个预失真放大器,第i预失真模块与第i预失真放大器对应,第i预失真模块与第j预失真模块不相同,第i预失真放大器与第j预失真放大器不相同,其中,1≤i≤l,1≤j≤l,i≠j,l≥2;第i预失真模块分别与通信接口、输入匹配网络1、第i预失真放大器的一端连接,第i预失真放大器的另一端与第1功率放大器3的第一输出端连接。

具体地,为了更加详细说明本发明的技术方案,参见图2,第1功率放大器通过2个预失真模块进行预失真处理为例,对本案进行了详细说明。

其中,第1功率放大器3包括第一输入端、第二输入端和第一输出端,输入匹配网络1分别与信号输入端、第1预失真模块2、第一输入端连接,第1预失真放大器4分别与第1预失真模块2、第一输出端连接,第1功率放大器偏置电路5分别与通信接口、第二输入端连接,输出匹配网络7分别与第一输出端、第1输出偏置电路6、信号输出端连接,第1预失真模块2与通信接口连接。第2预失真模块20分别与通信接口、输入匹配网络1、第2预失真放大器40连接,第2预失真放大器40与第一输出端连接。其中,第1预失真模块2与第2预失真模块20不同,第1预失真放大器4与第2预失真放大器40不同。

本实施例通过多个不同的预失真模块的预失真电压或预失真电流的结合调整,进一步提升预失真电路的线性度和效率。

为了适用于具有n级功率放大器的预失真电路,在上述实施例的基础上,其他实施例中,预失真电路用于n级功率放大器,第1功率放大器通过1个预失真模块进行预失真处理。具体地,参见图3,该预失真电路包括信号输入端、输入匹配网络1、第1预失真模块2、第1预失真放大器4、第1功率放大器偏置电路5、第n输出偏置电路60、输出匹配网络7、信号输出端、通信接口、n-1个第i级间拓展模块和n个功率放大器,其中,1≤i≤n-1,n≥2。此外,本实施例中的每一个功率放大器均不相同。

具体地,输入匹配网络1分别与信号输入端、第1预失真模块2、第1功率放大器3的第一输入端连接,第1预失真模块2分别与通信接口、第1预失真放大器4的一端连接,第1预失真放大器4的另一端与第1功率放大器3的第一输出端连接,第1功率放大器偏置电路分别与通信接口、第1功率放大器的第二输入端连接;第i级间拓展模块包括第三输入端、第四输入端和第二输出端,第三输入端与第1功率放大器的第一输出端连接,或第三输入端与第i-1级间拓展模块的第二输出端连接,第四输入端与通信接口连接,第二输出端与第i+1级间拓展模块的第三输入端连接,或第二输出端与输出匹配网络连接,输出匹配网络分别与第n输出偏置电路、信号输出端连接。

其中,第i级间拓展模块包括第i+1功率放大器、第i级间匹配网络、第i+1功率放大器偏置电路和第i输出偏置电路;第i级间匹配网络分别与第i功率放大器的第一输出端、第i输出偏置电路、第i+1功率放大器的第一输入端连接,第i+1功率放大器偏置电路分别与通信接口、第i+1功率放大器的第二输入端连接,第i+1功率放大器的第一输出端与第i+1级间拓展模块连接,或第i+1功率放大器的第一输出端与输出匹配网络7连接。

参见图4,以第1级间拓展模块为例对本案进行详细说明。具体地,第1级间拓展模块包括第2功率放大器30、第1级间匹配网络10、第2功率放大器偏置电路50和第1输出偏置电路61;第1级间匹配网络分别与第1功率放大器3的第一输出端、第1输出偏置电路61、第2功率放大器30的第一输入端连接,第2功率放大器偏置电路50分别与通信接口、第2功率放大器30的第二输入端连接,第2功率放大器30的第一输出端与第2级间拓展模块连接,或第2功率放大器30的第一输出端与输出匹配网络7连接。

在上述实施例的基础上,其他实施例中,该预失真电路用于n级功率放大器,第1功率放大器通过k个预失真模块进行预失真处理。具体地,该预失真电路包括信号输入端、输入匹配网络1、第1功率放大器偏置电路5、第1输出偏置电路6、输出匹配网络7、信号输出端、通信接口、n-1个第i级间拓展模块、n个功率放大器、k个预失真模块和k个预失真放大器。第i预失真模块与第i预失真放大器对应,第i预失真模块与第j预失真模块不相同,第i预失真放大器与第j预失真放大器不相同,其中,1≤i≤k,1≤j≤k,i≠j,k≥2;第i预失真模块分别与通信接口、输入匹配网络、第i预失真放大器的一端连接,第i预失真放大器的另一端与第1功率放大器的第一输出端连接。

为了更加详细说明本发明的技术方案,以第1功率放大器通过2个预失真模块进行预失真处理为例对本案进行详细说明。

具体地,参见图5,输入匹配网络1分别与信号输入端、第1预失真模块2、第1功率放大器3的第一输入端连接,第1预失真模块2分别与通信接口、第1预失真放大器4的一端连接,第1预失真放大器4的另一端与第1功率放大器3的第一输出端连接,第1功率放大器偏置电路分别与通信接口、第1功率放大器的第二输入端连接;第i级间拓展模块包括第三输入端、第四输入端和第二输出端,第三输入端与第1功率放大器的第一输出端连接,或第三输入端与第i-1级间拓展模块的第二输出端连接,第四输入端与通信接口连接,第二输出端与第i+1级间拓展模块的第三输入端连接,或第二输出端与输出匹配网络连接,输出匹配网络分别与第n输出偏置电路、信号输出端连接。此外,第2预失真模块20分别与输入匹配网络1、通信接口、第2预失真放大器40连接,该第2预失真放大器40与第1功率放大器3连接。本实施例中的第i级间拓展模块与上述实施例的第i级间拓展模块的结构类似,因此,在此不再赘述。

在预失真电路的设计与调试中,对于n级功率放大器,第1功率放大器可以通过至少一个预失真模块的调整,至少一个预失真放大器射频器件尺度大小的调整和第1功率放大器偏置电路的电压或电流的设置调整,以及综合第i功率放大器的第i功率放大器偏置电路(2≤i≤n)的调整,从而得到满足需求的线性度和效果。

在上述实施例的基础上,其他实施例中,参见图6,该预失真电路用于n级功率放大器,每一个功率放大器通过一个预失真模块进行预失真处理。具体地,该预失真电路包括信号输入端、输入匹配网络1、第1预失真模块2、第1预失真放大器4、第1功率放大器偏置电路5、第n输出偏置电路60、输出匹配网络7、信号输出端、通信接口、n-1个第i级间预失真拓展模块和n个功率放大器,其中,1≤i≤n-1,n≥2。此外,本实施例中的每一个功率放大器均不相同。

具体地,输入匹配网络分别与信号输入端、第1预失真模块2、第1功率放大器3的第一输入端连接,第1预失真模块2分别与通信接口、第1预失真放大器4的一端连接,第1预失真放大器4的另一端与第1功率放大器3的第一输出端连接,第1功率放大器偏置电路5分别与通信接口、第1功率放大器3的第二输入端连接;第i级间预失真拓展模块包括第五输入端、第六输入端和第三输出端,第五输入端与第1功率放大器3的第一输出端连接,或第五输入端与第i-1级间预失真拓展模块的第三输出端连接,第六输入端与通信接口连接,第三输出端与第i+1级间预失真拓展模块的第五输入端连接,或第三输出端与输出匹配网络7连接,输出匹配网络7分别与第n输出偏置电,60、信号输出端连接。

进一步地,第i级间预失真拓展模块包括第i级间匹配网络、第i输出偏置电路、第i+1预失真模块、第i+1预失真放大器、第i+1功率放大器、以及第i+1功率放大器偏置电路;第i级间匹配网络分别与第i功率放大器的第一输出端、第i输出偏置电路、第i+1预失真模块、第i+1功率放大器的第一输入端连接,第i+1预失真模块分别与通信接口、第i+1预失真放大器一端连接,第i+1预失真放大器的另一端与第i+1功率放大器的第一输出端连接,第i+1功率放大器偏置电路分别与通信接口、第i+1功率放大器的第二输入端连接,第i+1功率放大器的第一输出端与第i+1级间预失真拓展模块连接,或i+1功率放大器的第一输出端与输出匹配网络连接。

参见图7,以第1级间预失真拓展模块为例对本案进行详细说明。具体地,第1级间预失真拓展模块包括第1级间匹配网络10、第1输出偏置电路6、第2预失真模块20、第2预失真放大器40、第2功率放大器30、以及第2功率放大器偏置电路50;第1级间匹配网络10分别与第1功率放大器3的第一输出端、第1输出偏置电路6、第2预失真模块20、第2功率放大器30的第一输入端连接,第2预失真模块20分别与通信接口、第2预失真放大器40一端连接,第2预失真放大器40的另一端与第2功率放大器30的第一输出端连接,第2功率放大器偏置电路50分别与通信接口、第2功率放大器30的第二输入端连接,第2功率放大器30的第一输出端与第2级间预失真拓展模块连接,或第2功率放大器30的第一输出端与输出匹配网络7连接。

在上述实施例的基础上,其他实施例中,该预失真电路用于n级功率放大器,每一个功率放大器通过预失真模块进行预失真处理,且n个功率放大器中存在s个功率放大器通过至少两个的预失真模块进行预失真处理。具体地,该预失真电路包括m个预失真模块、m个预失真放大器和n个功率放大器时,n个功率放大器中存在s个功率放大器通过至少两个的预失真模块进行预失真处理,且n个功率放大器中存在n-s个功率放大器通过1个预失真模块进行预失真处理,其中,m>n,1≤s≤m-n。

参见图8,以n=3,s=1,m=4构建的预失真电路对本案进行详细说明。具体地,第1功率放大器通过一个预失真模块进行预失真处理,第2功率放大器通过2个预失真模块进行预失真处理,以及第3功率放大器通过一个预失真模块进行预失真处理。该预失真电路中的元件之间的具体关系参见图8,在此不再赘述。

在上述实施例的基础上,其他实施例中,该预失真电路用于n级功率放大器,n个功率放大器中存在g个功率放大器通过1个预失真模块进行预失真处理,且n个功率放大器中存在n-g个功率放大器不通过预失真模块进行预失真处理。具体地,该预失真电路包括g个预失真模块、g个预失真放大器和n个功率放大器时,其中,n>g≥2,若第i功率放大器通过第j预失真模块进行预失真处理时,第j预失真模块分别与通信接口、第j预失真放大器的一端连接,第j预失真放大器的另一端与第i功率放大器的第一输出端连接,若i=1,第j预失真模块还与输入匹配网络连接,若2≤i≤n,第j预失真模块还与第i-1级间匹配网络连接,其中,1≤j≤g。

参见图9,以n=3,g=2构建的预失真电路对本案进行详细说明。具体地,第1功率放大器通过一个预失真模块进行预失真处理,第2功率放大器不通过预失真模块进行预失真处理,以及第3功率放大器通过一个预失真模块进行预失真处理。该预失真电路中的元件之间的具体关系参见图9,在此不再赘述。

在上述实施例的基础上,其他实施例中,预失真电路用于n级功率放大器,n个功率放大器中存在g个功率放大器通过预失真模块进行预失真处理,且n个功率放大器中存在n-g个功率放大器不通过预失真模块进行预失真处理。其中,g个功率放大器中存在p个功率放大器通过至少两个预失真模块进行预失真处理,且g个功率放大器中存在g-p个功率放大器通过1个预失真模块进行预失真处理。具体地,预失真电路包括h个预失真模块、h个预失真放大器和n个功率放大器;若第i功率放大器通过k个预失真模块进行预失真处理,第j预失真模块与第j预失真放大器对应,第j预失真模块与第k预失真模块不相同,第j预失真放大器与第k预失真放大器不相同,其中,1≤i≤p,1≤j≤k,1≤k≤k,j≠k,k≥2;第j预失真模块分别与通信接口、第j预失真放大器的一端连接,第j预失真放大器的另一端与第i功率放大器的第一输出端连接,若i=1,第j预失真模块还与输入匹配网络连接,若2≤i≤n,第j预失真模块还与第i-1级间匹配网络连接。

参见图10,以n=3,g=2,p=1构建的预失真电路对本案进行详细说明。具体地,第1功率放大器通过一个预失真模块进行预失真处理,第2功率放大器通过2个预失真模块进行预失真处理,以及第3功率放大器不通过预失真模块进行预失真处理。

在上述实施例的基础上,其他实施例中,第i预失真模块包括第i预失真耦合电路和第i预失真偏置电路,第i预失真耦合电路分别与第i预失真偏置电路、第i预失真放大器连接,第i预失真偏置电路与通信接口连接,若i=1,第i预失真耦合电路与输入匹配网络连接;若2≤i≤n第i预失真耦合电路与第i-1级间匹配网络连接。

在预失真电路的设计与调试中,对于n级功率放大器,每一级功率放大器都可以通过至少一个预失真耦合电路的调整,预失真放大器尺度大小的调整、以及功率放大器偏置电路电压或电流的设置调整,调整预失真放大器的工作状态,从而改变预失真电路的am-am特性和和am-pm特性。此外,结合预失真偏置电路的调整,从而进一步优化调整预失真电路的线性度和效率。这种电路架构,可以实现宽带高线性高效率功率放大器,或实现特殊am-am性能和am-pm性能的放大器。此外,还可以通过mipirffe接口等标准接口,改变和优化放大器的性能,使放大器可以满足不同的性能要求。

需要说明的是,不同调制体系下的功率放大器的电路优良指数(fom)常定义为特定输出功率下的邻道功率比(acpr)和放大器附加效率(pae)之和。一个高性能的线性功率放大器必须具备高fom。

为了更加详细说明本发明的技术方案,参见图11,展示本实施例的一种电路结构图。

需要说明的是,虽然图11实施例以使用电流偏置的双极型晶体管电路为例描述预失真耦合电路将射频信号和偏置电流耦合进预失真放大器以获得最佳线性化效果的工作原理,但必须指出的是,对电压控制的场效应管(fet)、高电子迁移率晶体管(hemt)、赝高电子迁移率晶体管(phemt)、金属半导体场效应管(mesfet)等以及包括但不限于以上类型射频器件混合构成的功率放大器电路,可通过第1预失真耦合电路将电压形式的预失真信号耦合进预失真放大器,因此,本实施例可对包含但并不限于双极型晶体管(bjt)、异质双极型晶体管(hbt)、金属氧化物场效应管(mosfet)、金属半导体场效应管(mesfet)、高电子迁移率晶体管(hemt)、赝高电子迁移率晶体管(phemt)等器件的单类及混合所构成的各种放大电路进行预失真处理,达到最佳线性化效果。

具体地,输入匹配网络1由c57、r28、r2、c5构成,其中,c57的一端与信号输入端连接,c57的另一端经r28与c5的一端连接,同时,c57的另一端依次经r28、r2接地。c5的另一端与第一级的第1功率放大器3连接。此外,信号输入端与第1预失真耦合电路200连接。

将图11提供的预失真电路应用于电路的线性度和效率相关的参数设计仿真过程中,通过控制电流i1、i2、i3,以获取am-am和am-pm变化趋势线条图。

1、参见图12,i1变化,i2和i3稳定情况下的am-am变化趋势线条图。具体地,i1=0.05,0.15,0.3ma,i2=0.8ma,i3=1.2ma。其中,实线为i1=0.05ma时,获得的am-am变化趋势线条图。中间的虚线为i1=0.15ma时,获得的am-am变化趋势线条图。余下的为i1=0.3ma时,获得的am-am变化趋势线条图。

从图12展示的线条图中可以看出,i1的变化对am-am的影响甚微。

2、参见图13,i1变化,i2和i3稳定情况下的am-pm变化趋势线条图。具体地,i1=0.05,0.15,0.3ma,i2=0.8ma,i3=1.2ma。其中,实线为i1=0.05ma时,获得的am-pm变化趋势线条图。中间的虚线为i1=0.15ma时,获得的am-pm变化趋势线条图。余下的为i1=0.3ma时,获得的am-pm变化趋势线条图。

从图13展示的线条图中可以看出,am-pm随i1的变化产生了敏感的变化。结合图12和图13,可以通过调整i1,有效调整am-pm。

3、参见图14,i2变化,i1和i3稳定情况下的am-am变化趋势线条图。具体地,i1=0.1ma,i2=0.6,0.9,1.2ma,i3=1.2ma。其中,实线为i2=0.6ma时,获得的am-am变化趋势线条图。中间的虚线为i2=0.9ma时,获得的am-am变化趋势线条图。余下的为i2=1.2ma时,获得的am-am变化趋势线条图。

4、参见图15,i2变化,i1和i3稳定情况下的am-pm变化趋势线条图。具体地,i1=0.1ma,i2=0.6,0.9,1.2ma,i3=1.2ma。其中,实线为i2=0.6ma时,获得的am-pm变化趋势线条图。中间的虚线为i2=0.9ma时,获得的am-pm变化趋势线条图。余下的为i2=1.2ma时,获得的am-pm变化趋势线条图。

结合图14和图15,am-am随i2的变化产生了敏感的变化。同时,am-pm随i2的变化基本保持曲线形状与趋势。因此,可以通过i2调整am-am。

由于i1和i2是相互独立的,因此,可以通过i2调整am-am,利用i1调整am-pm,从而快捷地获得优化的acpr和fom。

5、参见图16,i1变化,i2和i3稳定情况下的acpr变化趋势线条图。具体地,i1=0.05,0.15,0.3ma,i2=0.8ma,i3=1.2ma。其中,实线为i1=0.3ma时,获得的acpr变化趋势线条图。中间的虚线为i1=0.15ma时,获得的acpr变化趋势线条图。余下的为i1=0.05ma时,获得的acpr变化趋势线条图。

以及参见图17,i1变化,i2和i3稳定情况下的fom、pae变化趋势线条图。具体地,i1=0.05,0.15,0.3ma,i2=0.8ma,i3=1.2ma。其中,实线为i1=0.3ma时,获得的fom变化趋势线条图。中间的虚线为i1=0.15ma时,获得的fom变化趋势线条图。余下的为i1=0.05ma时,获得的fom变化趋势线条图。此外,i1=0.05,0.15,0.3ma时,pae变化趋势线条图几乎完全相同,i1的变化对pae的影响甚微。

从图16和图17展示的线条图中可以看出,i1的变化对acpr、fom、pae的影响较小。

6、参见图18,i2变化,i1和i3稳定情况下的acpr变化趋势线条图。具体地,i1=0.1ma,i2=0.6,0.9,1.2ma,i3=1.2ma。其中,实线为i2=0.6ma时,获得的acpr变化趋势线条图。中间的虚线为i2=0.9ma时,获得的acpr变化趋势线条图。余下的为i2=1.2ma时,获得的acpr变化趋势线条图。

以及参见图19,i2变化,i1和i3稳定情况下的fom、pae变化趋势线条图。具体地,i1=0.1ma,i2=0.6,0.9,1.2ma,i3=1.2ma。其中,实线为i2=0.6ma时,获得的fom变化趋势线条图。中间的虚线为i2=0.9ma时,获得的fom变化趋势线条图。余下的为i2=1.2ma时,获得的fom变化趋势线条图。此外,i2=0.6,0.9,1.2ma时,pae变化趋势线条图几乎完全相同,i2的变化对pae的影响甚微。

从图18和图19展示的线条图中可以看出,acpr、fom随i2的变化产生了敏感的变化。因此,可以通过调整i2调整acpr和fom。

需要说明的是,本实施例的第1预失真耦合电路200具有多种电路结构,下面针对最为主要的几种结构对本案进行详细说明。

1、参见图20,第1预失真耦合电路200由r38、c54、r27构成,其中,c54的一端与信号输入端连接,c54的另一端经r38与第1预失真偏置电路连接,同时,c54的另一端经r27与第1预失真放大器连接。

2、参见图21,第1预失真耦合电路200由c54、l2、l1、r38、c61、l5、c62、r27构成,其中,c54的一端与信号输入端连接,c54的另一端依次经l2、l1、r38与第1预失真偏置电路连接。l1与l2之间具有一连接点,该连接点分别与c61的一端、c62的一端、l5的一端连接。c61的另一端与第1预失真偏置电路连接。l5的另一端经r27与c62的另一端连接,同时,l5的另一端经r27与第1预失真放大器连接。

3、参见图22,第1预失真耦合电路200由c54、l2、l1、r38、c61、l5、c62、r27构成,其中,c54的一端与信号输入端连接,c54的另一端依次经l2、l1、r38与第1预失真偏置电路连接。l1与l2之间具有一连接点,同时,c62与r27并联。该连接点经l5与c62与r27并联后的一端连接,c62与r27并联后的另一端与第1预失真放大器连接。

4、参见图23,第1预失真耦合电路200由c54、l2、l1、r38、c61、l5、c62、r27构成,其中,c54的一端与信号输入端连接,c54的另一端依次经l2、l1、r38与第1预失真偏置电路连接。l1与l2之间具有第一连接点,l1与r38之间具有第二连接点。c61分别与第一连接点、第二连接点连接,以致c61与l1并联。c62与l5并联,该第一连接点与c62与l5并联后的一端连接,c62与l5并联后的另一端经r27与第1预失真放大器连接。

需要说明的是,本实施例的第1预失真偏置电路具有多种电路结构,下面针对最为主要的几种结构对本案进行详细说明。

1、参见图24,第1预失真偏置电路201由r30、r29、q3、d3、r36、c60、q4构成,其中,q3的发射极经r36接地,q3的基级与d3的阴极连接,q3的集电极经r30与通信接口连接,d3的阳极依次经r29、r30与通信接口连接,d3的阳极经r29与c60的一端连接,d3的阳极经r29与q4的基级连接,c60的另一端接地,q4的发射极与第1预失真耦合电路200连接,q4的集电极与通信接口连接。

2、参见图25,第1预失真偏置电路201由r36、d3、d4、r30、c60、q4构成,其中,d4的阴极经r36接地,d4的阳极与d3的阴极相连,d3的阳极经r30与通信接口连接,c60的一端经r30与通信接口连接,c60的一端与q4的基级连接,c60的另一端接地,q4的发射极与第1预失真耦合电路200连接,q4的集电极与通信接口连接。

3、参见图26,第1预失真偏置电路201由r36、q3、q12、r29、r30、c60、q4构成,其中,q3的发射极经r36接地,q3的基级与q12的发射极连接,q3的集电极经r30与通信接口连接,q3的集电极与q12的基级连接,q12的集电极经r29分别与c60的一端、q4的基级连接,q12的集电极经r29、r30与通信接口连接,q4的发射极与第1预失真耦合电路200连接,q4的集电极与通信接口连接。

4、参见图27,第1预失真偏置电路20121由q3、r30、r29、r36、d3、c60、q12、q4、r38构成,其中,q3的发射极接地,q3的集电极经r30与通信接口连接,c60与q12串联后(其中,q12的基级与集电极相连后与c60的一端连接),与r29并联,并联后的一端分别与q3的基级、q4的基级连接,并联后的另一端经r36与d3的阳极连接,d3的阴极接地,q4的发射极经r38与第1预失真耦合电路200连接,q4的集电极与通信接口连接。

需要说明的是,本发明的输入匹配网络1与第1预失真耦合电路200的之间不仅仅包括图11提供的一种连接关系,可以根据用户的需求设置其他满足用户需求的其他连接关系,下面针对最为主要的几种连接关系对本案进行详细说明。

参见图28,本实施例中输入匹配网络1由c57、r28、r2、c5构成,其中,c57的一端与信号输入端连接,c57的另一端与第1预失真耦合电路200连接,c57的另一端经r28与c5的一端连接,同时,c57的另一端依次经r28、r2接地。c5的另一端与第一级的第1功率放大器连接。

参见图29,本实施例中输入匹配网络1由c57、r28、r2、c5构成,其中,c57的一端与信号输入端连接,c57的另一端经r28与c5的一端连接,c57的另一端经r28与第1预失真耦合电路200连接,同时,c57的另一端依次经r28、r2接地。c5的另一端与第一级的第1功率放大器3连接。

以上对发明的具体实施方式进行了详细说明,但其只作为范例,本发明并不限制与以上描述的具体实施方式。对于本领域的技术人员而言,任何对该发明进行的等同修改或替代也都在本发明的范畴之中,因此,在不脱离本发明的精神和原则范围下所作的均等变换和修改、改进等,都应涵盖在本发明的范围内。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1