数字锁相环内部的杂波频率估计的制作方法

文档序号:19542718发布日期:2019-12-27 16:38阅读:来源:国知局

技术特征:

1.一种频率生成系统,包括:

杂波频率估计电路,被配置为:

从锁相环(pll)接收pll信号;

基于接收到的pll信号,确定所述接收到的pll信号中的杂波的估计杂波频率;以及

反杂波电路,被配置为基于所述估计杂波频率,消除所述接收到的pll信号中的所述杂波。

2.根据权利要求1所述的频率生成系统,其中,所述接收到的pll信号包括由所述pll的相位检测器生成的相位误差信号。

3.根据权利要求1所述的频率生成系统,其中,所述杂波频率估计电路包括处理电路,该处理电路被配置为:

分析所述接收到的pll信号的傅里叶变换(ft);

确定频率,所述接收到的pll信号的所述ft在所述频率处超过阈值;以及

确定所述估计杂波频率为所述接收到的pll信号的所述ft超过所述阈值的所述频率。

4.根据权利要求1所述的频率生成系统,其中,所述杂波频率估计电路包括处理电路,该处理电路被配置为应用参数算法确定所述估计杂波频率。

5.根据权利要求1所述的频率生成系统,其中,所述接收到的pll信号是数字信号。

6.根据权利要求1至5中任一项所述的频率生成系统,其中:

所述反杂波电路被配置为基于所述估计杂波频率,生成反杂波信号;并且

所述频率生成系统包括注入电路,该注入电路被配置为将所述反杂波信号注入所述pll,以消除所述pll信号中的所述杂波。

7.根据权利要求6所述的频率生成系统,其中,所述注入电路被配置为基于选择输入来选择第一反杂波信号路径或第二反杂波信号路径,其中,所述注入电路包括:

第一加法器元件,连接到所述第一反杂波信号路径并且放置在所述pll的相位检测器的输入端处;以及

第二加法器元件,连接到所述第二反杂波信号路径并且放置在所述pll的低通滤波器的输出端处。

8.一种被配置为消除锁相环(pll)系统中的杂波的方法,包括:

从所述pll系统接收pll信号;

基于接收到的pll信号,确定所述接收到的pll信号中的杂波的估计杂波频率;以及

基于所述估计杂波频率,消除所述接收到的pll信号中的所述杂波。

9.根据权利要求8所述的方法,其中,所述接收包括接收由所述pll的相位检测器生成的相位误差信号。

10.根据权利要求8所述的方法,其中,所述确定包括:

分析所述接收到的pll信号的傅里叶变换(ft);

确定频率,所述接收到的pll信号的所述ft在所述频率处超过阈值;以及

确定所述估计杂波频率为所述接收到的pll信号的所述ft超过所述阈值的所述频率。

11.根据权利要求10所述的方法,包括:应用参数算法确定所述估计杂波频率。

12.根据权利要求8所述的方法,其中,所述接收到的pll信号是数字信号。

13.根据权利要求8至12中任一项所述的方法,还包括:

基于所述估计杂波频率生成反杂波信号;以及

将所述反杂波信号注入所述pll,以消除所述pll信号中的所述杂波。

14.根据权利要求13所述的方法,还包括:

基于选择输入来选择第一反杂波信号路径或第二反杂波信号路径;

如果选择所述第一反杂波信号路径,则在所述pll的相位检测器的输入端处注入所述反杂波信号;以及

如果选择所述第二反杂波信号路径,则在所述pll的低通滤波器的输出端处注入所述反杂波信号。

15.一种杂波频率估计电路,包括:

输入电路,被配置为从锁相环(pll)接收pll信号;以及

处理电路,被配置为基于接收到的pll信号,确定所述接收到的pll信号中的杂波的估计杂波频率。

16.根据权利要求15所述的杂波频率估计电路,其中,所述接收到的pll信号包括由所述pll的相位检测器生成的相位误差信号。

17.根据权利要求15至16中任一项所述的杂波频率估计电路,其中,所述处理电路被配置为:

分析所述接收到的pll信号的傅里叶变换(ft);

确定频率,所述接收到的pll信号的所述ft在所述频率处超过阈值;以及

确定所述估计杂波频率为所述接收到的pll信号的所述ft超过所述阈值的所述频率。

18.根据权利要求15至16中任一项所述的杂波频率估计电路,其中,所述处理电路被配置为应用参数算法确定所述估计杂波频率。

19.一种存储计算机可执行指令的计算机可读存储设备,所述计算机可执行指令响应于被处理器执行而促使所述处理器消除锁相环(pll)系统中的杂波,其中,所述指令包括用于以下处理的指令:

从所述pll系统接收pll信号;

基于接收到的pll信号,确定所述接收到的pll信号中的杂波的估计杂波频率;以及

基于所述估计杂波频率,消除所述接收到的pll信号中的所述杂波。

20.根据权利要求19所述的计算机可读存储设备,其中,用于接收的指令包括用于接收由所述pll的相位检测器生成的相位误差信号的指令。

21.根据权利要求19至20中任一项所述的计算机可读存储设备,其中,用于确定的指令包括用于以下处理的指令:

分析所述接收到的pll信号的傅里叶变换(ft);

确定频率,所述接收到的pll信号的所述ft在所述频率处超过阈值;以及

确定所述估计杂波频率为所述接收到的pll信号的所述ft超过所述阈值的所述频率。

22.根据权利要求19至20中任一项所述的计算机可读存储设备,其中,用于确定的指令包括用于应用参数算法确定所述估计杂波频率的指令。

23.一种被配置为消除锁相环(pll)系统中的杂波的设备,包括:

用于从所述pll系统接收pll信号的装置;

用于基于所述接收到的pll信号来确定所述接收到的pll信号中的杂波的估计杂波频率的装置;以及

用于基于所述估计杂波频率来消除所述接收到的pll信号中的所述杂波的装置。

24.根据权利要求23所述的设备,其中,用于接收的装置被配置为接收由所述pll的相位检测器生成的相位误差信号。

25.根据权利要求23至24中任一项所述的设备,其中,用于确定的装置包括:

用于分析所述接收到的pll信号的傅里叶变换(ft)的装置;

用于确定频率的装置,所述接收到的pll信号的所述ft在所述频率处超过阈值;以及

用于确定所述估计杂波频率为所述接收到的pll信号的所述ft超过所述阈值的所述频率的装置。


技术总结
提供了被配置为消除锁相环(PLL)系统中的杂波的系统和方法。被配置为消除PLL系统中的杂波的方法包括:从PLL系统接收PLL信号;基于接收到的PLL信号确定接收到的PLL信号中的杂波的估计杂波频率;以及基于估计杂波频率消除接收到的PLL信号中的杂波。

技术研发人员:罗特姆·雅维维;迈克尔·肯纳;亚尔·达加尼
受保护的技术使用者:英特尔公司
技术研发日:2017.05.31
技术公布日:2019.12.27
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1