一种双路电磁谐振电路及其控制系统的制作方法

文档序号:21236066发布日期:2020-06-23 23:07阅读:259来源:国知局
一种双路电磁谐振电路及其控制系统的制作方法

本实用新型涉及一种电路,特别是一种双路电磁谐振电路及其控制系统。



背景技术:

电磁加热技术越来越成熟,普通的单管igbt是目前最简单的方案,成本已经能做得越来越低,电磁加热作为电加热的一种,与明火加热对比,电磁加热具有热效率高、环保、安全等优点,然而其加热的火力远达不到明火的效果,这是因为电磁加热完全受限于加热面积,而加热面积完全取决于线圈盘的大小,如果想要仿真明火的加热效果,就需要将整个锅底都铺满线圈,在加热的时候不论火力大或小都会对整个锅底加热,加热面积是固定的,但明火在小火时,火源会变小,此时也只加热锅具底部很小的区域,随着火力增大,其加热面积则慢慢变大。

为了更接近仿真明火的效果,电磁加热领域便采用多段线圈的加热方式,将线圈切分为2个或以上,在小火时只工作内部线圈盘,大火力时再同时打开内部和外部线圈盘,这种方案只要线圈盘足够多时,其理论上是可以无限接近明火效果的,然而随着线圈盘的增加,在电路控制系统的难度上是呈几何倍增加的,就以2个线圈盘为例,其加热就需要2套控制系统,还得需要内部调度配合,同时线圈之间还会相互干扰,导致谐振系统工作不稳定,不仅可靠性不高,而且成本高,导致目前在产品应用上非常受限,难以大量推广,所以就需要一套稳定且成本低廉的双路电磁谐振电路及其控制系统。



技术实现要素:

为了克服现有技术的不足,本实用新型提供一种稳定且成本低廉的双路电磁谐振电路及其控制系统。

本实用新型解决其技术问题所采用的技术方案是:

一种双路电磁谐振电路,包括电源模块、谐振电路单元、igbt驱动电路单元、同步信号单元、同步信号使能模块单元和逻辑控制单元;

所述谐振电路单元,包括第一谐振电路和第二谐振电路;

所述igbt驱动电路单元,包括第一igbt驱动电路和第二igbt驱动电路;

所述同步信号使能模块单元,包括第一同步信号使能模块和第二同步信号使能模块;

所述第一谐振电路的一个输入端和第二谐振电路的一个输入端同时连接至所述电源模块,所述第一igbt驱动电路的输出端连接至所述第一谐振电路的另一个输入端,所述第二igbt驱动电路的输出端连接至所述第二谐振电路的另一个输入端,所述第一igbt驱动电路的一个输入端和第二igbt驱动电路的一个输入端同时连接至所述逻辑控制单元的脉冲信号输出端ppg01,所述第一igbt驱动电路的另一个输入端连接至所述逻辑控制单元的使能信号输出端en1,所述第二igbt驱动电路的另一个输入端连接至所述逻辑控制单元16的使能信号输出端en2,所述第一谐振电路的一个输出端连接至所述第一同步信号使能模块的输入端,所述第一同步信号使能模块的一个输出端连接至所述逻辑控制单元的使能信号输出端en2,所述第二谐振电路的一个输出端连接至所述第二同步信号使能模块的输入端,所述第二同步信号使能模块的一个输出端连接至所述逻辑控制单元的使能信号输出端en1,所述第一谐振电路的另一个输出端和第二谐振电路的另一个输出端作为一个公共端,所述公共端连接至所述同步信号单元的一个输入端,所述第二同步信号使能模块的另一个输出端和所述第二同步信号使能模块的另一个输出端同时连接至所述同步信号单元的另一个输入端,所述同步信号单元的一个输出端连接至所述逻辑控制单元的同步信号端va,所述同步信号单元14的另一个输出端连接至所述逻辑控制单元的同步信号端vb,所述逻辑控制单元的使能信号输出端en1输出第一开关信号控制所述第一igbt驱动电路,所述逻辑控制单元的使能信号输出端en2输出第二开关信号控制所述第二igbt驱动电路。

所述电源模块依次连接的整流电路和滤波电路,所述整流电路的输入端连接交流电,交流电经过所述整流电路整流,再经过所述滤波电路滤波,最后输出给后级电路,所述整流电路包括整流桥bd1、保险丝f1、压敏电阻rz1、滤波电容cx2、滤波电容cx3、滤波电容cx4、差模电感l3和电流采样电阻jr1,所述压敏电阻rz1的一端分两路,一路接所述保险丝f1的一端,另一路接所述整流桥bd1的一个交流电输入端,所述压敏电阻rz1的另一端分两路,一路接零线n,另一路接所述整流桥bd1的另一个交流电输入端,所述保险丝f1的另一端接火线l,所述滤波电容cx2的一端接所述零线n和整流桥bd1的另一个交流电输入端之间的节点,所述滤波电容cx2的另一端接所述保险丝f1的一端和整流桥bd1的一个交流电输入端之间的节点,所述滤波电容cx3的一端分两路,一路接所述差模电感l3的一端,另一路接所述整流桥bd1的正极输出端,所述滤波电容cx3的另一端分三路,第一路接所述电流采样电阻jr1的一端,第二路接所述整流桥bd1的负极输出端,第三路接地,所述电流采样电阻jr1的另一端接所述第一谐振电路的负极输入端和第二谐振电路的负极输入端,所述差模电感l3的另一端接所述第一谐振电路的正极输入端和第二谐振电路的正极输入端,所述滤波电容cx4的一端接所述差模电感l3的另一端和第一谐振电路的正极输入端之间的节点,所述滤波电容cx4的另一端接所述电流采样电阻jr1的另一端和第一谐振电路的负极输入端之间的节点。

所述第一igbt驱动电路包括二极管d1、稳压二极管zd1、npn型三极管q1、npn型三极管q2、npn型三极管q3、pnp型三极管q4、电容c1、电阻r1、电阻r2、电阻r3、电阻r4、电阻r5、电阻r6和电阻r7,所述第一谐振电路包括线圈盘l1、谐振电容cx1和igbt1,所述npn型三极管q2的基极接所述电阻r2的一端,所述电阻r2的另一端接所述逻辑控制单元的使能信号输出端en1,所述npn型三极管q2的发射极接地,所述npn型三极管q2的集电极接所述npn型三极管q1的基极,所述npn型三极管q1的集电极、二极管d1的负极、电阻r3的一端和电阻r4的一端同时接+18v直流电,所述npn型三极管q1的发射极接所述电阻r1的一端,所述电阻r1的另一端接所述电阻r5的一端,所述电阻r5的另一端接所述pnp型三极管q4的发射极,所述igbt1的g极接所述电阻r1的另一端和电阻r5的一端之间的节点,所述电阻r6的一端和稳压二极管zd1的负极接所述igbt1的g极和电阻r1的另一端之间的节点,所述电阻r6的另一端、稳压二极管zd1的正极、pnp型三极管q4的集电极、电容c1的一端和npn型三极管q3的发射极同时接地,所述pnp型三极管q4的基极分两路,一路接所述电容c1的另一端,另一路接所述npn型三极管q1的基极和npn型三极管q2的集电极之间的节点,所述电阻r3的另一端分两路,一路接所述电容c1的另一端和npn型三极管q1的基极之间的节点,另一路接所述npn型三极管q3的集电极,所述电阻r7的一端接所述npn型三极管q3的基极,另一端接所述电阻r4的另一端,所述igbt1的e极接所述电流采样电阻jr1的另一端,所述igbt1的c极接所述谐振电容cx1的一端,所述谐振电容cx1的另一端接所述差模电感l3的另一端,所述线圈盘l1的一个接线端子接所述差模电感l3的另一端和谐振电容cx1的另一端之间的节点,所述线圈盘l1的另一个接线端子接所述谐振电容cx1的一端和igbt1的c极之间的节点。

所述第二igbt驱动电路包括二极管d2、稳压二极管zd2、npn型三极管q5、npn型三极管q6、npn型三极管q8、pnp型三极管q7、电容c2、电阻r8、电阻r9、电阻r10、电阻r11、电阻r12和电阻r13,所述第二谐振电路包括线圈盘l2、谐振电容cx5和igbt2,所述npn型三极管q6的基极接所述电阻r9的一端,所述电阻r9的另一端接所述逻辑控制单元的使能信号输出端en2,所述npn型三极管q6的发射极接地,所述npn型三极管q6的集电极接所述npn型三极管q5的基极,所述npn型三极管q5的集电极、二极管d2的负极和电阻r10的一端同时接+18v直流电,所述npn型三极管q5的发射极接所述电阻r8的一端,所述电阻r8的另一端接所述电阻r11的一端,所述电阻r11的另一端接所述pnp型三极管q7的发射极,所述igbt2的g极接所述电阻r8的另一端和电阻r11的一端之间的节点,所述电阻r12的一端和稳压二极管zd2的负极接所述igbt2的g极和电阻r8的另一端之间的节点,所述电阻r12的另一端、稳压二极管zd2的正极、pnp型三极管q7的集电极、电容c2的一端和npn型三极管q8的发射极同时接地,所述pnp型三极管q7的基极分两路,一路接所述电容c2的另一端,另一路接所述npn型三极管q5的基极和npn型三极管q6的集电极之间的节点,所述电阻r10的另一端分两路,一路接所述电容c2的另一端和npn型三极管q5的基极之间的节点,另一路接所述npn型三极管q8的集电极,所述电阻r13的一端接所述npn型三极管q8的基极,另一端接所述电阻r4的另一端和电阻r7的另一端之间的节点,所述igbt2的c极接所述谐振电容cx5的一端,所述igbt2的e极接所述电流采样电阻jr1的另一端和滤波电容cx4的另一端之间的节点,所述谐振电容cx5的另一端接所述差模电感l3的另一端和谐振电容cx1的另一端之间的节点,所述线圈盘l2的一个接线端子接所述差模电感l3的另一端和谐振电容cx1的另一端之间的节点,所述线圈盘l2的另一个接线端子接所述谐振电容cx5的一端和igbt2的c极之间的节点,所述二极管d2的正极接所述igbt2的g极和电阻r8的另一端之间的节点。

所述第二同步信号使能模块包括二极管d3,所述第一同步信号使能模块包括二极管d4,所述同步信号单元包括第一电阻支路、电阻r32、电容c3、电容c4、第一同步信号模块和第二同步信号模块,所述第一同步信号模块包括第二电阻支路、二极管d5、电阻r33和电容c5,所述第二同步信号模块包括第三电阻支路和二极管d6,所述第一电阻支路由一个电阻r28或者多个电阻r28串联组成,所述第二电阻支路由一个电阻r21或者多个电阻r21串联组成,所述第三电阻支路由一个电阻r14或者多个电阻r14串联组成,所述第二电阻支路的一端接所述谐振电容cx1的一端和igbt1的c极之间的节点,所述第二电阻支路的另一端分两路,一路接所述二极管d4的正极,另一路接所述二极管d5的正极,所述二极管d4的负极接所述电阻r9的另一端和逻辑控制单元的使能信号输出端en2之间的节点,所述第三电阻支路的一端分两路,一路接所述二极管d6的正极,另一路接所述二极管d3的正极,所述二极管d3的负极接所述电阻r2的另一端和逻辑控制单元的使能信号端en1之间的节点,所述第三电阻支路的另一端接所述igbt2的c极和谐振电容cx5的一端之间的节点,所述第一电阻支路的一端分两路,一路接所述电阻r32的一端,另一路接所述电容c3的一端,所述第一电阻支路的另一端接所述谐振电容cx5的另一端和差模电感l3的另一端之间的节点,所述电容c3的另一端接所述逻辑控制单元的同步信号端vb,所述电阻r32的另一端、电容c4的一端、电阻r33的一端和电容c5的一端同时接地,所述电容c4的另一端接所述电容c3的一端和第一电阻支路的一端之间的节点,所述电阻r33的另一端和电容c5的另一端接所述电容c3的另一端和逻辑控制单元的同步信号端vb之间的节点,所述逻辑控制单元的同步信号端va接所述第一电阻支路的一端和电容c3的一端之间的节点,所述逻辑控制单元的脉冲信号输出端ppg01接所述电阻r13的另一端和电阻r4的另一端之间的节点。

一种双路电磁谐振电路的控制系统,包括所述的双路电磁谐振电路。

本实用新型的有益效果是:本实用新型的电源模块为整个电路供电,逻辑控制单元输出第一开关信号和第二开关信号,从而控制第一igbt驱动电路和第二igbt驱动电路,进而控制第一谐振电路和第二谐振电路,逻辑控制单元只让其中一个谐振电路工作,其他谐振电路不工作,逻辑控制单元通过同步信号单元采集所有谐振电路产生的同步信号,逻辑控制单元通过同步信号使能模块单元屏蔽处于不工作状态的谐振电路所产生的同步信号,逻辑控制单元根据处于工作状态的谐振电路所产生的同步信号输出开关信号驱动对应的igbt驱动电路,本实用新型具备以下优点:

1、逻辑控制单元通过同步信号使能模块单元屏蔽处于不工作状态的谐振电路所产生的同步信号,当某一个谐振电路工作时,不会对其它谐振电路造成影响,其它谐振电路也不会对这个谐振电路造成影响,提高了系统的抗干扰性能;

2、一个逻辑控制单元也同时控制多个谐振电路,简化了电路,节省了硬件开销,可靠性也大大加强;

3、一个逻辑控制单元控制多个谐振电路,控制简便,节省了材料成本。

附图说明

下面结合附图和实施例对本实用新型进一步说明。

图1是本实用新型的系统框图;

图2是本实用新型的电路原理图。

具体实施方式

参照图1、图2,一种双路电磁谐振电路,包括电源模块11、谐振电路单元12、igbt驱动电路单元13、同步信号单元14、同步信号使能模块单元15和逻辑控制单元16;所述谐振电路单元12,包括第一谐振电路和第二谐振电路;

所述igbt驱动电路单元13,包括第一igbt驱动电路和第二igbt驱动电路;

所述同步信号使能模块单元15,包括第一同步信号使能模块和第二同步信号使能模块;

所述第一谐振电路的一个输入端和第二谐振电路的一个输入端同时连接至所述电源模块11,所述第一igbt驱动电路的输出端连接至所述第一谐振电路的另一个输入端,所述第二igbt驱动电路的输出端连接至所述第二谐振电路的另一个输入端,所述第一igbt驱动电路的一个输入端和第二igbt驱动电路的一个输入端同时连接至所述逻辑控制单元16的脉冲信号输出端ppg01,所述第一igbt驱动电路的另一个输入端连接至所述逻辑控制单元16的使能信号输出端en1,所述第二igbt驱动电路的另一个输入端连接至所述逻辑控制单元16的使能信号输出端en2,所述第一谐振电路的一个输出端连接至所述第一同步信号使能模块的输入端,所述第一同步信号使能模块的一个输出端连接至所述逻辑控制单元16的使能信号输出端en2,所述第二谐振电路的一个输出端连接至所述第二同步信号使能模块的输入端,所述第二同步信号使能模块的一个输出端连接至所述逻辑控制单元16的使能信号输出端en1,所述第一谐振电路的另一个输出端和第二谐振电路的另一个输出端作为一个公共端,所述公共端连接至所述同步信号单元14的一个输入端,所述第二同步信号使能模块的另一个输出端和所述第二同步信号使能模块的另一个输出端同时连接至所述同步信号单元14的另一个输入端,所述同步信号单元14的一个输出端连接至所述逻辑控制单元16的同步信号端va,所述同步信号单元14的另一个输出端连接至所述逻辑控制单元16的同步信号端vb,所述逻辑控制单元16的使能信号输出端en1输出第一开关信号控制所述第一igbt驱动电路,所述逻辑控制单元16的使能信号输出端en2输出第二开关信号控制所述第二igbt驱动电路。

其中电源模块为整个电路供电,逻辑控制单元输出第一开关信号和第二开关信号(所述第一开关信号即文中的第一使能信号ens1,所述第二开关信号即文中的第一使能信号ens2),从而控制第一igbt驱动电路和第二igbt驱动电路,进而控制第一谐振电路和第二谐振电路,逻辑控制单元只让其中一个谐振电路工作,其他谐振电路不工作,逻辑控制单元通过同步信号单元采集所有谐振电路产生的同步信号,逻辑控制单元通过同步信号使能模块单元屏蔽处于不工作状态的谐振电路所产生的同步信号,逻辑控制单元根据处于工作状态的谐振电路所产生的同步信号输出开关信号驱动对应的igbt驱动电路,具备以下优点:

1、逻辑控制单元通过同步信号使能模块单元屏蔽处于不工作状态的谐振电路所产生的同步信号,当某一个谐振电路工作时,不会对其它谐振电路造成影响,其它谐振电路也不会对这个谐振电路造成影响,提高了系统的抗干扰性能;

2、一个逻辑控制单元也同时控制多个谐振电路,简化了电路,节省了硬件开销,可靠性也大大加强;

3、一个逻辑控制单元控制多个谐振电路,控制简便,节省了材料成本。

所述电源模块11依次连接的整流电路和滤波电路,所述整流电路的输入端连接交流电,交流电经过所述整流电路整流,再经过所述滤波电路滤波,最后输出给后级电路,所述整流电路包括整流桥bd1、保险丝f1、压敏电阻rz1、滤波电容cx2、滤波电容cx3、滤波电容cx4、差模电感l3和电流采样电阻jr1,所述压敏电阻rz1的一端分两路,一路接所述保险丝f1的一端,另一路接所述整流桥bd1的一个交流电输入端,所述压敏电阻rz1的另一端分两路,一路接零线n,另一路接所述整流桥bd1的另一个交流电输入端,所述保险丝f1的另一端接火线l,所述滤波电容cx2的一端接所述零线n和整流桥bd1的另一个交流电输入端之间的节点,所述滤波电容cx2的另一端接所述保险丝f1的一端和整流桥bd1的一个交流电输入端之间的节点,所述滤波电容cx3的一端分两路,一路接所述差模电感l3的一端,另一路接所述整流桥bd1的正极输出端,所述滤波电容cx3的另一端分三路,第一路接所述电流采样电阻jr1的一端,第二路接所述整流桥bd1的负极输出端,第三路接地,所述电流采样电阻jr1的另一端接所述第一谐振电路的负极输入端和第二谐振电路的负极输入端,所述差模电感l3的另一端接所述第一谐振电路的正极输入端和第二谐振电路的正极输入端,所述滤波电容cx4的一端接所述差模电感l3的另一端和第一谐振电路的正极输入端之间的节点,所述滤波电容cx4的另一端接所述电流采样电阻jr1的另一端和第一谐振电路的负极输入端之间的节点,所述压敏电阻rz1防过压,从而保护整个电路,所述整流桥bd1对交流电整流,输出脉动的直流电,脉动的直流电滤波经过所述滤波电容cx2、滤波电容cx3和滤波电容cx4滤波,输出稳定的直流电,所述电流采样电阻jr1用于采集电流。

所述第一igbt驱动电路包括二极管d1、稳压二极管zd1、npn型三极管q1、npn型三极管q2、npn型三极管q3、pnp型三极管q4、电容c1、电阻r1、电阻r2、电阻r3、电阻r4、电阻r5、电阻r6和电阻r7,所述第一谐振电路包括线圈盘l1、谐振电容cx1和igbt1,所述npn型三极管q2的基极接所述电阻r2的一端,所述电阻r2的另一端接所述逻辑控制单元16的使能信号输出端en1,所述npn型三极管q2的发射极接地,所述npn型三极管q2的集电极接所述npn型三极管q1的基极,所述npn型三极管q1的集电极、二极管d1的负极、电阻r3的一端和电阻r4的一端同时接+18v直流电,所述npn型三极管q1的发射极接所述电阻r1的一端,所述电阻r1的另一端接所述电阻r5的一端,所述电阻r5的另一端接所述pnp型三极管q4的发射极,所述igbt1的g极接所述电阻r1的另一端和电阻r5的一端之间的节点,所述电阻r6的一端和稳压二极管zd1的负极接所述igbt1的g极和电阻r1的另一端之间的节点,所述电阻r6的另一端、稳压二极管zd1的正极、pnp型三极管q4的集电极、电容c1的一端和npn型三极管q3的发射极同时接地,所述pnp型三极管q4的基极分两路,一路接所述电容c1的另一端,另一路接所述npn型三极管q1的基极和npn型三极管q2的集电极之间的节点,所述电阻r3的另一端分两路,一路接所述电容c1的另一端和npn型三极管q1的基极之间的节点,另一路接所述npn型三极管q3的集电极,所述电阻r7的一端接所述npn型三极管q3的基极,另一端接所述电阻r4的另一端,所述igbt1的e极接所述电流采样电阻jr1的另一端,所述igbt1的c极接所述谐振电容cx1的一端,所述谐振电容cx1的另一端接所述差模电感l3的另一端,所述线圈盘l1的一个接线端子接所述差模电感l3的另一端和谐振电容cx1的另一端之间的节点,所述线圈盘l1的另一个接线端子接所述谐振电容cx1的一端和igbt1的c极之间的节点。

所述第二igbt驱动电路包括二极管d2、稳压二极管zd2、npn型三极管q5、npn型三极管q6、npn型三极管q8、pnp型三极管q7、电容c2、电阻r8、电阻r9、电阻r10、电阻r11、电阻r12和电阻r13,所述第二谐振电路包括线圈盘l2、谐振电容cx5和igbt2,所述npn型三极管q6的基极接所述电阻r9的一端,所述电阻r9的另一端接所述逻辑控制单元16的使能信号输出端en2,所述npn型三极管q6的发射极接地,所述npn型三极管q6的集电极接所述npn型三极管q5的基极,所述npn型三极管q5的集电极、二极管d2的负极和电阻r10的一端同时接+18v直流电,所述npn型三极管q5的发射极接所述电阻r8的一端,所述电阻r8的另一端接所述电阻r11的一端,所述电阻r11的另一端接所述pnp型三极管q7的发射极,所述igbt2的g极接所述电阻r8的另一端和电阻r11的一端之间的节点,所述电阻r12的一端和稳压二极管zd2的负极接所述igbt2的g极和电阻r8的另一端之间的节点,所述电阻r12的另一端、稳压二极管zd2的正极、pnp型三极管q7的集电极、电容c2的一端和npn型三极管q8的发射极同时接地,所述pnp型三极管q7的基极分两路,一路接所述电容c2的另一端,另一路接所述npn型三极管q5的基极和npn型三极管q6的集电极之间的节点,所述电阻r10的另一端分两路,一路接所述电容c2的另一端和npn型三极管q5的基极之间的节点,另一路接所述npn型三极管q8的集电极,所述电阻r13的一端接所述npn型三极管q8的基极,另一端接所述电阻r4的另一端和电阻r7的另一端之间的节点,所述igbt2的c极接所述谐振电容cx5的一端,所述igbt2的e极接所述电流采样电阻jr1的另一端和滤波电容cx4的另一端之间的节点,所述谐振电容cx5的另一端接所述差模电感l3的另一端和谐振电容cx1的另一端之间的节点,所述线圈盘l2的一个接线端子接所述差模电感l3的另一端和谐振电容cx1的另一端之间的节点,所述线圈盘l2的另一个接线端子接所述谐振电容cx5的一端和igbt2的c极之间的节点,所述二极管d2的正极接所述igbt2的g极和电阻r8的另一端之间的节点。

所述第二同步信号使能模块包括二极管d3,所述第一同步信号使能模块包括二极管d4,所述同步信号单元14包括第一电阻支路、电阻r32、电容c3、电容c4、第一同步信号模块和第二同步信号模块,所述第一同步信号模块包括第二电阻支路、二极管d5、电阻r33和电容c5,所述第二同步信号模块包括第三电阻支路和二极管d6,所述第一电阻支路由一个电阻r28或者多个电阻r28串联组成,所述第二电阻支路由一个电阻r21或者多个电阻r21串联组成,所述第三电阻支路由一个电阻r14或者多个电阻r14串联组成,所述第二电阻支路的一端接所述谐振电容cx1的一端和igbt1的c极之间的节点,所述第二电阻支路的另一端分两路,一路接所述二极管d4的正极,另一路接所述二极管d5的正极,所述二极管d4的负极接所述电阻r9的另一端和逻辑控制单元16的使能信号输出端en2之间的节点,所述第三电阻支路的一端分两路,一路接所述二极管d6的正极,另一路接所述二极管d3的正极,所述二极管d3的负极接所述电阻r2的另一端和逻辑控制单元16的使能信号端en1之间的节点,所述第三电阻支路的另一端接所述igbt2的c极和谐振电容cx5的一端之间的节点,所述第一电阻支路的一端分两路,一路接所述电阻r32的一端,另一路接所述电容c3的一端,所述第一电阻支路的另一端接所述谐振电容cx5的另一端和差模电感l3的另一端之间的节点,所述电容c3的另一端接所述逻辑控制单元16的同步信号端vb,所述电阻r32的另一端、电容c4的一端、电阻r33的一端和电容c5的一端同时接地,所述电容c4的另一端接所述电容c3的一端和第一电阻支路的一端之间的节点,所述电阻r33的另一端和电容c5的另一端接所述电容c3的另一端和逻辑控制单元16的同步信号端vb之间的节点,所述逻辑控制单元16的同步信号端va接所述第一电阻支路的一端和电容c3的一端之间的节点,所述逻辑控制单元16的脉冲信号输出端ppg01接所述电阻r13的另一端和电阻r4的另一端之间的节点。

一种双路电磁谐振电路的控制系统,包括所述的双路电磁谐振电路。

所述逻辑控制单元的使能信号输出端en1输出第一使能信号ens1控制所述第一igbt驱动电路的工作状态,所述逻辑控制单元的使能信号输出端en2输出第二使能信号ens2控制所述第二igbt驱动电路的工作状态,所述第一igbt驱动电路驱动所述第一谐振电路,所述第二igbt驱动电路驱动所述第二谐振电路,在电磁加热时,两个谐振电路中的一个工作,另一个不工作,所述第一谐振电路通过所述同步信号单元产生第一同步信号(即下文中提及的同步信号vb1),所述第二谐振电路通过所述同步信号单元产生第二同步信号(即下文中提及的同步信号vb2,所述同步信号vb1和同步信号vb2中的一个形成同步信号vb),当所述第一谐振电路不工作时,所述同步信号使能模块则屏蔽所述第一同步信号,所述逻辑控制单元根据所述第二同步信号输出第二使能信号ens2,所述第二使能信号ens2为低电平,所述第二igbt驱动电路驱动所述第二谐振电路,当所述第二谐振电路不工作时,所述同步信号使能模块则屏蔽所述第二同步信号,所述第一使能信号ens1为低电平,所述第一igbt驱动电路驱动所述第一谐振电路,当所述第一谐振电路不工作时,所述同步信号使能模块则屏蔽所述第一同步信号,由于只有第一谐振电路或者第二谐振电路工作,防止所述逻辑控制单元超负荷运行(当某一个谐振电路的igbt不导通时,该谐振电路则处于不工作状态,当某一个谐振电路的igbt导通时,该谐振电路则处于工作状态)。

所述使能信号输出端en1输出所述第一使能信号ens1,当所述第一使能信号ens1为高电平时,所述npn型三极管q2导通,所述第一igbt驱动电路不能驱动第一谐振电路,当所述第一使能信号ens1为低电平时,所述npn型三极管q2不导通,所述第一igbt驱动电路才能驱动所述第一谐振电路,因此,所述第一使能信号ens1必须为低电平,所述第一igbt驱动电路才能驱动所述第一谐振电路(还要配合文中提及的脉冲信号)。

所述使能信号输出端en2输出所述第二使能信号ens2,当所述第二使能信号ens2为高电平时,所述npn型三极管q6导通,导致所述第二igbt驱动电路不能驱动第二谐振电路,当所述第二使能信号ens2为低电平时,所述npn型三极管q6不导通,从而所述第二igbt驱动电路驱动所述第二谐振电路,因此,所述第二使能信号ens2必须为低电平,所述第二igbt驱动电路才能驱动所述第二谐振电路(还要配合下文提及的脉冲信号)。

所述逻辑控制单元的脉冲信号输出端ppg01输出脉冲信号,仅通过这一脉冲信号即可驱动所有谐振电路,简化电路,所述第二谐振电路工作时,所述线圈盘l2工作,所述线圈盘l1会输出感应电压。

所述第一使能信号ens1和所述第二使能信号ens2只有以下两种情况,才能使得只有一个谐振电路处于工作的状态,另一个谐振电路(也可以是其他谐振电路)处于不工作的状态,从而避免谐振电路之间的干扰:

1、第一种情况是:所述第一使能信号ens1为低电平,所述第二使能信号ens2为高电平,再配合所述脉冲信号;

2、第二种情况是:所述第一使能信号ens1为高电平,所述第二使能信号ens2为低电平,再配合所述脉冲信号。

在第一种情况下,所述第一igbt驱动电路配合所述脉冲信号驱动所述igbt1,所述igbt1处于导通状态,所述第一谐振电路工作,所述线圈盘l1通电工作,所述igbt1的c极通过所述第二电阻支路输出同步信号vb1,由于第二使能信号ens2为高电平,所述同步信号vb1经过所述二极管d5,从而形成最终的同步信号vb;所述第二igbt驱动电路配合所述脉冲信号也不能驱动所述igbt2,所述igbt2处于不导通状态,所述第二谐振电路不工作,所述线圈盘l2不工作,所述igbt2的c极通过所述第三电阻支路输出同步信号vb2,由于第一使能信号ens1为低电平,所述同步信号vb2经过所述二极管d3,从而屏蔽同步信号vb2。

在第二种情况下,所述第二igbt驱动电路配合所述脉冲信号驱动所述igbt2,所述igbt2处于导通状态,所述第二谐振电路工作,所述线圈盘l2通电工作,所述igbt2的c极通过所述第三电阻支路输出同步信号vb2,由于第一使能信号ens1为高电平,所述同步信号vb2经过所述二极管d6,从而形成最终的同步信号vb,所述第一igbt驱动电路配合所述脉冲信号也不能驱动所述igbt1,所述igbt1处于不导通状态,所述第一谐振电路不工作,所述线圈盘l1不工作,所述igbt1的c极通过所述第二电阻支路输出同步信号vb1,由于第二使能信号ens2为低电平,所述同步信号vb1经过所述二极管d4,从而屏蔽同步信号vb1。

以上两种情况,处于不工作状态的谐振电路所产生的同步信号被屏蔽,处于工作状态的谐振电路所产生的同步信号形成最终的同步信号vb。

无论哪一种情况,所述谐振电容cx5的另一端、线圈盘l1的一个接线端子和线圈盘l2的一个接线端子之间的节点输出同步信号va1,所述同步信号va1经过所述电阻r28、电阻r29、电阻r30、电阻r31、电阻r32和电容c4分压和滤波,从而形成同步信号va,所述逻辑控制单元获取所述同步信号va和同步信号vb后对所述同步信号va和同步信号vb进行分析处理。

所述逻辑控制单元属于一种微处理器,可以根据实际需要选择,可选择功能性强大的stm32系列单片机。

以上的实施方式不能限定本发明创造的保护范围,专业技术领域的人员在不脱离本发明创造整体构思的情况下,所做的均等修饰与变化,均仍属于本发明创造涵盖的范围之内。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1