前端集成电路,广播接收系统和操作方法

文档序号:7871188阅读:261来源:国知局
专利名称:前端集成电路,广播接收系统和操作方法
技术领域
本发明构思的实施例涉及广播系统,更具体地说,涉及数字电视(DTV)系统、用于DTV系统的模拟前端集成电路和模拟前端集成电路的操作方法。
背景技术
随着通信技术的提高、日益增长的娱乐多样化需求和消费者对高质量媒体内容期望的提高,若干不同的广播服务可以被利用。当代广播服务的示例包括一些技术标准定义的广播服务,这些技术标准由有线和卫星广播服务以及地面国家电视系统委员会(NTSC)广播服务和地面逐行倒相(PAL)广播服务发布。由于广播服务的传播使用不同的信号处理技术、不同的传输介质和/或不同的传输频带,所以当代广播接收装置必须能够根据不同广播服务颁布的特定规范接收并处理各种信号。广播接收装置中适于接收和初步处理输入信号的电路通常被称为“前端”电路。当代广播接收装置通常必须包括多个前端电路,每个前端电路能够分别接收并处理不同类型的广播信号。每个前端电路响应于一个或多个时钟信号(其后,总称和/或特别称作“时钟信号”)工作。不幸地,传统广播接收单元中使用的每个前端电路的多样性需要自己的提供时钟信号的电路。该要求增大了组成广播接收装置的前端电路的尺寸并且提高了制造成本。

发明内容
本发明构思的特定实施例提供了一种前端集成电路,该前端集成电路通过使用在数字电视(DTV)系统中的多个前端模块之间共享的时钟源装置而具有整体减小的芯片尺寸和降低的制造成本。在一个实施例中,本发明构思提供了一种广播接收系统的前端集成电路,所述前端集成电路包括:第一时钟单元,被配置为从振荡器接收基准时钟信号并产生第一时钟信号;第一模拟前端模块,被配置为使用第一时钟信号接收并处理具有第一格式的第一广播信号;第二时钟单元,被配置为从振荡器接收基准时钟信号并产生第二时钟信号;第二模拟前端模块,被配置为使用第二时钟信号接收并处理具有不同于第一格式的第二格式的第二广播信号。在另一实施例中,本发明构思提供一种数字电视(DTV)接收器,该接收器能够接收并处理复合视频消隐同步(CVBS)信号作为第一广播输入信号,接收并处理声音中频(SIF)、CH信号和中频(IF) (SIF/CH/IF)信号的至少一个作为第二广播输入信号,所述DTV接收器包括前端集成电路,所述前端集成电路包括:振荡器,产生基准时钟信号;第一时钟单元,从基准时钟信号产生第一时钟信号;第二时钟单元,从基准时钟信号产生第二时钟信号;CVBS模块,使用第一时钟信号接收并处理第一广播输入信号;和SIF/CH/IF模块,使用第二时钟信号信号接收并处理第二广播输入信号。在另一实施例中,本发明构思提供一种广播接收系统中的前端集成电路的操作方法,所述方法包括:使用由单个振荡器产生的基准时钟信号产生具有不同频率的第一时钟信号和第二时钟信号;使用第一时钟信号接收具有第一格式的第一模拟广播信号并将该第一模拟广播信号转换为相应的第一数字信号;使用第二时钟信号接收具有不同于第一格式的第二格式的第二模拟广播信号并将该第二模拟信号转换为相应的第二数字信号。


通过考虑参照附图描述的特定示例性实施例,本发明构思的上述和其它特点和优点将变得更加清楚,在附图中:图1是示出根据本发明构思的特定实施例的广播系统的总体框图;图2是进一步示出图1的广播接收系统的框图;图3是进一步示出根据发明构思的特定实施例的图2的广播接收系统的相关部分的框图;图4A是进一步示出图3的复合视频消隐同步(CVBS)模拟前端(AFE)的框图;图4B是进一步示出图3的声音中频(SIF)/CH/中频(IF)AFE的框图;图5A是进一步示出图3和图4A的第一时钟单元的框图;图5B是进一步示出图3和图4B的第二时钟单元的框图。
具体实施例方式现在将参照附图更全面地描述本发明构思,在附图中示出了本发明的特定实施例。然而,本发明可以以许多不同形式被实施,并且本发明不应该被解释为仅限于示出的实施例。相反,提供这些实施例以使本公开彻底和完整,并且向本领域的技术人员全面表达本发明的范围。贯穿描述和附图,相同的标号和标记用于表示相同或相似的元件和特征。将理解,当元件被称为“连接”或“结合”到另一元件时,所述元件可直接连接或结合到所述另一元件,或者可存在中间元件。相反,当元件被称为“直接连接到”另一元件或“直接结合到”另一元件时,不存在中间元件。如这里所使用的,术语“和/或”包括一个或多个相关列出的项的任何组合和所有组合,并且可被缩写为“/”。将理解,虽然术语第一、第二等在这里可被用于描述各种元件,但是这些元件不应该被这些术语限制。这些术语仅被用于区分一个元件与另一元件。例如,在不脱离本公开的教导的情况下,第一信号可被称为第二信号,类似地,第二信号可被称为第一信号。这里使用的术语仅是为了描述特定实施例的目的,而不是意图限制本发明。如这里所使用的,除非上下文另外明确指出,否则单数形式也意图包括复数形式。还将理解,当在本说明书中使用术语“包括”和/或“包含”时,指明存在所陈述的特征、区域、整体、步骤、操作、元件,和/或组件,但不排除存在或增加一个或多个其它特征、区域、整体、步骤、操作、元件、组件,和/或它们的组合。除非另外定义,否则这里使用的所有术语(包括技术术语和科学术语)具有与本发明所属的技术领域的普通技术人员通常理解意思相同的意思。还将理解,除非这里明确地定义,否则术语(诸如在常用的字典中定义的那些术语)应该被解释为具有与在现有技术和/或本申请的上下文中的含义一致的含义,并且将不被解释为理想化或过于正式的含义。图1是示出根据本发明构思的特定实施例的广播系统的总体框图,所述广播系统包括广播发送系统100和广播接收系统200。广播发送系统100可以是多个广播发送系统之一,每个广播发送系统能够发送与广播接收系统200兼容的信号(即,能够被广播接收系统200接收并至少初步处理的信号)。图2是进一步示出图1的广播接收系统200的框图。图2示出的广播接收系统200可以是DTV接收器,所述DTV接收器能够接收和处理由若干不同广播发送系统发送的若干不同信号,每个DTV接收器潜在地根据一个或多个技术标准工作。图2的示例性广播接收系统包括:开关模块210、高分辨率多媒体接口(HDMI)接收器模块221、红/绿/蓝(RGB)模拟前端(AFE)模块222、复合视频消隐同步(CVBS)AFE模块223、声音中频(SIF)/CH/中频(IF) AFE模块224、音频模数转换器(ADC)模块225、视频和音频处理逻辑230、中央处理单元(CPU) 250、音频数模转换器(DAC)模块271、数字音频输出模块272、视频DAC模块273、低压差分信号(LVDS)输出模块274和系统锁相环(PLL) 275。在本说明书中,术语“模块”广义上指可操作地布置或配置以接收并处理兼容信号和/或输出特定信号的一个或多个电路。广播接收系统200还可包括micom模块291、闪速只读存储器(ROM)控制器292、外部装置接口模块285和便于连接特定外部存储器或装置的DDR2控制器293。开关电路模块210将由广播接收系统200接收的外部提供的输入广播信号切换到与输入信号相应的特定前端模块。因此,在图2的工作示例中,HDMI接收器221接收并处理HDMI信号。RGB AFE 222接收并处理RGB信号或YPbPr信号。CVBS AFE 223使用21引脚的连接器在视频通信模式下接收并处理CVBS信号或SCART信号。SIF/CH/IF AFE 224接收并处理SIF/CH/IF信号,其中,SIF信号是音频信号,CH信号是数字电视(DTV)视频信号,并且IF信号是模拟视频信号。这些示例性信号可具有不同的格式,所述格式由根据一个或多个广播系统的可应用的技术标准定义。音频ADC模块225接收模拟音频信号并将该信号转换为数字音频信号。视频和音频处理逻辑 230 是处理从 HDMI 接收器 221、RGB AFE 222、CVBSAFE 223 和 SIF/CH/IF AFE224接收的视频和音频信号的模块。尽管在电路级特性中示出,但视频和音频处理逻辑230可包括处理(例如,解调或解码)视频信号的视频信号处理模块和处理音频信号的音频信号处理模块。视频和音频处理逻辑230可用于处理从信号接收器221至224和音频ADC模块225接收的音频信号。视频和音频处理逻辑230也可用于解调或解码从信号接收器221至224接收的视频信号。CPU 250控制广播接收系统200的整体操作。音频DAC模块271可用于将数字音频信号转换为模拟音频信号。数字音频输出模块272可用于输出数字音频信号。视频DAC模块273可用于将数字视频信号转换为模拟视频信号。视频DAC模块273的输出可以是录像机(VCR)输出信号。LVDS输出模块274是输出LVDS信号的模块。系统PLL 275是时钟产生模块,该时钟产生模块能够提供广播接收系统200的内部操作需要的时钟信号。系统PLL 275可被提供有来自外部时钟源(例如,振荡器)的源时钟,并且可用于产生内部时钟信号和向内部模块(诸如CPU 250)提供内部时钟信号。尽管图2示出的模块主要根据功能来确定,但本领域的技术人员将认识到所述模块可不同地实现为单独的和/或组合的软件和硬件。在本发明构思的特定实施例中,如关于图2描述的用于广播接收系统的多个前端模块可集成在单一集成电路(IC)内。可选择地,如关于图2描述的用于广播接收系统的多个前端模块可集成在包括两个或多个集成电路的芯片组内。就此而言,术语“集成电路”(或“1C”)是指包含在常用封装件内的单一半导体器件。术语集成电路包括片上系统实施方式。如上所示,图2示出的广播接收系统200可以是DTV系统,诸如卫星DTV系统、有线DTV系统、手持DTV系统或地面DTV系统。在一个特定实施例中,图1的广播系统10是高清晰度电视(HDTV)系统。手持DTV系统可在移动电话、智能电话、桌上型个人电脑(PC)、汽车导系统、个人数字助理(PDA)或便携式多媒体播放器(PMP)内实现。将参照图2描述接收和处理输入广播信号的方法。不同的广播信号(即,HDMI信号、RGB信号或YPbPr信号、CVBS信号和SIF/CH/IF信号)可由各自的接收器221至224输入并接收。由接收器221至224中的相应的一个接收器处理的多个不同的广播输入信号中的每一个可在视频和音频处理逻辑230的控制下按照定义的格式(和相应的技术规范)被解调和解码。视频和音频处理逻辑230可包括用于解调或解码各种类型的视频和音频信号的功能块。例如,视频和音频处理逻辑230可包括解调器(未示出)、多功能解码器(未示出)和模拟解调器(未示出)。然而,本发明构思不只限于图2的示出的实施例。相反,根据广播接收系统200接收的广播输入信号的类型可增加或去掉功能块。在一个实施例中,视频和音频处理逻辑230可包括能够缩放各种视频信号、编码视频信号、和/或处理视频信号以提高质量的功能块。例如,尽管未显示,但视频和音频处理逻辑230可包括改变视频信号尺寸的缩放器、CVBS编码器和视频增强模块。从视频和音频处理逻辑230输出的信号可通过输出模块271至274中相应的一个模块被提供。图3进一步示出根据发明构思的特定实施例的广播接收系统的相关部分。图4A是图3示出的CVBS AFE 223的更详细框图。参照图3和图4A,CVBS AFE 223包括CVBS时钟单元421和CVBS数据块422。CVBS数据块422可包括缓冲器422a和模数转换器(ADC) 422b。CVBS时钟单元421从振荡器410接收基准时钟信号R_CLK并产生CVBS时钟信号CVBS_CLK (第一时钟信号)。CVBS数据块422使用CVBS时钟信号CVBS_CLK接收CVBS信号并将CVBS信号转换为数字信号。即,CVBS信号可经过缓冲器422a被输入到ADC422b,并且ADC 422b可用于使用CVBS时钟信号CVBS_CLK将模拟CVBS信号转换为相应的数字信号。从CVBS数据块422输出的数据输入到CVBS逻辑425。CVBS逻辑425可使用第一时钟信号CVBS_CLK处理(例如,解调或解码)CVBS数据。CVBS逻辑425可以是图2示出的视频和音频处理逻辑230的功能块。图4B是图3示出的SIF/CH/IF AFE 224的更详细框图。参照图3和图4B,SIF/CH/IF AFE 224 包括 SIF/CH/IF 时钟单元 411、SIF 时钟单元 431 和 SIF/CH/IF AFE 224 数据块442。SIF/CH/IF数据块442可包括放大器442a和ADC 442b。SIF/CH/IF时钟单元441从振荡器410接收基准时钟信号R_CLK并且产生SIF/CH/IF (第二 )时钟信号SIF/CH/IF_CLK。如SIF/CH/IF时钟单元411 一样,SIF时钟单元431从振荡器410接收基准时钟信号R_CLK并产生SIF (第三)时钟信号SIF_CLK。SIF/CH/IF 数据块 442 可用于使用 SIF/CH/IF 时钟信号 SIF/CH/IF_CLK 接收 SIF/CH/IF信号并将SIF/CH/IF信号转换为相应的数字信号。SIF/CH/IF信号可由放大器442a放大,之后输入到ADC 442b。放大器442a可以是具有可变增益因数的可编程增益放大器(PGA)。ADC 442b 可用于使用 SIF/CH/IF 时钟信号 SIF/CH/IF_CLK 将模拟 SIF/CH/IF 信号转换为相应的数字信号。SIF/CH/IF数据块442输出的数据可施加到SIF/CH/IF逻辑445。SIF/CH/IF逻辑445可用于使用SIF/CH/IF时钟信号SIF/CH/IF_CLK进一步处理(例如,解调或解码)SIF/CH/IF数据。SIF/CH/IF逻辑445的输出信号中的SIF信号可施加到SIF逻辑435并由SIF逻辑435进一步处理。SIF逻辑435可用于根据从SIF时钟单元431产生的SIF时钟信号SIF_CLK处理SIF/CH/IF逻辑445提供的SIF信号。SIF时钟信号SIF_CLK还可用作广播接收系统200的系统时钟信号。在本发明构思的特定实施例中,第一时钟信号至第三时钟信号(例如,CVBS_CLK、SIF/CH/IF_CLK和SIF/_CLK)很可能具有各自不同的频率。图5A是图3和图4A示出的CVBS时钟单元421的框图。CVBS时钟单元421包括PLL 480和复用器(MUX)490。PLL 480可以是分数PLL但并不限于此。在其它实施例中,PLL 480可以是整数PLL。当PLL 480是整数PLL时,PLL 480可通过将从振荡器410输出的基准时钟信号R_CLK乘以整数来产生时钟信号。当PLL 480是分数PLL时,PLL 480可通过将从振荡器410输出的基准时钟信号R_CLK乘以或除以实数来产生时钟信号。MUX 490可以是3: IMUX但不限于此。MUX 490可响应于选择信号SELl从PLL输出时钟信号、基准时钟信号R_CLK和源时钟信号S1_CLK中选择一个信号并且输出所选的时钟信号作为CVBS时钟信号CVBS_CLK。可从广播接收系统200内的另一时钟产生器(例如,275、421或441)或从由广播接收系统200接收的外部时钟源470接收源时钟信号Sl_CLK。选择信号SELl可根据系统模式被提前设置或可由CPU 250产生。例如,可在特定寄存器(未示出)中提前设置选择信号SELl。当广播接收系统200在第一模式(例如,正常模式)下工作时,可将选择信号SELl设置为“1”,并且可选择PLL 480的输出时钟信号作为CVBS时钟信号CVBS_CLK。当广播接收系统在第二模式(例如,测试模式)下时,可将选择信号SELl设置为“2”或“3”,并且可选择基准时钟信号R_CLK或源时钟信号S1_CLK作为CVBS 时钟信号 CVBS_CLK。图5B是图3和图4B示出的SIF/CH/IF时钟单元411的框图。SIF/CH/IF时钟单元411可与之前关于图5A描述的CVBS时钟单元421具有相似的结构。PLL 520可以是低抖动分数PLL但不限于此。在其它实施例中,PLL 520可以是整数PLL。PLL 520可通过将从振荡器410输出的基准时钟信号R_CLK乘以或除以实数,然后响应于一个或多个抖动特性调整频率来产生时钟信号。MUX 530可响应于选择信号SEL2从PLL 520的输出时钟信号、基准时钟信号R_CLK和源时钟信号S2_CLK中选择一个信号并且输出所选的时钟信号作为SIF/CH/IF时钟信号SIF/CH/IF_CLK。可从广播接收系统200内的另一时钟产生器(例如275、421或31)或从广播接收系统200外部的时钟源510接收源时钟信号S2_CLK。选择信号SEL2可根据系统模式被提前设置或可由CPU250产生。例如,可在特定寄存器(未示出)中提前设置选择信号SEL2。当广播接收系统200在第一模式(例如,正常模式)下时,可将选择信号SELl设置为“I”,并且可选择PLL 520的输出时钟信号作为SIF/CH/IF时钟信号SIF/CH/IF_CLK。当广播接收系统200在第二模式(例如,测试模式)下时,可将选择信号SEL2设置为“2”或“3”,并且可选择基准时钟信号R_CLK或源时钟信号S2_CLK作为第二时钟信号SIF/CH/IF_CLK。尽管未分开显示,但SIF时钟单元431可与图5A和图5B示出的时钟单元421和441具有相似的结构。例如,SIF时钟单元431可包括整数PLL和复用器,其中,整数PLL接收基准时钟信号并将基准时钟信号乘以或除以整数,复用器响应于选择信号选择并输出从整数PLL输出的时钟信号、基准时钟信号和源时钟信号中的一个。SIF时钟单元431可包括消除时钟偏移PLL (de-skew PLL)。上述广播信号可包括数字TV广播信号,诸如DTV视频信号和DTV音频IF信号。广播信号也可包括模拟TV广播信号,诸如模拟视频信号和模拟音频IF信号。在本发明构思的特定实施例中,数字TV广播信号(即,DTV视频信号和DTV音频IF信号)可以是遵守欧洲DTV标准(B卩,数字视频广播(DVB)家庭,例如,卫星DVB (DVB-S)、地面DVB (DVB-T)、有线DVB (DVB-C)、手持DVB (DVB-H)或卫星手持DVB (DVB-SH)服务等)的信号。在本发明构思的其它实施例中,数字TV广播信号可以是遵守北美DTV标准(即,高级电视系统委员会(ATSC)家庭,例如,地面/有线ATSC或移动/手持ATSC)的信号。在本发明构思的其它施例中,数字TV广播信号可以是遵守拉丁美洲DTV标准(即,综合服务数字广播(ISDB),例如,卫星ISDB(ISDB-S)、地面ISDB (ISDB-T)、有线ISDB(ISDB-C)或Iseg等)的信号。这里,Iseg是在日本、智利、巴西、秘鲁和阿根廷的地面移动数字音频IF/视频和数据广播服务。在本发明构思的其它实施例中,数字TV广播信号可以是遵守巴西版本地面数字广播国际系统(ISDB-Tb,S卩,巴西、阿根廷、智利、秘鲁、委内瑞拉、玻利维亚、厄瓜多尔、哥斯达黎加和乌拉圭使用的DTV标准)的信号。在本发明构思的其它实例中,数字TV广播信号可以是遵守中国DTV标准(S卩,中国地面/手持数字多媒体广播(CDMB-T/H)或中国移动多媒体广播(CMMB))的信号。在本发明构思的其它实施例中,数字TV广播信号可以是遵守韩国DTV标准(即,地面数字多媒体广播(T-DMB)或卫星DMB (S-DMB))的信号。在本发明构思的另外的实施例中,数字TV广播信号可以是遵守国家电视系统委员会(NTSC)、逐行倒相(PAL)或按顺序传送彩色与存储(SECAM)的信号。如上关于本发明构思的特定示例性实施例的描述,在使用单个振荡器提供的基准时钟信号的系统中,针对多个AFE产生具有不同频率的时钟信号。该配置减小了前端IC的尺寸并降低了总体制造成本。本发明构思也可部分地实现为存储在计算机可读记录介质上的计算机可读代码。所述计算机可读记录介质为任何可存储其后能由计算机或数字逻辑系统读取的数据的数据存储装置。所述计算机可读记录介质的例子包括:只读存储器(ROM)、随机存取存储器(RAM)、CD-ROM、磁带、软盘、光学数据存储装置。根据本发明构思的实施例,时钟源装置(例如,振荡器)由DTV系统中的多个前端电路或模块共享,因此可减小芯片尺寸并降低制造成本。虽然已经参照本发明构思的示例性实施例显示和描述了本发明构思,但是本领域的普通技术人员应该理解,在不脱离由权利要求限定的本发明构思的范围的情况下,可以在形式和细节上进行各种改变。
权利要求
1.一种广播接收系统的如端集成电路,所述如端集成电路包括: 第一时钟单元,被配置为从振荡器接收基准时钟信号并产生第一时钟信号; 第一模拟前端模块,被配置为使用第一时钟信号接收并处理具有第一格式的第一广播信号; 第二时钟单元,被配置为从振荡器接收基准时钟信号并产生第二时钟信号; 第二模拟前端模块,被配置为使用第二时钟信号接收并处理具有与第一格式不同的第二格式的第二广播信号。
2.如权利要求1所述的前端集成电路,还包括: 第三时钟单元,被配置为从振荡器接收基准时钟信号并产生提供给逻辑电路的第三时钟信号,所述逻辑电路根据第三时钟信号工作。
3.如权利要求2所述的前端集成电路,其中,第三时钟单元通过将基准时钟信号乘以或除以整数来产生第三时钟信号。
4.如权利要求2所述的前端集成电路,其中,第一时钟信号具有通过将基准时钟信号乘以或除以第一实数确定的第一频率, 第二时钟信号具有通过将基准时钟信号乘以或除以第二实数确定的并且其后响应于一个或多个抖动特性而调整的第二频率。
5.如权利要求4所述的前端集成电路,其中,第一时钟单元包括: 分数锁相环(PLL),接收基准时钟信号并将基准时钟信号乘以或除以第一实数;第一复用器,响应于第一选择信号选择并输出从分数PLL输出的时钟信号、基准时钟信号和由时钟源提供的源时钟信号中的一个。
6.如权利要求5所述的前端集成电路,其中,第二时钟单元包括: 低抖动分数PLL,接收基准时钟信号并将基准时钟信号乘以或除以第二实数; 第二复用器,响应于第二选择信号选择并输出从低抖动分数PLL输出的时钟信号、基准时钟信号和源时钟信号中的一个。
7.如权利要求6所述的前端集成电路,其中,第三时钟单元包括: 整数PLL,接收基准时钟信号并将基准时钟信号乘以或除以整数; 第三复用器,响应于第三选择信号选择并输出从整数PLL输出的时钟信号、基准时钟信号和源时钟信号中的一个。
8.如权利要求2所述的前端集成电路,其中,第一广播信号是复合视频消隐同步(CVBS)信号,第二广播信号是从由声音中频(SIF)信号、CH信号和中频(IF)信号组成的组中选择的信号。
9.如权利要求8所述的前端集成电路,其中,第一模拟前端模块包括: 第一缓冲器,接收和缓冲第一广播信号; 第一模数转换器(ADC),使用第一时钟信号将缓冲后的第一广播信号转换为相应的第一数字信号。
10.如权利要求9所述的前端集成电路,其中,第二模拟前端模块包括: 具有可编程可变增益的放大器,接收和放大第二广播信号; 第二 ADC,使用第二时钟信号将放大后的第二广播信号转换为相应的第二数字信号。
11.一种DTV接收器,所述DTV接收器能够接收并处理复合视频消隐同步(CVBS)信号作为第一广播输入信号,接收并处理声音中频(SIF)、CH信号和中频(IF) (SIF/CH/IF)信号中的至少一个作为第二广播输入信号,所述DTV接收器包括前端集成电路,所述前端集成电路包括: 第一时钟单元,从由振荡器提供的基准时钟信号产生第一时钟信号; 第二时钟单元,从基准时钟信号产生第二时钟信号; CVBS模块,使用第一时钟信号接收并处理第一广播输入信号; SIF/CH/IF模块,使用第二时钟信号接收并处理第二广播输入信号。
12.如权利要求11所述的DTV接收器,还包括: 声音中频信号(SIF)时钟单元,从基准时钟信号产生第三时钟信号; SIF逻辑电路,根据第三时钟信号工作。
13.如权利要求12所述的DTV接收器,其中,第一时钟单元包括: 分数锁相环(PLL),接收基准时钟信号并将基准时钟信号乘以或除以第一实数; 第一复用器,响应于第一选择信号选择并输出从分数PLL输出的时钟信号、基准时钟信号和由时钟源提供的源时钟信号中的一个。
14.如权利要求13所述的DTV接收器,其中,CVBS模块包括: 缓冲器,接收和缓冲第一广 播信号; 第一模数转换器(ADC),使用第一时钟信号将缓冲后的第一广播信号转换为相应的第一数字信号。
15.如权利要求13所述的DTV接收器,其中,第二时钟单元包括: 低抖动分数PLL,接收基准时钟信号并将基准时钟信号乘以或除以第二实数; 第二复用器,响应于第二选择信号选择并输出从低抖动分数PLL输出的时钟信号、基准时钟信号和源时钟信号中的一个。
16.如权利要求15所述的DTV接收器,其中,SIF/CH/IF模块包括: 具有可编程可变增益的放大器,接收和放大第二广播信号; 第二 ADC,使用第二时钟信号将放大后的第二广播信号转换为相应的第二数字信号。
17.如权利要求16所述的DTV接收器,其中,第三时钟单元包括: 整数PLL,接收基准时钟信号并将基准时钟信号乘以或除以整数; 第三复用器,响应于第三选择信号选择并输出从整数PLL输出的时钟信号、基准时钟信号和源时钟信号中的一个。
18.一种广播接收系统中的前端集成电路的操作方法,所述方法包括: 使用由单个振荡器产生的基准时钟信号产生具有不同频率的第一时钟信号和第二时钟信号; 使用第一时钟信号接收具有第一格式的第一模拟广播信号并将所述第一模拟广播信号转换为相应的第一数字信号; 使用第二时钟信号接收具有不同于第一格式的第二格式的第二模拟广播信号并将所述第二模拟信号转换为相应的第二数字信号。
19.如权利要求18所述的方法,还包括: 使用基准时钟信号产生具有不同于第一时钟信号和第二时钟信号的频率的第三时钟信号。
20.如权利要求19所述的方法,其中,第一时钟信号和第二时钟信号的每一个具有通过将基准时钟信号乘以或除以各自的实数确定的频率,并且第三时钟信号具有通过将基准时钟信号乘以或除以 整数确定的频率。
全文摘要
公开一种前端集成电路、广播接收系统和操作方法。所述前端集成电路包括第一时钟单元,从振荡器接收基准时钟信号并产生第一时钟信号;第一模拟前端模块,使用第一时钟信号接收并处理第一广播信号;第二时钟单元,接收基准时钟信号并产生第二时钟信号;第二模拟前端模块,使用第二时钟信号接收并处理第二广播信号。
文档编号H04N21/236GK103188523SQ20121059099
公开日2013年7月3日 申请日期2012年12月28日 优先权日2011年12月30日
发明者李起虎, 丘亨完, 金赏镐, 朴浩辰 申请人:三星电子株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1