并行数字到时间转换器架构的制作方法

文档序号:8383453阅读:479来源:国知局
并行数字到时间转换器架构的制作方法
【技术领域】
[0001] 本文档尤其论述了无线通信,并且更具体地论述了用于宽带或高速通信应用的并 行数字到时间转换器(DTC)架构。
【背景技术】
[0002] 数字到时间转换器(DTC)被考虑用在蜂窝通信电子器件W及一些更新近的无线网 络环境中。DTC正在展示出在简化无线发射和接收架构方面的前景。然而,该些未来的通信 协议的目标带宽和载波频率正在伸展超出当前DTC技术的限制。
【附图说明】
[000引 图1A-1C-般地图示了示例并行DTC架构。
[0004] 图2W图形方式图示了使用示例并行DTC架构来调制发射器信号的示例方法。
[0005] 图3W图形方式图示了使用示例并行DTC架构来生成和调制发射器信号的示例方 法。
[0006] 图4 一般地图示了示例并行DTC架构。
[0007] 图5 -般地图示了示例基于DTC的收发器。
【具体实施方式】
[0008] 本发明的发明人已经认识到,未来无线通信协议的带宽和频率要求正在推进超出 目前技术能够可靠提供的带宽和频率。使用极坐标发射器中的DTC的最近开发展示出在简 化发射和接收电子架构方面的前景。发明人还已经认识到一种能够解决当前锁相环化L架 构的高带宽和高频率限制的并行DTC架构。
[0009] -般而言,基于DTC的架构可W通过允许单个化L或参考频率在通信功能之间被 共享(诸如在两个或更多发射器、两个或更多接收器、或者发射器和接收器的组合之间被共 享),来简化发射和接收架构。在某些示例中,DTC可W用于使化L频率或频率发生器的频率 移位W用在接收器处理路径中。在某些示例中,DTC可W用于使频率移位并且可选地针对 发射处理路径来提供调制。W下论述的并行DTC架构可W用在各种通信设备W及非通信应 用中。就通信设备而言,并行DTC架构可W用于通过使用频率斜坡W使参考频率偏移或移 位,来生成与中央振荡器或中央频率发生器的参考频率不同的频率。该样的频率移位可W 被实现在包括接收器、诸如极坐标发射器和笛卡尔发射器之类的发射器和收发器的各种通 信电路中。在一些示例中,并行DTC架构可W用于提供相位调制。在一些示例中,并行DTC 架构可W用于提供频率移位和相位调制。
[0010] 图1A-般地图示了用于发射器的示例并行DTC架构100。在某些 示例中,发射架构可W包括第一DTC101、第二DTC102、用于接收调制信息( f)且向每个DTC101U02提供调制信息的逻辑电路103、W及组合器104。两个DTC101、 102可W-起工作W共享诸如来自化U本地振荡器(L0)或数字控制振荡器(DC0)的参考频 率信号之类的参考频率信号,并提供调制输出信号(DTCi、DTC,)。在某些示例中,使用两个DTC101U02可W允许使用较低频率分量对输出信号(DTCwt)的独立上升和下降沿调制。在 一些示例中,发射器的输出频率可W与DTC101U02的输出信号(DTCi、DTC2)的频率相同。 在一些示例中,发射器的输出频率可W是DTC101U02的输出信号(DTCi、DTC2)的频率的两 倍。在某些示例中,第一DTC101和第二DTC102可W从频率发生器(L0)接收参考信号,并 可W接收来自诸如分数采样率转换器(FSRC)之类的可选速率转换器的基于从诸如基带处 理器之类的处理器接收的调制信息(琴,)的调制信息。在一些示例中,DTC101U02可W独 立地调制发射器的输出信号的上升和下降沿W支持非常高的频率和宽信道带宽。在某些示 例中,每个DTC可W包括粗相位调整111、121和细相位调整112、122W用于使参考信号的 每个边沿移位W生成相应DTC101U02的输出信号(DTCi、DTC2)。在某些示例中,组合器可 W接收各个DTC101U02的输出信号(DTCi、DTC2),可W处理DTC输出信号(DTCi、DTC2)并提 供表示DTC输出信号(DTCi、DTC2)的组合的信号(DTCwt)。在一些示例中,组合器104可W 包括诸如设置-重置锁存器(SR-锁存器)电路之类的锁存器电路105 (图1B)W提供处理 和组合各个DTC101U02的输出信号(DTCi、DTC2)的第一方法。在一些示例中,组合器104 可W包括倍增器电路106 (图1C)W提供处理和组合各个DTC101、102的输出信号(DTCi、 DTC2)的第二方法。
[001。 图1A-1C图示了具有并行DTC架构的基于DTC的发射器的示例。要理解,基于DTC 的接收器也可W采用如图1A-1C中所示的并行DTC架构。在某些示例中,用于基于DTC的 发射器的逻辑电路103可W包括用于将从处理器接收的相位调制信息转换成针对每个DTC 101、102的适当格式的诸如分数采样率转换器之类的采样率转换器。用于基于DTC的接收 器的逻辑电路103可W是可选的并可W在某些示例中包括用于向每个DTC101U02提供从 处理器接收的相位信息的逻辑。在某些示例中,调制信息(琴,)可W包括但不限于相位调制 信息、相位斜坡信息或其组合。
[0012] 图2W图形方式图示了使用示例并行DTC架构来调制发射器信号的示例方法200。 图形图表示出由并行DTC中的每一个接收的参考信号(L0)、第一DTC的输出(DTCi)、第二 DTC的输出(DTC2)W及组合器的输出(DTCwt)。在所图示的方法200中,组合器可W使用第 一DTC的输出(DTCi)来生成组合器的输出信号(DTCwt)的上升沿201,并可W使用第二DTC 的输出(DTC2)来生成组合器的输出信号(DTCwt)的下降沿202。如可W看到的,第一DTC可 W使用参考信号(L0)的边沿来提供组合器的输出信号(DTCwt)的上升沿调制203,并且第 二DTC可W使用参考信号(L0)的边沿来提供组合器的输出信号(DTCwt)的下降沿的下降沿 调制204。在某些示例中,组合器可W包括SR-锁存器电路W组合第一DTC和第二DTC的输 出信号(DTCi、DTC2)。
[0013] 图3W图形方式图示了使用示例并行DTC架构来生成和调制发射器信号的示例方 法300。图形图表示出了由DTC中的每一个接收的参考信号(L0)、第一DTC的输出(DTCi)、 第二DTC的输出(DTC2)W及组合器的输出(DTCwt)。在所图示的方法中,组合器可W使用第 一DTC的输出(DTCi)来生成组合器的输出信号(DTQjut)的第一脉冲301,并可W使用第二 DTC的输出(DTC2)来生成组合器的输出信号(DTCwt)的第二脉冲302。如可W看到的,第一 DTC可W使用参考信号(L0)的边沿来单独地调制303组合器的输出信号(DTCwt)的第一脉 冲301,并且第二DTC可W使用参考信号(L0)的边沿来单独地调制304组合器的输出信号 (DTCwt)的第二脉冲302。在某些示例中,组合器可w包括倍增器电路W组合第一DTC和第 二DTC的输出信号(DTCi、DTC2)。如可W从图3看到的,倍增器电路的输出信号(DTCwt)可 W具有如DTC的输出频率的两倍那样高的频率。在某些示例中,倍增器可W包括响应于第 一DTC的输出信号(DTCi)的第一脉冲器和响应于第二DTC的输出信号(DTC2)的第二脉冲 器。在某些示例中,可W对第一和第二脉冲器的输出进行或运算W形成倍增器电路的输出 信号(DTCdut)。在一些示例中,第一脉冲器可W响应于第一DTC的输出信号(DTCi)的上升 沿,并且第二脉冲器可W响应于第二DTC的输出信号(DTC2)的下降沿。在一些示例中,第一 脉冲器可W响应于第一DTC的输出信号(DTCi)的下降沿,并且第二脉冲器可W响应于第二 DTC的输出信号(DTC2)的上升沿。
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1