显示装置的时序产生电路及时序产生方法

文档序号:2652115阅读:237来源:国知局
专利名称:显示装置的时序产生电路及时序产生方法
技术领域
本发明是有关于一种显示装置,尤指显示装置的时序控制电路及时序产生方法。
背景技术
现今科技蓬勃发展,信息商品种类推陈出新,满足了大众不同的需求。早期显示器多半为阴极射线管(Cathode Ray Tube,CRT)显示器,由于其体积庞大与耗电量大,而且所产生的辐射线对于长时间使用显示器的使用者而言,有危害身体的疑虑,因此,现今市面上的显示器渐渐将由液晶显示器(Liquid Crystal Display,LCD)取代旧有的CRT显示器。液晶显示器具有轻薄短小、低辐射与耗电量低等优点,也因此成为目前市场主流。
请参阅图1,其为现有技术液晶显示器的方块图。如图所示,现有技术液晶显示器包括一时序产生器10’、一垂直驱动电路20’以及一水平驱动电路30’。时序产生器10’接收垂直同步信号Vsync、水平同步信号Hsync以及主时钟信号MCK作为输入信号,以产生两组控制信号以控制垂直驱动电路20’与水平驱动电路30’,使显示区域45’依据垂直驱动电路20’与水平驱动电路30’所传送的信号与数据显示画面。
上述两组控制信号分别为一垂直输入时钟信号VST、一垂直移位时钟信号VCK与一水平输入时钟信号HST、一水平移位时钟信号HCK。垂直驱动电路20’与水平驱动电路30’分别包括移位寄存器22’与移位寄存器32’。垂直输入时钟信号VST是依据垂直同步信号Vsync所产生,并输入至垂直驱动电路20’的移位寄存器22’。移位寄存器22’依据垂直移位时钟信号VCK依次产生复数个垂直选择时钟信号,以控制显示区域45’显示画面。水平驱动电路30’接收水平输入时钟信号HST并依据水平移位时钟信号HCK而产生取样时钟信号,以供水平驱动电路30’依据取样时钟信号取样一影像数据,以供显示区域45’显示画面。
再者,时序产生器10’另包括一第一计数器12’与一第二计数器14’。第一计数器12’用以计数时钟信号的个数,当计数个数到达一门槛值时,第一计数器12’即会发送一时序控制信号至水平驱动电路30’,以控制水平驱动电路30’。例如,驱使水平驱动电路30’保持取样影像数据所得的取样数据,以传送至一数字模拟转换器(图未绘)转换成一模拟的显示信号,并输出至显示区域45’。同样,第二计数器14’用以计数时钟信号的个数,当计数个数到达一门槛值时,第二计数器14’即会发送时序控制信号至垂直驱动电路20’,以控制垂直驱动电路20’。
但是,由于上述的方法须使用计数器,以产生时序控制信号,如此在电路上需要较多硬件电路而增加设计复杂度与占用面积以及增加功率消耗。
基于上述因素,现今已提出如图1所示相关技术的改进方案,如中国台湾公告第535136号发明专利,其技术内容大致如下。如图2所示,其与图1不同之处在于时序产生器10’不需设置计数器,而可分别通过垂直驱动电路20’与水平驱动电路30’原有的移位寄存器22’与移位寄存器32’回传一时序数据(timing data)至时序产生器10’。时序产生器10’依据时序数据产生时序控制信号并传送至垂直驱动器20’与水平驱动器30’,以控制垂直驱动器20’与水平驱动器30’。如此,时序产生器10’即可在不需设置计数器的情况下产生时序控制信号。
但是,在双向扫描时,由于许多时序控制信号必须在空白(blanking)期间产生,若以典型的10%空白周期计算,对输出的分辨率是240×320像素的显示器而言,如图3A所示,便需在水平驱动电路30’的移位寄存器32’的头尾多加各约28级虚设(dummy)移位寄存器34’,以产生时序产生器10’所需的时序数据而产生时序控制信号;垂直驱动电路20’的移位寄存器22’也是如此。
此种方式将使垂直驱动电路20’与水平驱动电路30’的移位寄存器22’与移位寄存器32’所占用的长度增加许多,而超出显示面板40’上下左右的长度,且增加功率消耗。现今对于显示面板40’上下左右的架框的宽度大小要求日益严格,如此设计方式不符合现今要求。再者,如图3B所示,若将28级虚设移位寄存器34’分别设置于显示面板40’的其它地方,便会使信号传递发生延迟,如此容易发生问题,而无法顺利进行双向扫描,造成双向切换困难。
因此,本发明针对上述问题提出一种显示装置的时序控制电路及时序控制方法,不仅可改善垂直驱动电路与水平驱动电路原有的移位寄存器的级数过长、增加设计的复杂度与增加功率消耗的缺点,又可解决在进行双向扫描时的双向切换困难的问题。

发明内容
本发明的一目的在于提供一种显示装置的时序控制电路及时序控制方法,其通过对应垂直驱动电路与水平驱动电路另外设置移位寄存器,以避免垂直驱动电路与水平驱动电路原有的移位寄存器的级数过长,而增加设计的复杂度,且可顺利进行双向扫描。
本发明的另一目的在于提供一种显示装置的时序控制电路及时序控制方法,其通过对应垂直驱动电路与水平驱动电路另外设置移位寄存器,而使用低频率的时钟信号产生时序数据,以达降低消耗功率的目的。
本发明的显示装置的时序控制电路及时序控制方法,用于具有一水平驱动电路的一显示装置,且水平驱动电路具有一第一水平移位寄存器。本发明的时序控制电路包含一时序产生器与一第二水平移位寄存器。本发明的控制方法是由时序产生器,接收一水平同步信号以及一主时钟信号,产生一水平输入时钟信号、一第一水平移位时钟信号以及一第二水平移位时钟信号,水平输入时钟信号与第一水平移位时钟讯传送至第一水平移位寄存器,而产生一取样时钟信号,用于取样一影像数据,以显示影像于显示装置的一显示区域,此外还传送水平输入时钟信号与第二水平移位时钟讯传送至第二水平移位寄存器,而产生一时序数据并传送至时序产生器,以依据该时序数据,产生一时序控制信号并传送至水平驱动电路,以控制水平驱动电路。
再者,本发明的显示装置的时序控制电路还可用于控制显示装置的一垂直驱动电路,且垂直驱动电路具有一第一垂直移位寄存器,此用于控制垂直驱动电路的时序控制电路同样包含时序产生器并有一第二垂直移位寄存器。本发明的时序控制方法是由时序产生器接收一垂直同步信号以及主时钟信号,产生一垂直输入时钟信号、一第一垂直移位时钟信号以及一第二垂直移位时钟信号;之后,传送垂直输入时钟信号与第一垂直移位时钟信号至第一垂直移位寄存器,以产生复数选择时钟信号,用于控制显示装置的一显示区域;此外,传送垂直输入时钟信号与第二垂直移位时钟信号至第二垂直移位寄存器,以产生一时序数据并传送至时序产生器,时序产生器依据时序数据,产生一时序控制信号并传送垂直驱动电路,以控制垂直驱动电路。
本发明的显示装置的时序控制电路包含时序产生器以及第二水平移位寄存器与第二垂直移位寄存器。本发明的时序控制方法通过时序产生器产生水平输入时钟信号以及第二水平移位时钟信号。第二水平移位寄存器依据水平输入时钟信号与第二水平移位时钟信号,产生时序数据并传送至时序产生器。时序产生器依据时序数据,产生时序控制信号并传送水平驱动电路以控制水平驱动电路。第二垂直移位寄存器同样依据时序产生器所产生的垂直输入时钟信号以及第二垂直移位时钟信号,而产生时序数据供时序产生器依据时序数据,产生时序控制信号并传送至垂直驱动电路,以控制垂直驱动电路,如此可降低功率消耗,且可顺利进行双向扫描。


图1为现有技术液晶显示器的方块图;
图2为另一现有技术液晶显示器的方块图;图3A为现有技术移位寄存器设置于显示面板的位置示意图;图3B为现有技术移位寄存器设置于显示面板的另一位置示意图;图4为本发明的一较佳实施例的方块图;图5为本发明与现有技术的时序时钟信号的时序图;以及图6为本发明的另一较佳实施例的方块图。
附图标号1显示装置 10’时序产生器12’第一计数器 14’第二计数器20’垂直驱动电路22’移位寄存器30’水平驱动电路32’移位寄存器34’虚设移位寄存器 40显示面板45显示区域 10时序产生器20水平驱动电路 22第一水平移位寄存器24第二水平移位寄存器26闩锁模块260取样闩锁电路 262保持闩锁电路28数字模拟转换器30垂直驱动电路32第一垂直移位寄存器34第二垂直移位寄存器45显示区域 50电压转换电路具体实施方式
请参阅图4,其为本发明的一较佳实施例的方块图。本发明的时序产生装置用于显示装置;如图所示,显示装置1包含有一时序产生器10、一水平驱动电路20、一垂直驱动电路30,而皆设置于一玻璃基板(图未绘),即为显示面板(图未绘)。水平驱动电路20与垂直驱动电路30皆耦接显示面板的一显示区域45。本发明的时序产生器10接收外部装置(例如计算机系统)所供给的垂直同步信号Vsync、水平同步信号Hsync以及主时钟信号MCK,以产生垂直输入时钟信号VST、第一垂直移位时钟信号VCK1、第二垂直移位时钟信号VCK2、水平输入时钟信号HST、第一水平移位时钟信号HCK1与第二水平移位时钟信号HCK2。时序产生器10依据水平同步信号Hsync产生水平输入时钟信号HST,并依据主时钟信号MCK产生第一水平移位时钟信号HCK1与第二水平移位时钟信号HCK2。时序产生器10还依据垂直同步信号Vsync产生垂直输入时钟信号VST,且依据主时钟信号MCK产生第一垂直移位时钟信号VCK1与第二垂直移位时钟信号VCK2。
另外,第二水平移位时钟信号HCK2的频率可小于或等于第一水平移位时钟信号HCK1的频率。第二垂直移位时钟信号VCK2的频率还可小于或等于第一垂直移位时钟的频率VCK1。
水平驱动电路20具有第一水平移位寄存器22。第一水平移位寄存器22接收水平输入时钟信号HST与第一水平移位时钟信号HCK1。第一水平移位寄存器22依据第一水平移位时钟信号HCK1延迟水平输入时钟信号HST,而产生一取样时钟信号,用于取样外部装置所传送的一影像数据。本发明的时序控制电路相对于水平驱动电路20设置有第二水平移位寄存器24,其接收水平输入时钟信号HST与第二水平移位时钟信号HCK2,并依据第二水平移位时钟信号HCK2移位水平输入时钟信号HST而产生一时序时钟信号,且依据时序时钟信号传送一时序数据至时序产生器10。时序产生器10依据时序数据,产生一时序控制信号并传送至水平驱动电路20,以控制水平驱动电路20。
水平驱动电路20另包括一闩锁模块26以及一数字模拟转换电路28。闩锁模块26包括一取样闩锁电路260与一保持闩锁电路262。取样闩锁电路260依据第一水平移位寄存器22所产生的取样时钟信号取样影像数据,产生复数取样数据。保持闩锁电路262依据时序控制信号,保持取样闩锁电路260的所述的取样数据。数字模拟转换器28将保持的取样数据转换为模拟显示信号,并传送至显示区域45的数据线(图未绘),以显示影像。
显示装置1的垂直驱动电路30具有一第一垂直移位寄存器32。第一垂直移位寄存器32接收垂直输入时钟信号VST与第一垂直移位时钟信号VCK1。第一垂直移位寄存器32如同前述第一水平移位寄存器22,是依据第一垂直移位时钟信号VCK1延迟垂直输入时钟信号VST而产生一选择时钟信号,用于选择显示区域45的垂直扫描线(图未绘),即控制显示区域45的垂直扫描线(图未绘)。此外,本发明的时序控制电路相对于垂直驱动电路30设有一第二垂直移位寄存器34,其依据第二垂直移位时钟信号VCK2,延迟垂直输入时钟信号VST而产生一时序时钟信号,并依据此时序时钟信号传送一时序数据至时序产生器10,时序产生器10依据时序数据产生时序控制信号并传送至垂直驱动电路30,以控制垂直驱动电路30。例如,在某一期间进行局部显示模式时,即可利用时序控制信号控制垂直驱动电路30在此某一期间进行局部显示模式。
由于水平驱动电路20与垂直驱动电路30有多种不同设计方式,所以用于控制水平驱动电路20与垂直驱动电路30的时序控制信号并不只用于上述的两种情形,上述用于控制保持闩锁电路262与进行局部显示模式仅为本发明的两实施例。本发明的时序控制信号是依据水平驱动电路20与垂直驱动电路30的设计方式所需而用于不同情形,而本发明的第二水平移位寄存器24与第二垂直移位寄存器34所回传至时序产生器10的时序数据即依据时序控制信号的时序回传所对应的时序数据,以供时序产生器10产生时序控制信号。
由上述可知,本发明的时序控制电路通过第二水平移位寄存器24或是第二垂直移位寄存器34产生时序控制信号,即不需如图3A与图3B所示现有技术水平驱动电路或是垂直驱动电路的虚设移位寄存器回传时序数据,而产生时序控制信号。如此,水平驱动电路20或是垂直驱动电路30的第一水平移位寄存器24与第一垂直移位寄存器34的长度将不会超出显示面板的上下左右的长度,也不会发生信号传输延迟的问题,故可提升显示器的显示效能。
请参阅图5,其为本发明与现有技术的时序时钟信号的时序图。由于现有技术是在水平驱动电路与垂直驱动电路的原有移位寄存器多设置虚设移位寄存器,如此虚设移位寄存器所产生的时序时钟信号的周期是同于水平驱动电路与垂直驱动电路的原有移位寄存器所产生的时钟信号,所以虚设移位寄存器的级数会较高,而占用面积且增加功率消耗。
如图5所示,若要在时间T1产生高准位的时序控制信号,现有技术虚设移位寄存器必须至少有20级,以便在第3级及第19级回传时序数据至时序产生器10,供时序产生器10依据时序数据产生所需要的时序控制信号。然而,本发明增设的移位寄存器所产生的时序时钟信号的周期不需和原有移位寄存器所产生的时钟信号的周期一样,所以本发明增设的移位寄存器的级数在小于习用虚设移位寄存器的情况下,就可产生所需的时序控制信号。如图所示,本发明增设的移位寄存器只需4级,即可在时间T1产生高准位的时序控制信号。由于本发明增设的时序时钟信号的频率小于现有技术虚设移位寄存器的时序时钟信号的频率,即可产生时序控制信号,如此移位寄存器的级数可大幅减低进而降低功率,且可改善因移位寄存器的级数过长而影响显示面板的设计面积。
此外,本发明的显示装置1的时序控制电路所产生的时序控制信号并不局限于使用在水平驱动电路20及垂直驱动电路30,还可使用于其它电路。如图6所示,其为本发明的另一较佳实施例的方块图。在全整合(full integration)的显示面板中,通常包含有一电压转换电路50。电压转换电路50耦接有一参考电压、一共同电压与一接口(Interface,I/F),以转换外部输入的一个直流电压而输出较高的正电压或负电压,例如将一个3V电压转换成6V电压及-3V电压以供其它电路使用。然而,接收此电压的其它电路并非一直在动作,为了节省功率,可在其它电路未动作期间将电压转换电路50暂时关闭。本发明的第二水平移位寄存器24或第二垂直移位寄存器34可提供时钟信号至电压转换电路50作为时序控制信号,而控制电压转换电路50,并改变时序控制信号电压准位后将时序控制信号输出至水平驱动电路20,以控制水平驱动电路20。此外,也可由第二水平移位寄存器24或第二垂直移位寄存器34提供时序数据至时序产生器10,而对应产生时序控制信号并传送至电压转换电路50,以控制电压转换电路50。
综上所述,本发明的显示装置的时序控制电路包含时序产生器以及第二水平移位寄存器与第二垂直移位寄存器。本发明的时序控制方法通过时序产生器产生水平输入时钟信号以及第二水平移位时钟信号。第二水平移位寄存器依据水平输入时钟信号与第二水平移位时钟信号,产生时序数据并传送至时序产生器。时序产生器依据时序数据,产生时序控制信号并传送水平驱动电路以控制水平驱动电路。第二垂直移位寄存器同样依据时序产生器所产生的垂直输入时钟信号以及第二垂直移位时钟信号,而产生时序数据供时序产生器依据时序数据,产生时序控制信号并传送至垂直驱动电路,以控制垂直驱动电路,如此可降低功率消耗,且可顺利进行双向扫描。
以上所述仅为本发明的较佳实施例,并非用来限定本发明所涵盖的范围,举凡依本发明所述的形状、构造及/或特征所为的均等变化与修饰,均应包括于本发明的权利要求内。
权利要求
1.一种时序产生电路,其用于一显示装置,该显示装置具有一垂直驱动电路与一水平驱动电路,该垂直驱动电路具有一第一垂直移位寄存器,该水平驱动电路具有一第一水平移位寄存器,其特征是,所述的时序产生电路包含一时序产生器,接收一垂直同步信号、一水平同步信号以及一主时钟信号,产生一垂直输入时钟信号、一水平输入时钟信号、一第一垂直移位时钟信号、一第一水平移位时钟信号、一第二垂直移位时钟信号以及一第二水平移位时钟信号,所述的第一垂直移位寄存器依据所述的垂直输入时钟信号与所述的第一垂直移位时钟信号产生复数选择时钟信号并且所述的第一水平移位寄存器依据所述的水平输入时钟信号与所述的第一水平移位时钟信号产生复数选择时钟信号,用于控制所述的显示装置的一显示区域;一第二垂直移位寄存器,依据所述的垂直输入时钟信号与所述的第二垂直移位时钟信号,产生一时序数据并传送至所述的时序产生器,该时序产生器依据所述的时序数据,产生一时序控制信号并传送至所述的垂直驱动电路,以控制该垂直驱动电路;以及一第二水平移位寄存器,依据所述的水平输入时钟信号与所述的第二水平移位时钟信号,产生所述的时序数据并传送至所述的时序产生器,该时序产生器依据该时序数据,产生所述的时序控制信号并传送至所述的水平驱动电路,以控制该水平驱动电路。
2.如权利要求1所述的时序产生电路,其特征是,所述的第二垂直移位时钟信号的频率小于或等于所述的第一垂直移位时钟信号的频率,并且所述的第二水平移位时钟信号的频率小于或等于所述的第一水平移位时钟信号的频率。
3.如权利要求1所述的时序产生电路,其特征是,所述的第二垂直移位寄存器的级数小于或等于所述的第一垂直移位寄存器的级数,并且所述的第二水平移位寄存器的级数小于或等于所述的第一水平移位寄存器的级数。
4.如权利要求1所述的时序产生电路,其特征是,所述的时序产生器依据所述的垂直同步信号,产生所述的垂直输入时钟信号,并依据所述的水平同步信号,产生所述的水平输入时钟信号。
5.如权利要求1所述的时序产生电路,其特征是,所述的时序产生器依据所述的主时钟信号,产生所述的第一垂直移位时钟信号、所述的第一水平移位时钟信号、所述的第二垂直移位时钟信号与所述的第二水平移位时钟信号。
6.一种显示装置的时序产生方法,其用于一显示装置,该显示装置具有一垂直驱动电路与一水平驱动电路,该垂直驱动电路具有一第一垂直移位寄存器,该水平驱动电路具有一第一水平移位寄存器,其特征是,所述的方法包含依据一垂直同步信号,一水平同步信号以及一主时钟信号,产生一垂直输入时钟信号、一水平输入时钟信号、一第一垂直/水平移位时钟信号、一第一水平移位时钟信号、一第二垂直移位时钟信号以及一第二水平移位时钟信号;传送所述的垂直输入时钟信号与所述的第一垂直移位时钟信号至所述的第一垂直移位寄存器,并传送所述的水平输入时钟信号与所述的第一水平移位时钟信号至所述的第一水平移位寄存器,产生复数选择时钟信号,用于控制所述的显示装置的一显示区域;传送所述的垂直/水平输入时钟信号与所述的第二垂直/水平移位时钟信号至一第二垂直/水平移位寄存器并传送所述的水平输入时钟信号与所述的第二水平移位时钟信号至一第二水平移位寄存器,分别产生一时序数据;以及依据所述的时序数据,分别产生一时序控制信号并传送至所述的垂直驱动电路与所述的水平驱动电路,以控制该垂直驱动电路与该水平驱动电路。
7.如权利要求6所述的时序产生方法,其特征是,所述的第二垂直移位时钟信号的频率小于或等于所述的第一垂直移位时钟信号的频率,并且所述的第二水平移位时钟信号的频率小于或等于所述的第一水平移位时钟信号的频率。
8.如权利要求6所述的时序产生方法,其特征是,所述的第二垂直移位寄存器的级数小于或等于所述的第一垂直移位寄存器的级数,并且所述的第二水平移位寄存器的级数小于或等于所述的第一水平移位寄存器的级数。
9.如权利要求6所述的时序产生方法,其特征是,产生一垂直输入时钟信号与一水平输入时钟信号的步骤,是分别依据所述的垂直同步信号与水平同步信号,产生所述的垂直输入时钟信号与所述的水平输入时钟信号。
10.如权利要求6所述的时序产生方法,其特征是,产生一第一垂直移位时钟信号、一第一水平移位时钟信号、一第二垂直移位时钟信号与一第二水平移位时钟信号的步骤,是依据所述的主时钟信号,产生所述的第一垂直/水平移位时钟信号、所述的第一水平移位时钟信号、所述的第二垂直移位时钟信号与所述的第二水平移位时钟信号。
11.一种显示装置,其具有一垂直驱动装置、一水平驱动装置与一时序产生电路,该垂直驱动电路具有一垂直移位寄存器,该水平驱动电路具有一水平移位寄存器,其特征是,所述的时序产生电路包含一时序产生器,接收一垂直同步信号、一水平同步信号以及一主时钟信号,产生一垂直输入时钟信号、一水平输入时钟信号、一第一垂直移位时钟信号、一第一水平移位时钟信号、一第二垂直移位时钟信号以及一第二水平移位时钟信号,所述的第一垂直移位寄存器依据所述的垂直输入时钟信号与所述的第一垂直移位时钟信号产生复数选择时钟信号并且所述的第一水平移位寄存器依据所述的水平输入时钟信号与所述的第一水平移位时钟信号产生复数选择时钟信号,用于控制所述的显示装置的一显示区域;一第二垂直移位寄存器,依据所述的垂直输入时钟信号与所述的第二垂直移位时钟信号,产生一时序数据并传送至所述的时序产生器,该时序产生器依据所述的时序数据,产生一时序控制信号并传送至所述的垂直驱动电路,以控制该垂直驱动电路;以及一第二水平移位寄存器,依据所述的水平输入时钟信号与所述的第二水平移位时钟信号,产生所述的时序数据并传送至所述的时序产生器,该时序产生器依据该时序数据,产生所述的时序控制信号并传送至所述的水平驱动电路,以控制该水平驱动电路。
12.如权利要求11所述的显示装置,其特征是,所述的第二垂直移位时钟信号的频率小于或等于所述的第一垂直移位时钟信号的频率,并且所述的第二水平移位时钟信号的频率小于或等于所述的第一水平移位时钟信号的频率。
13.如权利要求11所述的显示装置,其特征是,所述的第二垂直移位寄存器的级数小于或等于所述的第一垂直移位寄存器的级数,并且所述的第二水平移位寄存器的级数小于或等于所述的第一水平移位寄存器的级数。
14.如权利要求11所述的显示装置,其特征是,所述的时序产生器依据所述的垂直同步信号,产生所述的垂直输入时钟信号,并且依据所述的水平同步信号,产生所述的水平输入时钟信号。
15.如权利要求11所述的显示装置,其特征是,所述的时序产生器依据所述的主时钟信号,产生所述的第一垂直移位时钟信号、所述的第一水平移位时钟信号、所述的第二垂直移位时钟信号与所述的第二水平移位时钟信号。
16.一种显示方法,其用于一显示装置,该显示装置具有一垂直驱动电路与一水平驱动电路,该垂直驱动电路具有一第一垂直移位寄存器,该水平驱动电路具有一第一水平移位寄存器,其特征是,该显示方法包含依据一垂直同步信号,一水平同步信号以及一主时钟信号,产生一垂直输入时钟信号、一水平输入时钟信号、一第一垂直/水平移位时钟信号、一第一水平移位时钟信号、一第二垂直移位时钟信号以及一第二水平移位时钟信号;传送所述的垂直输入时钟信号与所述的第一垂直移位时钟信号至所述的第一垂直移位寄存器,并且传送所述的水平输入时钟信号与所述的第一水平移位时钟信号至所述的第一水平移位寄存器,产生复数选择时钟信号,用于控制所述的显示装置的一显示区域;传送所述的垂直/水平输入时钟信号与所述的第二垂直/水平移位时钟信号至一第二垂直/水平移位寄存器并传送所述的水平输入时钟信号与所述的第二水平移位时钟信号至一第二水平移位寄存器,分别产生一时序数据;以及依据所述的时序数据,分别产生一时序控制信号并传送至所述的垂直驱动电路与所述的水平驱动电路,以控制该垂直驱动电路与该水平驱动电路。
17.如权利要求16所述的显示方法,其特征是,所述的第二垂直移位时钟信号的频率小于或等于所述的第一垂直移位时钟信号的频率,并且所述的第二水平移位时钟信号的频率小于或等于所述的第一水平移位时钟信号的频率。
18.如权利要求16所述的显示方法,其特征是,所述的第二垂直移位寄存器的级数小于或等于所述的第一垂直移位寄存器的级数,并且所述的第二水平移位寄存器的级数小于或等于所述的第一水平移位寄存器的级数。
19.如权利要求16所述的显示方法,其特征是,产生一垂直输入时钟信号与一水平输入时钟信号的步骤,是分别依据所述的垂直同步信号与水平同步信号,产生所述的垂直输入时钟信号与所述的水平输入时钟信号。
20.如权利要求16所述的显示方法,其特征是,产生一第一垂直移位时钟信号、一第一水平移位时钟信号、一第二垂直移位时钟信号与一第二水平移位时钟信号的步骤,是依据所述的主时钟信号,产生所述的第一垂直/水平移位时钟信号、所述的第一水平移位时钟信号、所述的第二垂直移位时钟信号与所述的第二水平移位时钟信号。
全文摘要
本发明提供一种显示装置的时序产生电路及时序产生方法,用于具有一水平驱动电路与一垂直驱动电路的一显示装置。所述的水平驱动电路与垂直驱动电路分别有一第一水平移位寄存器与一第一垂直水平移位寄存器。时序产生电路包含一时序产生器与一第二水平移位寄存器或一第二垂直移位寄存器。时序产生方法通过第二水平移位寄存器产生一时序数据并传送至时序产生器,时序产生器依据时序数据产生一时序控制信号,以控制水平驱动电路;此外,也可通过第二垂直移位寄存器产生时序数据,供时序产生器依据此时序数据产生时序控制信号,以控制垂直驱动电路,如此可降低功率消耗,并可顺利进行双向扫描。
文档编号G09G3/36GK101051450SQ200710095808
公开日2007年10月10日 申请日期2007年4月4日 优先权日2007年4月4日
发明者郭俊宏, 孙文堂 申请人:友达光电股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1