电泳显示装置用驱动电路、电泳显示装置以及电子设备的制作方法

文档序号:2568382阅读:192来源:国知局
专利名称:电泳显示装置用驱动电路、电泳显示装置以及电子设备的制作方法
技术领域
本发明涉及驱动电泳显示装置的电泳显示装置用驱动电路、电泳显示 装置以及电子设备。
背景技术
这种电泳显示装置,具有通过多个像素如下进行显示的显示部。在各 像素中,在通过像素开关元件对存储电路写入图像信号之后,通过与写入 的图像信号相对应的像素电位驱动像素电极,在像素电极与共用电极之间 产生电位差。因此通过驱动像素电极以及共用电极之间的电泳元件进行显 示。例如在专利文献1中,关于这样的像素,公开了在存储电路中包括
DRAM (Dynamic Random Access Memory,动态随才几存取存储器)的结 构。在这种情况下,对存储电路中的图像信号的写入和对像素电极的像素 电位的供给同时并行地进行。
专利文献l:日本特开2003-84314号>^才艮
根据上述这样的显示部的结构,必须基于高频高速时钟(clock)控制 对于典型地沿行以及列方向矩阵状排列的多个像素的图像信号的供给。因 此,用于进行该控制的控制器(或者驱动部)必须基于高速时钟进行驱动。 因为工作时的消耗电力由时钟的频率决定,所以会发生控制器的消耗电力 增大这样的不良情况。因此,难以利用简易的二次电池等,会发生用于驱 动电泳显示装置的电力供给变得烦杂这样的问题。

发明内容
本发明正是鉴于例如上述的问题而做出的,其目的在于提供能够减小消耗电力的电泳显示装置用驱动电路、电泳显示装置以及电子设备。
为了解决上述问题,本发明所涉及的第 一 电泳显示装置用驱动电路, 驱动具备显示部的电泳显示装置,该显示部包括多个像素,在各个像素中 分别设置有在相互相对的像素电极以及共用电极之间包括电泳微粒的电泳 元件、像素开关元件、能够通过该像素开关元件写入图像信号的存储电路、 和与基于该存储电路的所述图像信号的输出相对应地开关控制所述像素电
极的开关电路,该电泳显示装置用驱动电路的特征在于,具备低速时钟 供给部,其供给低速时钟;高速时钟供给部,其供给频率高于所述低速时 钟的高速时钟;和控制部,其(i)基于所述高速时钟控制对所述存储电路 的所述图像信号的写入,并且(ii)基于所述低速时钟控制包括由所述开关 控制所控制的对于所述像素电极的规定的像素电位的供给的动作。
在由本发明所涉及的笫一驱动电路驱动的电泳显示装置中,通过施加
的电压,使设置在像素电极以及公共电极之间的电泳元件所含的电泳樹^立 在像素电极以及共用电极之间移动,从而在显示部显示图像。在各像素中, 在图像显示之前,(i)通过像素开关元件对存储电路供给写入图像信号, 与(i)不同,(ii)与基于图像信号的存储电路的输出相对应地,通过开 关电路开关控制像素电极而供给规定的像素电位,进行图像显示。还有, 在规定的图像显示之前,有时进行消除已在显示部显示的原图像的图像消 除。此时,作为包括上述(ii)的图像显示的动作的一部分,至少与图像显 示所涉及的动作同样地通过开关电路对各像素供给像素电位,例如与原图 像显示相同的电位、用于使其灰度反转的不同电位。
在本发明所涉及的第一驱动电路中,具备控制部,该控制部包括基于 从低速时钟供给部以及高速时钟供给部供给的高速时钟以及低速时钟,控 制上述(i)以及(ii)的动作的控制器。控制部,关于上述(i)基于高速 时钟进行对于多个像素的图像信号的写入,关于上述(ii)基于低速时钟对 像素电极供给规定的像素电位。关于上述(i),为了典型地分别沿行以及 列方向顺次选择多个像素而迅速进行图像信号的写入,必须基于高速时钟控制其动作。在进行上述(ii)即图像显示、图像消除时,进行通过共用的 控制线对沿行或列方向排列的像素的像素电位的供给。因此,每个像素行 或像素列地进行像素电位的供给,只要基于与上述(i)相比低频的低速时 钟控制其动作即可。或者,作为上述(ii)所包括的其他动作,在通过例如 电子纸的下一页或上一页按钮等的键输入等起动显示部、各种电路进行显 示切换的情况下,即便是等待由键输入等的指示的待机模式、显示部等的 起动,只要基于低速时钟控制其动作即可。
而且,在本发明所涉及的第一驱动电路中,控制部,在需要基于高速 时钟的控制的上述(i)的动作以外,还基于低速时钟控制上述(ii)的图 像显示等的动作,所以如上所迷与通常仅以高速时钟驱动进行各种控制的 情况相比能够减小消耗电力。因此,能够以比较低的电力驱动电泳显示装 置,也能够使用简易的二次电池等。
本发明所涉及的第一电泳显示装置用驱动电路的一个方式,具备电源 供给部,该电源供给部对所述显示部供给所述像素电位,与此同步对所述 共用电极供给共用电位,所述控制部基于所述低速时钟控制由所述电源供 给部进行的所述像素电位以及所述共用电位的供给。
根据该方式,电源供给部,对显示部的多个像素的各自在上述(ii)的 图像显示、图像消除中进行像素电位的供给,并且与此同步对共用电极供 给共用电位。共用电位,与像素电位的供给同样,通过共用的共用电位线 供给至沿行或列方向排列的像素,供给至各像素。因此,只要基于与上述 (i)相比低频的低速时钟控制其动作即可。
根据该方式,控制部基于低速时钟控制这样的电源供给部的动作。因 此,避免不必要地基于高速时钟控制以低速时钟足以控制的动作,能够以 更低的消耗电力驱动电泳显示装置。
在具备该电源供给部的方式中,所述电源供给部,优选构成为使所迷 共用电位变为低电位电平以及高电位电平中的任意一个并供给,所述高电 位电平具有高于所迷低电位电平的电位。
根据该结构,能够以更低的消耗电力进行下面的所谓"共振驱动,,(共
7用电极电位摆动驱动)。电源供给部,在图像显示、图像消除中关于各像
素使共用电位相对于像素电位在低电位(L)电平以及比低电位(L)电平 高电位的高电位(H)电平这两个值上变化。特别是在像素显示中,电源 供给部,使共用电位周期性地变为L电平以及H电平并供给共用电位。也 将这样的驱动称为"共振驱动"进行说明。
在这样使共用电位变化的情况下,只要基于与上述(i)相比低频的低 速时钟控制其动作即可。因此,通过控制部基于低速时钟控制以上那样的 共用电位的供给,不进行不必要的基于高速时钟的控制。
在本发明所涉及的第一电泳显示装置用驱动电路的其他方式中,具备 用于执行对所述存储电路的所述图像信号的写入的存储写入执行部,所述 控制部控制所述高速时钟供给部以及所述存储写入执行部的各自。
根据该方式,控制部,控制高速时钟供给部对于存储写入执行部供给 高速时钟,通过存储写入执行部执行上述(i)的动作,在显示部的各像素 中在存储电路中写入图像信号。
因此,通过另行控制在本发明的驱动电路中设置的存储写入执行部, 控制部自身不进行需要高速时钟的动作,所以只要以低速时钟驱动控制部 即可。因此,在该方式中,能够基于低速时钟驱动控制部,所以能够以更 低的消耗电力驱动电泳显示装置。
为了解决上述问题,未发明所涉及的第一电泳显示装置,具备显示 部,其包括多个像素,在各个像素中分别设置有在相互相对的像素电极以 及共用电极之间包括电泳微粒的电泳元件、像素开关元件、能够通过该像 素开关元件写入图像信号的存储电路、和与基于该存储电路的所述图像信 号的输出相对应地开关控制所述像素电极的开关电路;低速时钟供给部, 其供给低速时钟;高速时钟供给部,其供给频率高于所述低速时钟的高速 时钟;和控制部,其(i)基于所述高速时钟控制对所迷存储电路的所述图 像信号的写入,并且(ii)基于所述低速时钟控制包括由所述开关控制所控 制的对于所述像素电极的规定的像素电位的供给的动作。
本发明所涉及的第 一电泳显示装置,与上述本发明所涉及的第 一电泳显示装置用驱动电路同样地,能够以低消耗电力驱动。
为了解决上述问题,本发明所涉及的第二电泳显示装置用驱动电路, 驱动具备显示部的电泳显示装置,该显示部包括多个像素,在各个像素中
分别设置有在相互相对的像素电极以及共用电极之间包括电泳微粒的电泳 元件、像素开关元件、和能够通过该像素开关元件写入图像信号并且能够 与所述写入的图像信号相对应地对所述像素电极供给规定的像素电位的存
储电路,该电泳显示装置用驱动电路的特征在于,具备低速时钟供给部, 其供给低速时钟;高速时钟供给部,其供给频率高于所述低速时钟的高速 时钟;和控制部,其(i)基于所述高速时钟控制对所述存储电路的所述图 像信号的写入,并且(ii)基于所述低速时钟控制包括对于所述像素电极的 所述规定的像素电位的供给的动作。
在由本发明所涉及的第二驱动电路驱动的电泳显示装置中,与由本发 明所涉及的第 一驱动电路驱动的电泳显示装置大致相同,通过使电泳微粒 在像素电极以及共用电极之间移动,从而在显示部显示图像。在各像素中, 在图像显示之前,(i)通过像素开关元件对存储电路供给写入图像信号, 与(i)不同,(ii)与写入的图像信号相对应地,通过从存储电路对像素 电极供给规定的像素电位,从而在像素电极以及共用电极之间施加电压。 还有,在(ii)的动作时,典型地进行上述的所谓"共振驱动"(即,使共用 电位在低电位(L)电平以及比低电位(L)电平高电位的高电位(H)电 平这两个值上变化,并且供给至共用电极)。
在本发明所涉及的第二驱动电路中,特别具备控制部,该控制部包括 基于从低速时钟供给部以及高速时钟供给部供给的高速时钟以及低速时 钟,控制上述(i)以及(ii)的动作的控制器。控制部,关于上述(i)基 于高速时钟进行对于多个像素的图像信号的写入,关于上述(ii)基于低速 时钟对像素电极供^^见定的像素电位。
因此,与本发明所涉及的第一驱动电路大致相同,控制部,在需要基 于高速时钟的控制的上述(i)的动作以外,还基于低速时钟控制上述(ii) 的图像显示等的动作,所以与通常仅以高速时钟驱动进行各种控制的情况相比能够减小消耗电力。因此,能够以比较低的电力驱动电泳显示装置, 也能够使用简易的二次电池等。
本发明所涉及的第二电泳显示装置用驱动电路的一个方式,具备电源 供给部,该电源供给部对所述显示部供给所述像素电位,与此同步对所述 共用电极供给共用电位,所述控制部基于所述低速时钟控制由所述电源供 给部进行的所述像素电位以及所述共用电位的供给。
根据该方式,电源供给部,对显示部的多个像素的各自(更加具体而 言是各像素的存储电路)进行像素电位的供给,并且与此同步对共用电极 供给共用电位。共用电位,与像素电位的供给同样,通过共用的共用电位 线供给至沿行或列方向排列的像素,供给至各像素。因此,只要基于与上 述(i)相比低频的低速时钟控制其动作即可。
根据该方式,控制部基于低速时钟控制这样的电源供给部的动作。因 此,避免不必要地基于高速时钟控制以低速时钟足以控制的动作,能够以 更低的消耗电力驱动电泳显示装置。
在具备该电源供给部的方式中,所述电源供给部,优选构成为使所述 共用电位变为低电位电平以及高电位电平中的任意一个并供给,所述高电 位电平具有高于所述低电位电平的电位。
根据该结构,能够以更低的消耗电力进行所谓的"共振驱动"。"共振驱 动",也是只要基于与上述(i)相比低频的低速时钟控制其动作即可。根 据本方式,通过控制部基于低速时钟控制共用电位的供给,不进行不需要 的基于高速时钟的控制。
在本发明所涉及的第二电泳显示装置用驱动电路的其他方式中,具备 用于执行对所述存储电路的所述图像信号的写入的存储写入执行部,所述 控制部控制所述高速时钟供给部以及所述存储写入执行部的各自。
根据该方式,控制部,控制高速时钟供给部对于存储写入执行部供给 高速时钟,通过存储写入执行部执行上述(i)的动作,在显示部的各像素 中在存储电路中写入图像信号。
因此,通过另行控制在本发明的驱动电路中设置的存储写入执行部,控制部自身不进行需要高速时钟的动作,所以只要以低速时钟驱动控制部 即可。因此,在该方式中,能够基于低速时钟驱动控制部,所以能够以更 低的消耗电力驱动电泳显示装置。
为了解决上迷问题,本发明所涉及的第二电泳显示装置,具备本发明 所涉及的第二电泳显示装置用驱动电路(而且包括其各种方式)。
根据本发明所涉及的第二电泳显示装置,具备上述的本发明所涉及的 第二电泳显示装置用驱动电路,所以能够以低消耗电力驱动。
为了解决上述问题,本发明的电子设备,具备上述本发明所涉及的第 一或第二电泳显示装置。
根据本发明的电子设备,具备上述本发明所涉及的第 一或第二电泳显 示装置,所以能够实现能够以低消耗电力驱动的例如手表、电子纸、电子 记事本、便携电话、便携用音频设备等的各种电子设备。
本发明的作用以及其他的优点通过下面说明的优选实施方式加以明确。


图l是表示第一实施方式所涉及的电泳显示面板的整体结构的框图。
图2是表示第一实施方式中的像素的电结构的等效电路图。
图3是第一实施方式所涉及的电泳显示面板的显示部的局部剖视图。
图4是表示微嚢的结构的模式图。
图5是概略表示驱动第一实施方式所涉及的电泳显示面板的驱动电路 的结构的框图。
图6是用于说明第一实施方式所涉及的电泳显示装置中的显示动作的 定时图。
图7是表示第二实施方式所涉及的电泳显示面板的整体结构的框图。 图8是表示第二实施方式所涉及的像素的电结构的等效电路图。 图9是概略表示驱动第二实施方式所涉及的电泳显示面板的驱动电路 的结构的框图。图10是用于说明第二实施方式所涉及的电泳显示装置中的显示动作
的定时图。
图11是表示适用电泳显示装置的电子设备的一例的电子纸的结构的 立体图。
图12是表示适用电泳显示装置的电子设备的一例的电子记事本的结 构的立体图。 符号说明
20、 20b:像素,21:像素电极,22:共用电极,23:电泳元件,24: 像素开关用晶体管,25:存储电路,28:元件基板,29:对向基板,80: 微嚢,82:白色微粒,83:黑色微粒,110:开关电路,225:存储电路, 710、 710b:控制部,711:低速时钟控制部,712:高速时钟控制部。
具体实施例方式
下面,参照

本发明的实施方式。 (第一实施方式)
首先,关于本实施方式所涉及的电泳显示装置中的电泳面板的整体结 构,参照图1以及图2进行说明。
图1是表示本实施方式所涉及的电泳显示面板的整体结构的框图。
在图1中,本实施方式所涉及的电泳显示面板1,具备作为其主要构 成要素的显示部3、扫描线驱动电路60以及数据线驱动电路70。
在显示部3, m行n列量的像素20矩阵状(二维平面)排列。还有, 在显示部3,以相互交叉地方式设有m才艮扫描线40(即,扫描线Y1、Y2、…、
Ym)和n根数据线50 (即数据线X1、 X2.....Xn )。具体而言,m根
扫描线40沿行方向(即X方向)延伸,n根数据线50沿列方向(即Y方 向)延伸。与m根扫描线40和n根数据线50的交叉处相对应地配置有像 素20。
扫描线驱动电路60,基于定时信号,脉沖地对扫描线Y1、 Y2、...、 Ym的各自顺序供给扫描信号。数据线驱动电路70,基于定时信号,脉沖地对数据线X1、 X2.....Xn的各自供给图像信号。图像信号,取高电位
电平(以下称为"高电平"。例如5V )或者低电位电平(以下称为"低电平"。 例如0V)的两值的电平。
这里,各^f象素20,与高电位电源线91、低电位电源线92、共用电位 线93、第一控制线94以及第二控制线95电连接。高电位电源线91、低电 位电源线92、共用电位线93、第一控制线94以及第二控制线95,分别按 包括典型地如图l所示沿行方向(X)方向排列的像素20的每个像素列, 属于像素列的像素20共用地布线。
图2是表示像素的电构成的等效电路图。
在图2中,像素20,具备作为本发明所涉及的"像素开关元件"的一 例的像素开关用晶体管24、存储电路25、开关电路IIO、像素电极21、共 用电极22和电泳元件23。
像素开关用晶体管24,作为一例由N型晶体管构成。像素开关用晶体 管24,其栅极与扫描线40电连接,其源极与数据线50电连接,其漏极与 存储电路25的输入端子Nl电连接。像素开关用晶体管24,将从数据线驱 动电路70(参照图1)通过数据线50供给的图像信号,在与从扫描线驱动 电路60 (参照图1 )通过扫描线40脉沖供给的扫描信号相对应的定时,向 存储电路25的输入端子Nl输出。
存储电路25,作为一例具有反相器电路25a以及25b,作为SRAM (Static Random Access Memory,静态随才几存取存储器)而构成。
反相器电路25a以及25b,具有相互的输入端子与另一方的输出端子 电连接的环结构。即,反相器电路25a的输入端子与反相器电路25b的输 出端子相互电连接,反相器25b的输入端子与反相器电路25b的输出端子 相互电连接。反相器电路25a的输入端子,作为存储电路25的输入端子 Nl而构成,反相器电路25a的输出端子,作为存储电路25的输出端子N2 而构成。
反相器电路25a,具有N型晶体管25al以及P型晶体管25a2。 N型 晶体管25al以及P型晶体管25a2的栅极,与存储电路25的输入端子Nl
13电连接。N型晶体管25al的源极,与供给有低电位电源电位Vss的低电位 电源线92电连接。P型晶体管25a2的源极,与供给有高电位电源电位VEP 的高电位电源线91电连接。N型晶体管25al以及P型晶体管25a2的漏极, 与存储电路25的输出端子N2电连接。
反相器电路25b,具有N型晶体管25bl以及P型晶体管25b2。 N型 晶体管25bl以及P型晶体管25b2的栅极,与存储电路25的输出端子N2 电连接。N型晶体管25bl的源极,与供给有低电位电源电位Vss的低电位 电源线92电连接。P型晶体管25b2的源极,与供给有高电位电源电位VEP 的高电位电源线91电连接。N型晶体管25bl以及P型晶体管25b2的漏 极,与存储电路25的输入端子N1电连接。
存储电路25,当对其输入端子N1输入高电平的图像信号时,从其输 出端子N2输出低电位电源电位Vss,当对其输入端子Nl输入低电平的图 像信号时,从其输出端子N2输出高电位电源电位VEP。即,存储电路25 根据输入的图像信号是高电平还是低电平,输出低电位电源电位Vss或高 电位电源电位VEP。换言之,存储电路25构成为可将输入的图像信号作 为低电位电源电位Vss或高电位电源电位VEP存储。
开关电路110,具备第一传输门(transmission gate) 111以及第二传 输门112。
第一传输门111,具有P型晶体管lllp以及N型晶体管llln。 P型 晶体管lllp以及N型晶体管llln的源极,与第一控制线94电连接。P 型晶体管lllp以及N型晶体管llln的漏极,与像素电极21电连接。P 型晶体管lllp的栅极,与存储电路25的输入端子Nl电连接,N型晶体 管llln的栅极,与存储电路25的输出端子N2电连接。
第二传输门112,具有P型晶体管112p以及N型晶体管112n。 P型 晶体管112p以及N型晶体管112n的源极,与第二控制线95电连接。P 型晶体管112p以及N型晶体管112n的漏极,与像素电极21电连接。P 型晶体管112p的栅极,与存储电路25的输出端子N2电连接,N型晶体 管112n的源极,与存储电路25的输入端子N1电连接。
开关电路110,根据输入存储电路25的图像信号,择一选择第一控制线94以及第二控制线95中的任意一方的控制线,将该选中的控制线与像 素电极21电连接。
具体而言,通过当对存储电路25的输入端子N1输入高电平的图4象信 号时,从存储电路25对N型晶体管llln以及P型晶体管112p的栅极输 出低电位电源电位Vss,并且对P型晶体管lllp以及N型晶体管112n的 栅极输出高电位电源电位VEP,从而成为仅构成第二传输门112的P型晶 体管112p以及N型晶体管112n为导通状态,而构成第一传输门111的P 型晶体管lllp以及N型晶体管llln为截止状态。另一方面,通过当对存 储电路25的输入端子Nl;榆入低电平的图像信号时,从存储电路25对N 型晶体管llln以及P型晶体管112p的栅极输出高电位电源电位VEP,并 且对P型晶体管lllp以及N型晶体管112n的栅极输出低电位电源电位 Vss,从而成为仅构成第一传输门111的P型晶体管lllp以及N型晶体 管llln为导通状态,而构成第二传输门112的P型晶体管112p以及N型 晶体管112n为截止状态。即,在对存储电路25的输入端子Nl输入高电 平的图像信号时,仅第二传输门112成为导通状态,另一方面当对存储电 路25的输入端子N1输入低电平的图像信号时,仅第一传输门111成为导 通状态。
多个像素20的各个像素电极21,与通过开关电路110根据图像信号 择一选中的第一控制线94或第二控制线95电连接。此时,多个像素20 的各个像素电极21,与开关94s或95s的导通截止状态相对应地,供给第 一电位S1或第二电位S2,或者处于高阻抗状态。还有,第一电位S1或第 二电位S2是本发明所涉及的"像素电位"的一例。
更加具体而言,关于被供给低电平的图像信号的像素20,仅第一传输 门lll成为导通状态,该像素20的像素电极21与笫一控制线94电连接, 与开关94s的导通截止状态相对应地从电源电路210被输入第一电位Sl, 或者成为高阻抗状态。另一方面,关于被供给高电平的图像信号的像素20, 仅笫二传输门112成为导通状态,该像素20的像素电极21与第二控制线 95电连接,与开关95s的导通截止状态相对应地从电源电路210被供给第 二电位S2,或者成为高阻抗状态。^像素电极21,通过电泳元件23与共用电极22相互相对地配置。共用
电极22,与供给有共用电位Vcom的共用电位线93电连接。 电泳元件23 ,包括分别含有电泳微粒而成的多个微嚢。 接着,对于本实施方式所涉及的电泳显示面板的显示部的具体构成,
参照图3以及图4进行说明。
图3是本实施方式所涉及的电泳显示面板的显示部的局部剖视图。 在图3中,显示部3构成为在元件基板28和对向基板29之间夹持电
泳元件23。还有,在本实施方式中,以在对向14反29侧显示图像为前提
进行说明。
元件M 28,是包括例如玻璃、塑料等的基板。在元件基板28上, 在此省略图示,参照图2,形成有组装上述的像素开关用晶体管24、存储 电路25、开关电路110、扫描线40、数据线50、高电位电源线91、低电 位电源线92、共用电位线93、第一控制线94和第二控制线95的层叠结构。 在该层叠结构的上层侧矩阵状地设有多个^^素电极21。
对向基板29为包括例如玻璃、塑料等的透明J41。在对向基板29的 与元件141 28的相对面上,共用电极22与多个# 素电极9a相对地整面形 成。共用电极22,由例如镁4艮(MgAg)、铟锡氧化物(ITO)、铟锌氧 化物(IZO)等的透明导电材料形成。
电泳元件23,包括分别含有电泳微粒而成的多个微囊80,通过包括例 如树脂等的粘接剂30以及粘接层31被固定在元件基板28以及对向基板 29之间。还有,本实施《式所涉及的电泳显示装置1,在制造工序中,电 泳元件23预先通过粘接剂30固定在对向基板29侧而成的电泳片,通过粘 接层31粘接于另行制造的形成有像素电极21等的元件基板28侧。
微嚢80,在像素电极21以及共用电极22之间被夹持,在1个像素20 内(换言之对于1个像素电极21)配置有l个或多个。
图4是表示微嚢80的结构的模式图。还有,在图4中,模式地表示微 嚢的剖面。
在图4中,微嚢80,在壁膜85的内部封入有M介质81、多个白色 孩£粒82和多个黑色孩£粒83。孩£嚢80,形成为具有例如50pm左右的粒径的球状。还有,白色微粒82以及黑色微粒83是本发明所涉及的"电泳樹:粒" 的一例。
壁膜85,作为微嚢80的外壳发挥功能,采用聚甲基丙烯酸曱酯、聚 甲基丙烯酸乙酯等的丙烯酸树脂,尿素树脂、阿拉伯胶等的具有透光性的 高分子树脂形成。
分散介质81 ,为使白色微粒82与黑色微粒83分散于微嚢80内(换 言之为壁膜85内)的媒介。作为分散介质81,能够例示水、醇类溶剂(曱 醇,乙醇、异丙醇,丁醇,辛醇,甲基溶纤剂等),酯类(醋酸乙酯、醋 酸丁酯等)、酮类(丙酮,曱乙酮,曱基异丁基酮等)、脂肪族烃(戊烷, 己烷,辛烷等)、脂环式烃(环己烷,曱基环己烷等)、芳香族烃(苯, 甲苯,具有长链烷基的苯类(二甲苯、己基苯、庚基苯、辛基苯、壬基苯、 癸基苯、十一烷基苯、十二烷基苯、十三烷基苯、十四烷基苯等)等)、 卣代烃(二氯曱烷,氯仿,四氯化碳,1,2-二氯乙烷等)、羧酸盐等,也可 以为其他的油类,这些物质能够单独使用或用作混合物。进而,在分散介 质81中也可以配合表面活性剂等。
白色微粒82,为包括例如二氧化钛、锌华(氧化锌)、三氧化锑等的 白色颜料的微粒(高分子或者胶体),例如带负电。
黑色微粒83,为包括例如苯胺黑、炭黑等的黑色颜料的微粒(高分子 或者胶体),例如带正电。
因此,白色微粒82以及黑色微粒83,由于因像素电极21和共用电极 22之间的电位差所产生的电场,能够在分散介质81中移动。
在这些颜料中,根据需要,能够添加由电解质、界面活性剂、金属皂、 树脂、橡胶、油、石蜡、化合物等的微粒构成的带电控制剂、钛系耦合剂、 铝系耦合剂、硅烷系耦合剂等的分散介质、润滑剂、稳定剂等。
在图3以及图4中,在对像素电极21和共用电极22之间施加电压使 得共用电极22的电位相对较高的情况下,带正电的黑色微粒83由于库仑 力在微嚢80内向像素电极21侧靠近,并且带负电的白色微粒82由于库仑 力在微嚢80内向共用电极22侧靠近。其结果,在微嚢80内的显示面侧(即,
17共用电极22侧)白色微粒82聚集,因此在显示部3的显示面能够显示该 白色微粒82的颜色(即白色)。相反,在对像素电极21以及共用电极22 之间施加电压使得像素电极21的电位相对较高的情况下,带负电的白色微 粒82由于库仑力向像素电极21侧靠近,并且带正电的黑色微粒83由于库 仑力向共用电极22侧靠近。其结果,在微嚢80内的显示面侧黑色微粒83 聚集,因此在显示部3的显示面能够显示该黑色微粒83的颜色(即黑色)。
而且,通过像素电极21以及共用电极22之间的白色微粒82以及黑色 微粒83的分布状态,能够显示白色和黑色的中间灰度即淡灰、灰、黑灰等 的灰色。还有,通过将白色微粒82、黑色微粒83所用的颜料,代替为例 如红色、绿色、蓝色等的颜料,可以显示红色、绿色、蓝色等。
接着,关于驱动以上说明的电泳显示面板l的驱动电路,参照图5进 行说明。还有,下面说明的驱动电路,可以与扫描线驱动电路60、数据线 驱动电路70等共同内置设于电泳显示面板1中,也可以例如作为外部电路 设在面板之外,再安装到电泳显示面板l上。
图5是概略表示驱动本实施方式所涉及的电泳显示面板的驱动电路的 结构的框图。该驱动电路,包括主要部分包括控制器的控制部710、低 速时钟供给部711、高速时钟供给部712、图像信号写入控制部714以及存 储器715、升压电路716以及模拟开关717。本实施方式所涉及的电泳显示 装置,主要结构具备该驱动电路以及电泳显示面板l。
控制部710,进行电泳显示面板1的驱动控制,并控制高速时钟供给 部712、图像信号写入控制部714以及存储器715、升压电路716以及模拟 开关717的各自的动作。或者,控制部710,识别由对电泳显示装置以外 的例如经由USB的外部接口 (I/F) 601、作为UI (User Interface,用户 界面)的下一页或上一页蜂钮603等的键输入等所产生的指示,进行该驱 动电路、电泳显示面板l的起动,或进行电泳显示装置的温度管理等。
低速时钟供给部711以及高速时钟供给部712包括水晶振荡器等,构 成为能够产生并供给^见定频率的时钟。低速时钟供给部711进行用于驱动 控制部710的例如31kHz的低频时钟的供给,高速时钟供给部712进行频 率高于低速时钟(例如2.4MHz)的高速时钟的供给。作为具体的振荡器,对于低速时钟,能够采用使用音叉型水晶振子的振荡电路、CR振荡电路。 还有,对于高速时钟,优选CR振荡电路、环形振荡器、使用陶瓷振子的 振荡电路、使用AT振子,(水晶)的振荡电路等。特别是,在电泳显示装 置的驱动中并不需要那么高精度的振荡,所以通过将低速时钟、高速时钟 都设为CR振荡电路,能够以廉价、简单的结构构成各时钟供给部。
升压电路716,构成为能够供给用于通过^^莫拟开关717驱动电泳显示 面板l的各种电源。还有,升压电路716以及模拟开关717,构成本发明 所涉及的"电源供给部"的一例。
在图1或图2中,升压电路716,分别对高电位电源线91供给高电位 VEP,并对低电位电源线92供给低电位电源电位Vss,对共用电位线93 供给共用电位Vcom,对第一控制线94供给第一电位S1,以及对第二控制 线95供给第二电位S2。还有,升压电路716,也进行用于驱动扫描线驱动 电路60、数据线驱动电路70等的电源的供给。
模拟开关717,包括罔2所示的5种开关91s、 92s、 93s、 94s以及95s。 高电位电源电位VEP通过开关91s被供给至高电位电源线91,同样,低 电位电源电位Vss、共用电位Vcom、第一电位S1以及第二电位S2,分别 通过开关92s、 93s、 94s以及95s, ^皮供给至低电位电源线92、共用电位线 93、第一控制线94以及第二控制线95。 5种开关91s、 92s、 93s、 94s以及 95s的各自,构成为通过控制部710切换接通状态和断开状态。通过使开 关91s处于接通状态,高电位电源线91和升压电路716电连接,通过使开 关91s处于断开状态,高电位电源线91变为电断开的高阻抗状态。同样, 关于低电位电源线92、共用电位线93、第一控制线94以及第二控制线95, 分别通过^f吏开关92s、 93s、 94s以及95s中的相对应的一个处于接通状态, 而与升压电路716电连接,通过使该一个开关处于断开状态,而变为高阻 抗状态。
在图5中,图像信号写入供给部714以及存储器715构成本发明所涉 及的"存储写入执行部"的一例。图像信号写入供给部714,如上所述基于 从高速时钟供给部712供给的高速时钟,按照从存储器715读出的序列 (sequence )执行使图2所示的像素20的存储电路25存储图像信号的图像信号的写入动作。
接着,参照图6说明电泳显示装置中的显示动作。
图6是用于说明电泳显示装置中的显示动作的定时图。
在图6中,在本实施方式中,在显示动作所涉及的序列开始之前的电 源断开期间ST10之后,进行消除原图像的消除期间ST20以及ST21,之 后,在图l或图2所示的各像素20中,在进行图像信号的写入动作的图像 信号写入期间ST30之后,进行对像素电极21供给第一电位Sl或第二电 位S2而在显示部3显示图像的描绘期间ST40,完成一连串的动作,再次 进入电源断开期间ST50。
在图6中,示出有共用电位Vcom、来自图5所示的控制部710的对 于图像信号写入控制部714的控制信号,还有与该控制信号相对应的来自 图像信号写入控制部714的、供给至图1所示的数据线驱动电路70以及扫 描线驱动电路60的各种定时信号。
在图5中,在序列开始前的电源断开期间ST10中,控制部710处于 等待由对例如外部接口 (I/F)601、下一页或上一页按钮603等的键输入 等所产生的指示的待机模式,如果识别到指示则基于来自低速时钟供给部 711的低速时钟进行动作。在待机才莫式中,不进行从升压电路716的各种 电源的供给,而且关于图2所示的像素20,开关91、 92s、 93s、 94s以及 95s变为断开状态。因此,高电位电源线91、低电位电源线92、共用电位 线93、第一控制线94以及第二控制线95都处于高阻抗状态。因此,在图 6中,共用电位Vcom也处于高阻抗状态(Hi-Z)。
之后,由控制部710起动电泳显示装置,进入应该进行显示部3中的 显示切换的、消除原图4象的消除期间ST20以及SR21。在消除期间ST20 以及SR21中,在图1所示的显示部3的各像素20中,处于在图2所示的 存储电路25中保持在显示原图像时输入的低电平或高电平的图像信号的 状态。因此,在各像素20中,与来自存储电路25的输出(即,高电位电 源电位VEP以及低电位电源电位Vss)相对应,开关电路110的第一传输 门111以及第二传输门112的一方处于导通状态。
具体而言,在输入了低电平的图像信号的像素20中,仅有第一传输门lll处于导通状态,像素电极21与第一控制线94电连接。还有,在输入 了高电平的图像信号的像素20中,仅有第二传输门112处于导通状态,像 素电极21与第二控制线95电连接。
此时,在图5中,控制部710,基于低速时钟控制升压电路716以及 模拟开关717的动作。升压电路716,供给用于驱动存储电路25的高电平 (例如15V )的高电位电跨、电位VEP以及低电位电源电位Vss(例如OV), 并且将用于驱动第一控制线94以及第二控制线95的第一电位Sl以及第二 电位S2作为低电平(例如OV)以及高电平(例如15V)中的一方供给。 即,在消除期间ST20以及ST21中,同电位供给第一电位Sl以及第二电 位S2。
还有,如图6所示,升压电路716,使共用电位Vcom与第一电位Sl 以及第二电位S2相对应地变为低电平(例如OV)以及高电平(例如15V) 中的一方进行供给。
这样供给的高电位电源电位VEP以及低电位电源电位Vss、第一电位 S1以及第二电位S2,还有共用电位Vcom,通过由控制部710控制而处于 接通状态的开关91s、 92s、 93s、 94s以及95s,被供给至图2所示的各种 布线91、 92、 93、 94以及?5。
因此,在显示部3的各像素20中,通过第一控制线94或第二控制线 95对像素电极21供给第一电位Sl或第二电位S2,通过共用电位线93对 共用电极22供给共用电位Vcom。由此,在对像素电极21供给高电平的 第一电位Sl或第二电位S2,对共用电极22供给低电平的共用电位Vcom 的情况下,如上所述,在显示部3进行整面状的黑色显示。与此相对,在 对像素电极21供给低电平的第一电位Sl或第二电位S2,对共用电极22 供给高电平的共用电位Vcom的情况下,如上所述,在显示部3进行整面 状的白色显示。
还有,在消除期间ST20以及ST21中,通过升压电路716通过开关 94s以及95s,对第一控制线94以及第二控制线95分别以相互不同的电位 供给第一电位S1以及第^电位S2,使得各像素20中的显示能够灰度反转。
还有,在图6中,从序列开始前的电源断开期间ST10的中间到消除期间S20以及ST21,来自控制部710的控制信号维持在低电平(例如接地 电位(GND)即0V)。之后,当转移至图像信号写入期间ST30时,如图 6所示,来自控制部710的控制信号变为高电平,起动图像信号写入控制 部714,从高速时钟供给部712对图像信号写入控制部714供给高速时钟。 图像信号写入控制部714,从存储器715读出与图像信号写入动作相关的 序列,基于高速时钟执行该序列。
在图6中,图像信号写入控制部714,基于供给的高速时钟,生成包 括用于驱动图1所示的扫描线驱动电路60的Y侧时钟信号YCLK (例如 3kHz )、以及用于驱动数据线驱动电路70的X侧时钟信号XCLK (例如 600kHz)的各种定时信号,对电泳显示面板l供给。
在图1中,扫描线驱动电路60,基于Y侧时钟信号YCLK顺序对扫
描线Y1、 Y2.....Ym供给扫描信号。扫描信号的脉冲,由从图像信号写
入控制部714供给的定时信号所包括的图6所示的使能信号YENB规定。
接着,在基于一个使能信号YENB选择扫描线Yl、 Y2.....Ym中的一
条扫描线的期间,数据线驱动电路70基于X侧时钟信号XCLK对数据线 XI、 X2.....Xn供给图像信号。
在图2中,在各像素20中,根据扫描信号将图像信号从像素开关用晶 体管24输入存储电路25的输入端子Nl。
在图5中,升压电路716,供给高电平(例如5V)的高电位电源电位 VEP以及低电平的低电位电源电位Vss (例如OV)。在图2中,高电位电 源电位VEP以及低电位电源电位Vss,分别通过处于接通状态的开关91s 以及92s对高电位电源线91以及低电位电源线92供给。另一方面,在图 像信号写入期间ST30中,升压电路716不进行共用电位Vcom以及笫一 电位S1和第二电位S2的供给,开关93s、 94s以及95s变为关断状态。因 此,图6所示的共用电位Vcom处于高阻抗状态(Hi-Z),图2所示的共 用电位线93、第一控制线94以及第二控制线95处于高阻抗状态。
接着,转移至描绘期间ST40。在图5中,来自控制器710的控制信号 如图6所示变为低电平,来自高速时钟供给部712的高速时钟的供给停止,并且图像信号写入控制部714的动作也停止。升压电路716以及模拟开关 717,通过控制部710基于低速时钟被驱动控制。
升压电路716,供给高电平(例如15V)的高电位电源电位VEP以及 低电平的低电位电源电位Vss (例如0V),并且第一电位Sl作为高电平 (例如15V)供给,第二电位S2作为低电平(例如0V)供给。此时,在 供给第一电位Sl的期间中不供给第二电位S2,在供给第二电位S2的期间 不供给第一电位S1。
如图6所示,升压电路716,优选使共用电位Vcom周期性地变为低 电平(例如0V)以及高电平(例如15V)中的任一并供给。由此,在描绘 期间ST40中,以例如频率50Hz进行共振驱动(共用电极电位摆动驱动)。
这样供给的高电位电源电位VEP以及低电位电源电位Vss、第 一电位 Sl以及第二电位S2还有共用电位Vcom,通过由控制部710控制为接通 状态的开关91s、 92s、 93s、 94s以及95s,净皮供给至图2所示的各种布线 91、 92、 93、 94以及95。但是,在供给第一电位Sl的期间中,第一控制 线94通过开关94s与升压电路716电连接,第二控制线95因为相对应的 开关95s变为断开状态,而变为高阻抗状态。另一方面,在供给第二电位 S2的期间中,第二控制线95通过开关95s与升压电路716电连接,第一 控制线94因为相对应的开关94s变为断开状态,而变为高阻抗状态。
在显示部3中,在各像素20中,处于在存储电路25中保持低电平或 高电平的图像信号的状态。因此,在各像素20中,与来自存储电路25的 输出(高电位电源电位VEP以及低电位电源电位Vss)相对应,开关电路 110的第一传输门111以及第二传输门112的一方处于接通状态。
具体而言,在输入有低电平的图像信号的像素20中,仅第一传输门 lll处于接通状态,像素电极21与第一控制线94电连接。还有,在输入 有高电平的图像信号的像素20中,仅第二传输门112处于接通状态,像素 电极21与第二控制线95电连接。
因此,在输入有低电平的图像信号的像素20中,从第一控制线94对 像素电极21供给笫一电位Sl (高电平、例如15V),基于在从共用电位线93供给的共用电位Vcom为低电平(例如OV)时所产生的像素电极21 与共用电极22之间的电位差,进行黑色显示。另一方面,在输入有高电平 的图像信号的像素20中,从第二控制线95对像素电极21供给第二电位 S2(低电平、例如OV),基于在从共用电位线93供给的共用电位Vcom 为高电平(例如15V)时所产生的像素电极21与共用电极22之间的电位 差,进行白色显示。
之后,结束序列转移至电源断开期间ST50。在电源断开期间ST50中, 不再从升压电路716进行各种电源的供给,而且关于图2所示的像素20, 开关91s、 92s、 93s、 94s以及95s变为断开状态。因此,高电位电源线91、 低电位电源线92、共用电位线93、第一控制线94以及第二控制线95都处 于高阻抗状态。因此,在图6中,共用电位Vcom也处于高阻抗状态(Hi-Z ), 优选,控制部710再次进行待机模式,而停止控制信号的供给。
如上所述,在本实施方式中,(i)在图6所示的图j象信号写入期间ST30 中,基于由控制部710所进行的控制,通过高速时钟进行对于像素20的存 储电路25的图像信号的写入,(ii)基于由控制部710所进行的控制,通 过低速时钟进行图6中的消除期间ST20以及ST21中的全黑或全白等的消 除图像的显示、还有描绘期间ST40中的图像显示、还有电源断开期间ST10 或ST50中的从待机模式起的起动等的动作。
根据已经说明的动作例,关于上述(i),为了按列方向按行方向排列 的各像素行逐行顺序选择图1所示的显示部3中的多个像素20,在选中像 素行的期间,进行对属于它的像素的各自的图像信号的写入,所以为了迅 速进行相关动作,必须基于高速时钟控制其动作。另一方面,关于上述(ii), 根据如上所述的动作例,在进行规定的图像显示时,在每个像素行通过共 用的第一控制线94以及第二控制线95还有共用电位线93,分别对像素电 极21以及共用电极22供给第一电位Sl以及第二电位S2还有共用电位 Vcom。因此,关于上述(ii),只要基于与上述(i)相比低频率的低速时 钟控制其动作即可。还有;作为上述(ii)所包括的其他动作,关于从待机 模式起的电泳显示装置的起动等,只要基于低速时钟控制其动作即可。还
24有,如上所述,在描绘期间ST40中,使共用电位周期性两值变动,进行 共振驱动,此时只要基于低速时钟控制其动作即可。
还有,在上述(i)中,通过另行控制设置在图5所示的驱动电路内的 图像信号写入控制部714,控制部710自身不进行需要高速时钟的动作, 所以只要以低速时钟驱动控制部710即可。因此,在本实施方式中,能够 基于低速时钟驱动控制部710。
因此,根据本实施方式,控制部710,因为避免了不必要地基于高速 时钟对以低速时钟足以控制的上述(i)以外的上述(ii)的动作进行控制 的情况,所以假设不实施任何对策,与通常仅以高速时钟驱动进行各种控 制的情况相比较,能够减少消耗电力。因此,能够以比较低的消耗电力驱 动电泳显示装置,能够利用简易的二次电池等。
(第二实施方式)
关于第二实施方式所涉及的电泳显示装置,参照图7至图IO进行说明。 还有,第二实施方式所涉及的电泳显示装置,是本发明所涉及的第二电泳 显示装置的一例。
首先,关于本实施方式所涉及的电泳显示装置中的电泳面板的整体结 构,参照图7以及图8进行^兌明。
图7是表示第二实施方式所涉及的电泳显示面板的整体结构的框图。 还有,在图7中,对与图l至图6所示的第一实施方式所涉及的构成要素 相同的构成要素标注相同的附图标记,适当省略对其的说明。关于这一点, 在后述的图8至图10中也一样。
在图7中,第二实施方式所涉及的电泳显示面板2,作为其主要构成 要素具备显示部3b、扫描线驱动电路60以及数据线驱动电路70。
在显示部3b中,m行xn列量的像素20b以矩阵状排列。还有,在显 示部3b中,m根扫描线40和n根数据线50相互交叉地设置。与m根扫 描线40和n根数据线50的交叉处相对应地配置有像素20b。
各像素20b,与高电位电源线91、低电位电源线92以及共用电位线 93电连接。高电位电源线91、低电位电源线92以及共用电位线93,分别按包括沿行方向(即X方向)排列的像素20b的每个像素列,与属于每个
像素列的像素20b共用地布线。
图8是表示第二实施方式所涉及的像素的电结构的等效电路图。 在图8中,像素20b,具备本发明所涉及的"像素开关元件"的一例
即像素开关用晶体管24、存储电路225、像素电极21、共用电极22和电
泳显示元件23。
像素开关用晶体管24,由N型晶体管构成。像素开关用晶体管24, 其栅极与扫描线40电连接,其源极与数据线50电连接,其漏极与存储电 路225的输入端子N21电连接。像素开关用晶体管24,将从数据线驱动电 路70 (参照图7 )通过数据线50供给的图像信号,在与从扫描线驱动电路 60 (参照图7)通过扫描线40脉冲供给的扫描线号相对应的定时,向存储 电路225的输入端子N21输出。
存储电路225,具有反相器电路225a以及225b,作为SRAM而构成。
反相器电路225a以及225b,具有相互的输入端子与另一方的输出端 子电连接的环结构。即,反相器电路225a的输入端子与反相器电路225b 的输出端子相互电连接,反相器225b的输入端子与反相器电路225b的输 出端子相互电连接。反相器电路225a的输入端子,作为存储电路225的输 入端子N21而构成,反相器电路225a的输出端子,作为存储电路225的 输出端子N22而构成。
反相器电路225a,具有N型晶体管225al以及P型晶体管225a2。 N 型晶体管225al以及P型晶体管225a2的栅极,与存储电路225的输入端 子N21电连接。N型晶体管225al的源极,与供给有低电位电源电位Vss 的低电位电源线92电连接。P型晶体管225a2的源极,与供给有高电位电 源电位VEP的高电位电源线91电连接。N型晶体管225al以及P型晶体 管225a2的漏极,与存储电路225的输出端子N22电连接。
反相器电路225b,具有N型晶体管225bl以及P型晶体管225b2。 N 型晶体管225bl以及P型晶体管225b2的栅极,与存储电路225的输出端 子N22电连接。N型晶体管225bl的源极,与低电位电源线92电连接。P型晶体管225b2的源极,与高电位电源线91电连接。N型晶体管225bl 以及P型晶体管225b2的漏极,与存储电路225的输入端子N21电连接。 存储电路225,当对其输入端子N21输入高电平的图像信号时,从其 输出端子N22输出低电位电源电位Vss,当对其输入端子N21输入低电平 的图像信号时,从其输出端子N22输出高电位电源电位VEP。即,存储电 路225构成为,能够将输入的图像信号作为低电位电源电位Vss或高电位 电源电位VEP存储。存储电路225的输出端子N22与像素电极21电连接。 因此,在像素电极21中,与存储电路225中存储的(换言之写入的)图像 信号相对应地,从存储电路225供给低电位电源电位Vss或高电位电源电 位VEP。即,存储电路225构成为,能够通过像素开关用晶体管24写入 图像信号(换言之,存储通过像素开关用晶体管24供给的图像信号),并 且存储电路225能够与该写入的(或存储的)图像信号相对应地对像素电 极21供给作为规定的像素电位的低电位电源电位Vss或者高电位电源电位 VEP。
接着,关于驱动以上说明的电泳显示面板2的驱动电路,参照图9进 行说明。
图9是概略表示驱动第二实施方式所涉及的电泳显示面板的驱动电路 的框图。
在图9中,第二实施方式所涉及的驱动电路包括主要部分包括控制 器的控制部710b、低速时钟供给部711、高速时钟供给部712、图像信号 写入控制部714以及存储器715、升压电路716b以及模拟开关(Analog SW ) 717b。第二实施方式所涉及的电泳显示装置,主要结构具备该驱动电路以 及电泳显示面板2。
控制部710b,进行电泳显示面板2的驱动控制,并控制高速时钟供给 部712、图像信号写入控制部714以及存储器715、升压电路716b以及模 拟开关717b的各自的动作。此外,控制部710b,识别由对电泳显示装置 以外的例如经由USB的外部接口 (I/F) 601、作为UI的下一页或上一页 按钮603等的键输入等所产生的指示,进行该驱动电路、电泳显示面板2的起动,或进行电泳显示装置的温度管理等。
升压电路716,构成为能够供给用于通过^^莫拟开关717b驱动电泳显示 面板2的各种电源。还有,升压电路716b以及模拟开关717b,构成本发 明所涉及的"电源供给部"的一例。
从图7至图9,升压电路716b,分别对高电位电源线91供给高电位电 源电位VEP,并对低电位电源线92供给低电位电源电位Vss,还对共用电 位线93供给共用电位Vcom。还有,升压电路716b,也进行用于驱动扫描 线驱动电路60、数据线驱动电路70等的电源的供给。
模拟开关717b,包括图8所示的3种开关91s、 92s以及93s。高电位 电源电位VEP通过开关91s被供给至高电位电源线91,同样,低电位电 源电位Vss以及共用电位Vcom,分别通过开关92s以及93s,被供给至低 电位电源线92以及共用电位线93。 3种开关91s、 92s以及93s的各自, 构成为通过控制部710b切换接通状态和断开状态。通过使开关91s处于接 通状态,高电位电源线91和升压电路716b电连接,通过使开关91s处于 断开状态,高电位电源线91变为电断开的高阻抗状态。同样,关于低电位 电源线92以及共用电位线93,分别通过使开关92s以及93s中的相对应的 一个处于接通状态,而与升压电路716b电连接,通过使该一个开关处于断 开状态,而变为高阻抗状态。
接着,关于第二实施方式所涉及的电泳显示装置中的显示动作,参照 图IO进行说明。
图10是用于说明第二实施方式所涉及的电泳显示装置中的显示动作 的定时图。
在图10中,在第二实施方式中,在显示动作所涉及的序列开始之前的 电源断开期间ST10之后,进行消除原图像的消除期间ST20以及ST21, 之后,在各像素20b (参照图l或图2)中,在进行图像信号的写入动作的 图像信号写入期间ST30之后,进行通过对像素电极21以及共用电极22 之间施加电压而在显示部3b显示图像的描绘期间ST40b,完成一连串的动 作,再次进入电源断开期间ST50。
在图10中,示出有共用电位Vcom、来自控制部710b (参照图9)的对于图像信号写入控制部714的控制信号,还有与该控制信号相对应的来 自图像信号写入控制部714的、供给至数据线驱动电路70以及扫描线驱动 电路60 (参照图7)的各种定时信号。
在第二实施方式中,与上述的第一实施方式中的动作大致相同地,(i) 在图10所示的图像信号写入期间ST30中,基于由控制部710b所进行的 控制,通过高速时钟进行对于像素20b的存储电路225的图像信号的写入, (ii)基于由控制部710b所进行的控制,通过低速时钟进行图10中的消 除期间ST20以及ST21中的全黑或全白等的消除图像的显示、还有描绘期 间ST40b中的图j象显示、还有电源断开期间ST10或ST50中的从待才;i^莫 式起的起动等的动作。
具体而言,在图9以及图10中,从序列前的电源断开期间ST10的中 间到消除期间S20以及ST21,来自控制部710b的控制信号维持在低电平 (例如接地电位(GND )即0V)。之后,当转移至图寸象信号写入期间ST30 时,来自控制部710b的控制信号变为高电平,起动图像信号写入控制部 714,从高速时钟供给部712对图像信号写入控制部714供给高速时钟。图 像信号写入控制部714,从存储器715读出与图傳J言号写入动作相关的序 列,基于高速时钟执行该序列。在图像信号写入期间ST30的结束时,各 像素20b,变为在存储电路225中写入(或保持)低电平或高电平的图像 信号的状态。
接着,转移至描绘期间ST40b。来自控制器710b的控制信号如图10 所示变为低电平,来自高速时钟供给部712的高速时钟的供给停止,并且 图像信号写入控制部714的动作也停止。升压电路716b以及模拟开关 717b,通过控制部710b基于低速时钟被驱动控制。
在描绘期间ST40b中,升压电路716b供给高电平(例如15V)的高 电位电源电位VEP以及低电平的低电位电源电位Vss (例如0V )。还有, 升压电路716b,使共用电位Vcom周期性地变为低电平(例如0V)以及 高电平(例如15V)中的任一并供给。由此,在描绘期间ST40b中,以例 如频率50Hz进行共振驱动。即,在图像信号写入期间ST30中,在高电平的图像信号写入存储电路225的像素20b中,在描绘期间ST40b中从存储 电路225对像素电极21供给低电位电源电位Vss (例如0V),基于在从 共用电位线93供给的共用电位Vcom为高电平(例如15V )时所产生的像 素电极21与共用电极22之间的电位差,进行白色显示。另一方面,在图 像信号写入期间ST30中,在低电平的图像信号写入存储电路225的像素 20b中,在描绘期间ST40b中从存储电路225对像素电极21供给高电位电 源电位VEP (例如15V),基于在从共用电位线93供给的共用电位Vcom 为低电平(例如0V )时所产生的像素电极21与共用电极22之间的电位差, 进行黑色显示。
之后,序列结束,转移至电源断开期间ST50。在电源断开期间ST50 中,不再从升压电路716b进行各种电源的供给,而且关于像素20b,开关 91s、 92s以及93s变为断开状态。
如上所述,根据第二实施方式,控制部710b,避免了不必要地基于高
白等的消除图像的显示、描绘期间ST40b中的图像显示、以及电源断开期 间ST10或ST50中的从待机模式起的起动的动作(换言之,必需高速时钟 的对存储电路225的图像信号的写入动作以外的动作),所以假设不实施 任何对策,与通常仅以高速时钟驱动进行各种控制的情况相比,能够减少 消耗电力。因此,根据第二实施方式,与上述第一实施方式同样,能够以 比较低的消耗电力驱动电泳显示装置,能够利用简易的二次电池等。 (电子设备)
接着,关于适用上述电泳显示装置的电子设备,参照图11以及图12 进行说明。下面,以上述的电泳显示装置适用于电子纸或电子记事本的情 况为例进行说明。
图11是表示电子纸1400的结构的立体图。
如图11所示,电子紙1400,具备上述实施方式所涉及的电泳显示装 置作为显示部1401。电子纸1400具有柔性,构成为具有由与以往的纸同 样的质感以及柔软性的可重写的片构成的主体1402。
30图12是表示电子记事本1500的结构的立体图。
如图12所示,电子记事本1500,多层束集图11所示的电子纸1400, 由封套1501所夹持。封套1501,例如具备对从外部的装置所传送的显示 数据进行输入的显示数据输入单元(图示省略)。由此,能够相应于该显 示数据,原状保持束集电子纸的状态,进行显示内容的改变、更新。
上述的电子纸1400以及电子记事本1500,具备上述实施方式所涉及 的电泳显示装置,所以消耗电力较小、可进行高质量的图像显示。
还有,除了这些之外,在手表、便携电话、便携用音频设备等的电子 设备的显示部,也能够合适地釆用本发明中的电泳显示装置。
本发明,并不限定于上述实施方式,可以在不违反通过权利要求书以 及说明书整体所读取的发明的要旨或思想的范围内进行适当变化,具有这 样的变化的电泳显示装置的驱动方法、电泳显示装置以及具有该电泳显示 装置而成的电子设备也被包括在本发明的技术范围内。
权利要求
1.一种电泳显示装置用驱动电路,其驱动具备显示部的电泳显示装置,该显示部包括多个像素,在各个像素中分别设置有在相互相对的像素电极以及共用电极之间包括电泳微粒的电泳元件、像素开关元件、能够通过该像素开关元件写入图像信号的存储电路、和与基于该存储电路的所述图像信号的输出相对应地开关控制所述像素电极的开关电路,该电泳显示装置用驱动电路的特征在于,具备低速时钟供给部,其供给低速时钟;高速时钟供给部,其供给频率高于所述低速时钟的高速时钟;和控制部,其(i)基于所述高速时钟控制对所述存储电路的所述图像信号的写入,并且(ii)基于所述低速时钟控制包括由所述开关控制所控制的对于所述像素电极的规定的像素电位的供给的动作。
2. 根据权利要求l所记载的电泳显示装置用驱动电路,其特征在于, 具备电源供给部,其对所述显示部供给所述像素电位,并且与此同步对所述共用电极供给共用电位,所述控制部,基于所述低速时钟控制由所述电源供给部进行的所述像 素电位以及所述共用电位的供给。
3. 根据权利要求2所记载的电泳显示装置用驱动电路,其特征在于, 所述电源供给部,使所述共用电位变为低电位电平以及高电位电平中的任意一个并供给,所述高电位电平具有高于所述低电位电平的电位。
4. 根据权利要求1至3中的任一项所记栽的电泳显示装置用驱动电 路,其特征在于,具备存储写入执行部,其用于执行对所述存储电路的所述图像信号的 写入,所述控制部,控制所述高速时钟供给部以及所述存储写入执行部的各自。
5. —种电泳显示装置,其特征在于,具备显示部,其包括多个像素,在各个像素中分别设置有在相互相对的像 素电极以及共用电极之间包括电泳微粒的电泳元件、像素开关元件、能够 通过该像素开关元件写入图像信号的存储电路、和与基于该存储电路的所述图像信号的输出相对应地开关控制所述像素电极的开关电路; 低速时钟供给部,其供给低速时钟;高速时钟供给部,其供给频率高于所述低速时钟的高速时钟;和 控制部,其(i)基于所述高速时钟控制对所述存储电路的所述图像信号的写入,并且(ii)基于所述低速时钟控制包括由所述开关控制所控制的对于所述像素电极的规定的像素电位的供给的动作。
6. —种电泳显示装置用驱动电路,其驱动具备显示部的电泳显示装 置,该显示部包括多个像素,在各个像素中分别设置有在相互相对的像素 电极以及共用电极之间包括电泳微粒的电泳元件、像素开关元件、和能够 通过该像素开关元件写入图像信号并且能够与所述写入的图像信号相对应 地对所述像素电极供给规定的像素电位的存储电路,该电泳显示装置用驱 动电路的特征在于,具备低速时钟供给部,其供给低速时钟;高速时钟供给部,其供给频率高于所述低速时钟的高速时钟;和 控制部,其(i)基于所述高速时钟控制对所述存储电路的所述图像信号的写入,并且(ii)基于所述低速时钟控制包括对于所述像素电极的所述 规定的像素电位的供给的动作。
7. 根据权利要求6所记载的电泳显示装置用驱动电路,其特征在于, 具备电源供给部,其对所述显示部供给所述像素电位,并且与此同步对所述共用电极供给共用电位,所述控制部,基于所述低速时钟控制由所述电源供给部进行的所述像 素电位以及所述共用电位的供给。
8. 根据权利要求7所记载的电泳显示装置用驱动电路,其特征在于, 所述电源供给部,使辨述共用电位变为低电位电平以及高电位电平中的任意一个并供给,所述高电位电平具有高于所述低电位电平的电位。
9. 根据权利要求6至8中的任一项所记载的电泳显示装置用驱动电 路,其特征在于,具备存储写入执行部,其用于执行对所述存储电路的所述图像信号的 写入,所述控制部,控制所述高速时钟供给部以及所述存储写入执行部的各白。
10. —种电泳显示装置,其特征在于,具备根据权利要求6至9中的任一项所记载的电泳显示装置用驱动电路。
11. 一种电子设备,其特征在于,具备 根据权利要求5或10所记载的电泳显示装置。
全文摘要
本发明涉及电泳显示装置用驱动电路、电泳显示装置以及电子设备。该电泳显示装置用驱动电路以低的消耗电力驱动电泳显示装置。本发明的电泳显示装置用驱动电路,具备控制部(710),其(i)基于高速时钟控制对像素(20)的存储电路(25)的图像信号的写入,并且(ii)基于低速时钟控制包括由像素(20)的开关电路(110)的开关控制所控制的对于像素电极(21)的第一电位(S1)或第二电位(S2)的供给的动作。
文档编号G09G3/34GK101540142SQ20091012815
公开日2009年9月23日 申请日期2009年3月12日 优先权日2008年3月18日
发明者山田利道 申请人:精工爱普生株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1