源极驱动器以及应用该源极驱动器的显示器的制作方法

文档序号:2568654阅读:176来源:国知局
专利名称:源极驱动器以及应用该源极驱动器的显示器的制作方法
专利说明本发明涉及传送器与接收器,尤其是应用于显示器的传送器与接收器。
背景技术
请参照图1,图1为公知晶体管-晶体管逻辑(transistor-transistor logic, TTL)接口 100的示意图。如图1所示,TTL接口 100包含有一传送器110以及一接收器 120,其中接收器120经由一单一数据线L来接收一数字信号。然而,对TTL接口 100来说, 该数字信号一般而言需要有着较大的摆幅(swing),而电磁干扰(electronic-magnetic interference, EMI)会因此较为严重,导致其可运作的频率受到限制。为了解决TTL接口 100中电磁干扰与可运作频率的问题,一种低摆幅差动信号传 输(reduced swing differential signaling,RSDS)电路因此被提出来。图2为应用低摆 幅差动信号传输的公知电路200的示意图。如图2所示,电路200包含有一传送器210以 及一接收器220,其中接收器220经由一对单一数据线而与传送器210耦接在一起。由于 电路200在该对单一数据线上所传送的摆幅较小,故在电磁干扰与可运作频率上有着较好 的表现。然而,传送器210中的电流源ISl与IS2需要提供较大的电流(约2毫安培)到 该对单一数据线上,因而导致大量的电力消耗。再者,电路200所使用的单一数据线数目是 TTL接口的两倍,进而增加了制作成本。

发明内容
本发明的目的之一在于提供一种包含有一时序控制器与一源极驱动器的显示器, 以解决上述问题,其中该显示器有着较少的电磁干扰与较佳的可运作频率,且于该时序控 制器与该源极驱动器之间具有较低的电路布局复杂度。依据本发明的一个实施例,披露一种源极驱动器,该源极驱动器包含有一接收器 以及一通道,该接收器用来在一输入节点接收一数字信号以在一输出节点产生一已接收信 号。该接收器包含有一第一开关、一第二开关、一限压电路。该第一开关基于该数字信号选 择性地将该接收器的该输出节点连接至第一参考电压。该第二开关基于该数字信号选择性 地将该接收器的该输出节点连接至第二参考电压。该限压电路耦接于该接收器的该输入节 点与该输出节点之间,用以限制该接收器的该输入节点的电压准位。该通道基于该已接收 信号来产生驱动电压。依据本发明的另一实施例,披露一种显示器。该显示器包含有一时序控制器与一 源极驱动器。该时序控制器接收一输入信号来产生一数字信号,而该源极驱动器包含有一 接收器,经由一单一数据线来耦接于该反向器的该输出节点,用以经由该单一数据线自该 时序控制器接收该数字信号。该时序控制器包含有一反向器、一第一电流源以及一第二电 流源。该反向器具有用来接收该输入信号的一输入节点,并在一输出节点产生该数字信号。 该第一电流源供应一第一电流给该反向器的第一电源节点。该第二电流源供应一第二电流 给该反向器的第二电源节点。


图1为公知晶体管_晶体管逻辑接口的示意图。图2为公知低摆幅差动信号传输电路的示意图。图3为本发明的一实施例中应用于显示器的时序控制器的传送器与应用于显示 器的源极驱动器的接收器的示意图。图4为图3所示的限压电路的另一实施例的示意图。 图5为图3所示的限压电路的再另一实施例的示意图。
具体实施例方式在说明书及后续的权利要求书中使用了某些词汇来指称特定的元件。本领域技术 人员应可理解,硬件制造商可能会用不同的名词来称呼同样的元件。本说明书及后续的权 利要求书并不以名称的差异来作为区分元件的方式,而是以元件在功能上的差异来作为区 分的准则。在通篇说明书及后续的权利要求书当中所提及的“包含”为一开放式用语,故应 解释成“包含但不限定于”。另外,“耦接” 一词在此包含任何直接及间接的电气连接手段。 因此,若文中描述一第一装置耦接于一第二装置,则代表该第一装置可直接电气连接于该 第二装置,或通过其他装置或连接手段间接地电气连接至该第二装置。请参照图3,图3为本发明的一实施例中的一传送器310与一接收器320的示意 图。传送器310可用于一显示器中的一时序控制器,而接收器310则可用于该显示器中的 一源极驱动器。如图3所示,传送器310包含有一反向器312以及多个电源I1与I2,其中 反向器312包含有一 P型晶体管Mpi与一 N型晶体管Mni。电流源I1供给一第一电流给反向 器312中的一电源节点,而电流源I2则供给一第二电流给反向器312中的另一电源节点。接收器320包含有一第一开关Mp2、一第二开关Mn2以及一限压电路322。在此实施 例中,第一开关Mp2是以一 P型晶体管来实现,而第二开关Mn2是以一 N型晶体管来实现;此 夕卜,限压电路322包含有一二极管方式连接(diode-cormected)的N型晶体管Mn3与一二极 管方式连接的P型晶体管MP3。传送器310是经由一单一数据线与接收器320耦接,而图3 所示的一电阻Rlrad与一电容Cltjad分别代表该单一数据线的一等效寄生电阻与一等效寄生 电容。在传送器310与接收器320的运作当中,反向器312在一输入节点Nin__tx上接收一 输入信号Vi,并在输出节点Not_tx上产生一数字信号Vdig,而数字信号Vdig接着经由该单一 数据线被传送到接收器320中一输入节点Nin_kx。第一开关Mp2基于数字信号Vdig来选择性 地将接收器320的一输出节点Not_kx连接到一第一参考电压VDD_KX,而第二开关Mn2基于数字 信号Vdig来选择性地将接收器320的输出节点Not_kx连接到一第二参考电压GND,而输出节 点Nott_kx上会产生一已接收信号V。ut。在此同时,限压电路322会限制接收器320的输入节 点Nin_kx的电压准位。接收器320还可选择性地(optionally)包含一反向器324来将已接收信号V。ut反 向以产生一反向已接收信号V。utb,最后,在该源极驱动器中的一通道便基于反向已接收信 号V。utb来产生驱动电压。举例来说,当输入信号Vi处于“0”逻辑状态时(即低电位),由传送器310到接收器320的电流路径由电流源I1开始,接着经过P型晶体管Mpi、该单一数据线、接放器320的 输入节点Nin_kx、N型晶体管MN3、N型晶体管Mn2,而最终进入具有第二参考电压GND的一节 点,此时,接收器320的输入节点Nin_kx的电压准位为N型晶体管Mn3的一漏极-源极电压Vds 与N型晶体管Mn2的一栅极-源极电压Ves的总和,且该电压准位小于传送器310的一供给 电压VDD_TX,此外,接收器320的输出节点Nott_kx会处于较低的电压准位。晶体管Mn3与Mn2的 临界电压(threshold voltage)会经由适当的设计,以使得输入节点Nin_kx上的电压准位足 够大,以便在此时的状态的下关闭晶体管Mp2而以免晶体管Mp2与Mn2同时被导通。同样地,当 输入信号Vi处于“1”逻辑状态时(即高电位),由传送器310到接收器 320的电流路径由P型晶体管Mp2开始,接着经过接收器320的输出节点Nqut_kx、P型晶体管 Mp3、接放器320的输入节点Nin_kx、该单一数据线、N型晶体管MN1、电流源12,而最终进入接地 端(ground),此时,接收器320的输入节点Nin_kx的电压准位为P型晶体管Mp2的一漏极-源 极电压Vds与P型晶体管Mp3的一栅极-源极电压Ves的总和与第一参考电压VDD_KX的差,且 该电压准位大于传送器310的接地电压,此外,接收器320的输出节点NOT_KX会处于较高的 电压准位。晶体管Mp3与礼2的临界电压会经由适当的设计,以使得输入节点Nin_kx上的电压 准位足够小,以便在此时的状态的下关闭晶体管Mn2而避免晶体管Mp2与Mn2同时被导通。举例来说,假设、^^与乂.^皆为1.8伏特,则本发明中数字信号的摆幅约为1伏 时(0.4V-1.4V),远小于TTL接口 100中数字信号的摆幅(0V-1. 8V)。因此,本发明所提出 的显示器在电磁干扰与可运作频率上具有较佳的表现,此外,由于接收器320经由该单一 数据线与传送器310连接,故电路布局上比较简单而不复杂。除此之外,在电路200当中,传送器210的电流源Isi与Is2需要供应较多的电流 (约2毫安培)给这些数据线以维持这些数据线的固定电压,而在本发明中,该固定电压 (数字电压Vdig的一中间电压)由传送器310与接收器320本身所产生,因此电流源Isi与 Is2仅需要供给较小的电流给这些数据线以维持这些数据线的固定电压。值得注意的是,在本发明中,传送器310应用于时序控制器中,然而,如此的设计 仅为说明之用,并非用来限定时序控制器的实现方式。例如,传送器310可实现于任意控制 电路与源极驱动器之间,而这些设计上的变化仍属于本发明范畴之内。此外,在本实施例中,接收器320包含有反向器324,且源极驱动器中的通道会基 于反向已接收信号V。utb来产生驱动电压,然而,在本发明其他的实施例中,反向器324可自 接收器320中移除,而源极驱动器中的通道便基于已接收信号V。ut来产生驱动电压。图4与图5为本发明限压电路的其他实施例的示意图。在图4中,限压电路400 包含有一第一 N型晶体管Mn4与一第二 N型晶体管Mn5,其中第一 N型晶体管Mn4与第二 N型 晶体管Mn5以二极管方式来连接且耦接于接收器320的输入节点Nin_kx与输出节点Nott_kx之 间,第一 N型晶体管Mn4的栅极连接于接收器320的输入节点Nin_kx,而第二 N型晶体管Mn5 的栅极连接于接收器320的输出节点Not_kx。在图5中,限压电路500包含有一第一 P型晶 体管Mp4与一第二 P型晶体管MP5,其中第一 P型晶体管Mp4与第二 P型晶体管Mp5以二极管 方式连接且耦接于接收器320的输入节点Nin_kx与输出节点NOT_KX之间,第一 P型晶体管Mp4 的栅极连接于接收器320的输入节点Nin_kx,而第二 P型晶体管Mp5的栅极连接于接收器320 的输出节点Nott_kx。以上所述仅为本发明的优选实施例,凡依本发明权利要求书所做的等价变化与修饰,皆应属本发明的涵盖范围
权利要求
一种源极驱动器,包含有一接收器,用来在一输入节点接收一数字信号以在一输出节点产生一已接收信号,该接收器包含有一第一开关,用以基于该数字信号选择性地将该接收器的该输出节点连接至第一参考电压;一第二开关,用以基于该数字信号选择性地将该接收器的该输出节点连接至第二参考电压;以及一限压电路,耦接于该接收器的该输入节点与该输出节点之间,用以限制该接收器的该输入节点的电压准位;以及一通道,用以基于该已接收信号来产生驱动电压。
2.根据权利要求1所述的源极驱动器,其中该接收器还包含有 一反向器,耦接于该输出节点与该通道之间。
3.根据权利要求1所述的源极驱动器,其中该限压电路包含有一二极管方式连接的晶体管,耦接于该接收器的该输入节点与该输出节点之间。
4.根据权利要求1所述的源极驱动器,其中该限压电路包含有一 P型晶体管,耦接于该接收器的该输入节点与该输出节点之间,其中该P型晶体管的 栅极连接至该接收器的该输入节点;以及一 N型晶体管,耦接于该接收器的该输入节点与该输出节点之间,其中该N型晶体管的 栅极连接至该接收器的该输入节点。
5.根据权利要求1所述的源极驱动器,其中该限压电路包含有一第一 N型晶体管,耦接于该接收器的该输入节点与该输出节点之间,其中该第一 N型 晶体管的栅极连接至该接收器的该输入节点;以及一第二 N型晶体管,耦接于该接收器的该输入节点与该输出节点之间,其中该第二 N型 晶体管的栅极连接至该接收器的该输出节点。
6.根据权利要求1所述的源极驱动器,其中该限压电路包含有一第一 P型晶体管,耦接于该接收器的该输入节点与该输出节点之间,其中该第一 P型 晶体管的栅极连接至该接收器的该输入节点;以及一第二 P型晶体管,耦接于该接收器的该输入节点与该输出节点之间,其中该第二 P型 晶体管的栅极连接至该接收器的该输出节点。
7.根据权利要求1所述的源极驱动器,其中该第一开关为一P型晶体管,该第二开关为 一 N型晶体管,以及该第一参考电压大于该第二参考电压。
8.一种显示器,包含有一时序控制器,用以接收一输入信号来产生一数字信号,该时序控制器包含有 一反向器,具有用来接收该输入信号的一输入节点,并在一输出节点产生该数字信号;一第一电流源,用以供应一第一电流给该反向器的第一电源节点;以及 一第二电流源,用以供应一第二电流给该反向器的第二电源节点;以及 一源极驱动器,其包含有一接收器,其经由一单一数据线而耦接于该反向器的该输出 节点,用以经由该单一数据线自该时序控制器接收该数字信号。
9.根据权利要求8所述的显示器,其中该接收器在一输入节点接收一数字信号以在一 输出节点产生一已接收信号,且该接收器包含有一第一开关,用以基于该数字信号选择性地将该接收器的该输出节点连接至第一参考 电压;一第二开关,用以基于该数字信号选择性地将该接收器的该输出节点连接至第二参考 电压;以及一限压电路,耦接于该接收器的该输入节点与该输出节点之间,用以限制该接收器的 该输入节点的电压准位;其中该源极驱动器还包含有一通道,用以基于该已接收信号来产生驱动电压。
10.根据权利要求9所述的显示器,其中该接收器还包含有一反向器,耦接于该输出节点与该通道之间。
11.根据权利要求9所述的显示器,其中该限压电路包含有一二极管方式连接的晶体管,耦接于该接收器的该输入节点与该输出节点之间。
12.根据权利要求9所述的显示器,其中该限压电路包含有一P型晶体管,耦接于该接收器的该输入节点与该输出节点之间,其中该P型晶体管的 栅极连接至该接收器的该输入节点;以及一 N型晶体管,耦接于该接收器的该输入节点与该输出节点之间,其中该N型晶体管的 栅极连接至该接收器的该输入节点。
13.根据权利要求9所述的显示器,其中该限压电路包含有一第一 N型晶体管,耦接于该接收器的该输入节点与该输出节点之间,其中该第一 N型 晶体管的栅极连接至该接收器的该输入节点;以及一第二 N型晶体管,耦接于该接收器的该输入节点与该输出节点之间,其中该第二 N型 晶体管的栅极连接至该接收器的该输出节点。
14.根据权利要求9所述的显示器,其中该限压电路包含有一第一P型晶体管,耦接于该接收器的该输入节点与该输出节点之间,其中该第一P型 晶体管的栅极连接至该接收器的该输入节点;以及一第二P型晶体管,耦接于该接收器的该输入节点与该输出节点之间,其中该第二P型 晶体管的栅极连接至该接收器的该输出节点。
15.根据权利要求9所述的显示器,其中该第一开关为一P型晶体管,该第二开关为一 N型晶体管,以及该第一参考电压大于该第二参考电压。
全文摘要
一种源极驱动器,包含有一接收器以及一通道,该接收器用来在一输入节点接收一数字信号以在一输出节点产生一已接收信号。该接收器包含有一第一开关、一第二开关、一限压电路。该第一开关基于该数字信号选择性地将该接收器的该输出节点连接至第一参考电压。该第二开关基于该数字信号选择性地将该接收器的该输出节点连接至第二参考电压。该限压电路耦接于该接收器的该输入节点与该输出节点之间,用以限制该接收器的该输入节点的电压准位。该通道基于该已接收信号来产生驱动电压。
文档编号G09G3/20GK101944315SQ20091014024
公开日2011年1月12日 申请日期2009年7月9日 优先权日2009年7月9日
发明者颜育仁 申请人:奇景光电股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1