一种两级单mos管goa扫描驱动电路及显示面板的制作方法

文档序号:10657656阅读:568来源:国知局
一种两级单mos管goa扫描驱动电路及显示面板的制作方法
【专利摘要】本发明公开了一种两级单MOS管GOA扫描驱动电路及显示面板,所述两级单MOS管GOA扫描驱动电路的每组扫描驱动单元内,将第一扫描驱动线路和第二扫描驱动线路的输入控制电路的级传信号输入端输入的级传信号输入信号设为时序不同的信号,并且将输入控制电路的级传信号控制端输入的级传信号控制信号设为时序不同的信号。通过上述方式,本发明能够使电路中控制扫描信号输出的Q点漏电几率下降,达到降低电路失效风险的目的。
【专利说明】
一种两级单MOS管GOA扫描驱动电路及显示面板
技术领域
[0001]本发明涉及显示技术领域,特别是涉及一种两级单MOS管GOA扫描驱动电路及显示面板。
【背景技术】
[0002]Gate Driver On Array,简称G0A,是利用现有薄膜晶体管液晶显示器Array制程将Gate行扫描驱动信号电路制作在Array基板上,实现对Gate逐行扫描的驱动方式的一项技术。
[0003]现有的GOA电路和驱动架构在工作期间可能会出现失效的风险。首先,如图1所示,第一级GOA电路和第二级GOA电路具有相同的级传输入信号STV,第一级Gate信号依靠CK2信号产生,第二级Gate信号依靠CK3信号产生,因此第一级和第二级GOA电路Q点的高电平保持时间是不一样的(如图3所示),第二级GOA电路的Q点的高电平保持时间较长,容易出现Q点漏电而造成第二级GOA电路失效的风险。除此之外,如图2所示,用于GOA电路级传的信号为STV信号,Gate2信号,Gate4信号,…,Gate2n_2信号,其中Gatel信号,Gate3信号,…,Gate2n_l信号不用于电路级传,因此可能会出现Gate驱动信号RC负载不均匀的状况。

【发明内容】

[0004]本发明主要解决的技术问题是提供一种两级单MOS管GOA扫描驱动电路及显示面板,能够解决现有的GOA电路和驱动架构在工作期间容易失效的问题。
[0005]为解决上述技术问题,本发明采用的一个技术方案是:提供一种两级单MOS管GOA扫描驱动电路,包括:
[0006]依照扫描线排列方向排列的若干组扫描驱动单元,每组所述扫描驱动单元包括P点控制电路和依照扫描线排列方向排列的至少第一扫描驱动线路、第二扫描驱动线路,每路所述扫描驱动线路均包括相互连接的输入控制电路和输出控制电路;
[0007]每组所述扫描驱动单元内的所述P点控制电路耦接组内所有所述输入控制电路和输出控制电路;
[0008]所述输入控制电路包括级传信号输入端、级传信号输出端及级传信号控制端,所述输出控制电路包括输出信号输入端、输出信号输出端及输出信号控制端;
[0009]在每组所述扫描驱动单元内,所述第一扫描驱动线路的输入控制电路的级传信号输入端输入的级传信号输入信号时序不同于所述第二扫描驱动线路的输入控制电路的级传信号输入端输入的级传信号输入时序;所述第一扫描驱动线路的输入控制电路的级传信号控制端输入的级传信号控制信号时序不同于所述第二扫描驱动线路的输入控制电路的级传信号控制端输入的级传信号控制时序。
[0010]其中,在一所述扫描驱动单元内,所述第一扫描驱动线路的输入控制电路的级传信号输入端输入的输入信号、级传信号控制端输入的控制信号分别是级传信号、第一时钟信号,所述级传信号是前一所述扫描驱动单元内的最后一所述扫描驱动线路的输出控制电路的输出信号;
[0011]所述第二扫描驱动线路的输入控制电路的级传信号输入端输入的输入信号、级传信号控制端输入的控制信号分别是所述第一扫描驱动线路的输出控制电路的输出信号、第二时钟信号;
[0012]所述第一扫描驱动线路的输出控制电路的输出信号控制端输入的控制信号、所述第二扫描驱动线路的输出控制电路的输出信号控制端输入的控制信号分别是第二时钟信号、第三时钟信号;
[0013]其中,所述第一时钟信号、第二时钟信号以及第三时钟信号三者的时序依序错开且不相同,并且在后一所述扫描驱动单元内,所述第一时钟信号、第二时钟信号以及第三时钟信号所分别输入的端口相应变化。
[0014]其中,每组所述扫描驱动单元内的所述扫描驱动线路数量为二;
[0015]所述P点控制电路包括P点控制端、第一P点耦接端及第二 P点耦接端;
[0016]所述P点控制端输入第四时钟信号,所述第四时钟信号的时序比所述第三时钟信号的时序后移;
[0017]所述第一P点耦接端耦接在所述第一扫描驱动线路的所述输入控制电路、所述输出控制电路之间,并且耦接在所述第二扫描驱动线路的所述输入控制电路、所述输出控制电路之间;
[0018]所述第二P点耦接端耦接在所述第一扫描驱动线路的所述输出控制电路的输出信号输出端、所述第二扫描驱动线路的所述输出控制电路的输出信号输出端之间。
[0019]其中,对应第一条所述扫描线的所述扫描驱动线路所输入的所述级传信号是初始信号。
[0020]为解决上述技术问题,本发明采用的另一个技术方案是:提供一种显示面板,包括:若干扫描线及两级单MOS管GOA扫描驱动电路。
[0021 ] 其中,所述两级单MOS管GOA扫描驱动电路包括:
[0022]依照所述扫描线排列方向排列的若干组扫描驱动单元,每组所述扫描驱动单元包括P点控制电路和依照扫描线排列方向排列的至少第一扫描驱动线路、第二扫描驱动线路,每路所述扫描驱动线路均包括相互连接的输入控制电路和输出控制电路;
[0023]每组所述扫描驱动单元内的所述P点控制电路耦接组内所有所述输入控制电路和输出控制电路;
[0024]所述输入控制电路包括级传信号输入端、级传信号输出端及级传信号控制端,所述输出控制电路包括输出信号输入端、输出信号输出端及输出信号控制端;
[0025]在每组所述扫描驱动单元内,所述第一扫描驱动线路的输入控制电路的级传信号输入端输入的级传信号输入信号时序不同于所述第二扫描驱动线路的输入控制电路的级传信号输入端输入的级传信号输入时序;所述第一扫描驱动线路的输入控制电路的级传信号控制端输入的级传信号控制信号时序不同于所述第二扫描驱动线路的输入控制电路的级传信号控制端输入的级传信号控制时序。
[0026]其中,在一所述扫描驱动单元内,所述第一扫描驱动线路的输入控制电路的级传信号输入端输入的输入信号、级传信号控制端输入的控制信号分别是级传信号、第一时钟信号,所述级传信号是前一所述扫描驱动单元内的最后一所述扫描驱动线路的输出控制电路的输出信号;
[0027]所述第二扫描驱动线路的输入控制电路的级传信号输入端输入的输入信号、级传信号控制端输入的控制信号分别是所述第一扫描驱动线路的输出控制电路的输出信号、第二时钟信号;
[0028]所述第一扫描驱动线路的输出控制电路的输出信号控制端输入的控制信号、所述第二扫描驱动线路的输出控制电路的输出信号控制端输入的控制信号分别是第二时钟信号、第三时钟信号;
[0029]其中,所述第一时钟信号、第二时钟信号以及第三时钟信号三者的时序依序错开且不相同,并且在后一所述扫描驱动单元内,所述第一时钟信号、第二时钟信号以及第三时钟信号所分别输入的端口相应变化。
[0030]其中,每组所述扫描驱动单元内的所述扫描驱动线路数量为二;
[0031 ]所述P点控制电路包括P点控制端、第一 P点耦接端及第二 P点耦接端;
[0032]所述P点控制端输入第四时钟信号,所述第四时钟信号的时序比所述第三时钟信号的时序后移;
[0033]所述第一P点耦接端耦接在所述第一扫描驱动线路的所述输入控制电路、所述输出控制电路之间,并且耦接在所述第二扫描驱动线路的所述输入控制电路、所述输出控制电路之间;
[0034]所述第二P点耦接端耦接在所述第一扫描驱动线路的所述输出控制电路的输出信号输出端、所述第二扫描驱动线路的所述输出控制电路的输出信号输出端之间。
[0035]其中,对应第一条所述扫描线的所述扫描驱动线路所输入的所述级传信号是初始信号。
[0036]本发明的有益效果是:区别于现有技术的情况,本发明使每组扫描驱动单元内,第一扫描驱动线路和第二扫描驱动线路的输入控制电路的级传信号输入端输入的级传信号输入信号时序不同,并且输入控制电路的级传信号控制端输入的级传信号控制信号时序也不同。通过上述方式,本发明使第二扫描驱动线路的输出控制电路中Q2点输出高电平的时间比第一扫描驱动线路的输出控制电路中Ql点输出高电平的时间后移,使Q2点的高电平保持时间大大减少,从而降低Q2点的漏电几率,达到降低电路失效风险的目的。
【附图说明】
[0037]图1是现有技术中一种两级单MOS管GOA扫描驱动电路的电路结构示意图;
[0038I图2是图1所示GOA扫描驱动电路的驱动架构示意图;
[0039]图3是图1所示GOA扫描驱动电路工作的波形时序图;
[0040]图4是本发明两级单MOS管GOA扫描驱动电路一实施方式的电路结构示意图;
[0041 ]图5是本发明两级单MOS管GOA扫描驱动电路一实施方式的驱动架构示意图;
[0042]图6是本发明两级单MOS管GOA扫描驱动电路一实施方式工作的波形时序图;
[0043]图7是本发明两级单MOS管GOA扫描驱动电路一实施方式的软件仿真结果示意图;
[0044]图8是本发明两级单MOS管GOA扫描驱动电路另一实施方式的电路结构示意图;
[0045]图9是本发明显示面板一实施方式的结构示意图。
【具体实施方式】
[0046]下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅是本发明的一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
[0047]请参阅图4和图5,图4是本发明两级单MOS管GOA扫描驱动电路一实施方式的电路结构示意图,图5是本发明两级单MOS管GOA扫描驱动电路一实施方式的驱动架构示意图。
[0048]如图4和图5所示,本发明两级单MOS管GOA扫描驱动电路包括:
[0049]依照扫描线排列方向排列的若干组扫描驱动单元501,每组所述扫描驱动单元501包括P点控制电路401和依照扫描线排列方向排列的至少第一扫描驱动线路5011、第二扫描驱动线路5012,每路所述扫描驱动线路均包括相互连接的输入控制电路402和输出控制电路403 ;
[0050]每组所述扫描驱动单元501内的所述P点控制电路401耦接组内所有所述输入控制电路402和输出控制电路403;
[0051]所述输入控制电路402包括级传信号输入端、级传信号输出端及级传信号控制端,所述输出控制电路403包括输出信号输入端、输出信号输出端及输出信号控制端;
[0052]在每组所述扫描驱动单元501内,所述第一扫描驱动线路5011的输入控制电路402的级传信号输入端输入的级传信号输入信号时序不同于所述第二扫描驱动线路5012的输入控制电路402的级传信号输入端输入的级传信号输入时序;所述第一扫描驱动线路5011的输入控制电路402的级传信号控制端输入的级传信号控制信号时序不同于所述第二扫描驱动线路5012的输入控制电路402的级传信号控制端输入的级传信号控制信号时序。
[0053]其中,所述扫描驱动线路用于产生扫描信号;所述P点指在GOA扫描驱动电路非作用期间保持电路稳定输出的点,所述P点控制电路通过对P点的控制,实现电路稳定输出。
[0054]在一应用例中,每组所述扫描驱动单元内的所述扫描驱动线路数量为二。
[0055]如图4所示,所述第一扫描驱动线路5011的输入控制电路402的级传信号输入端输入的级传信号输入信号是STV信号,所述第二扫描驱动线路5012的输入控制电路402的级传信号输入端输入的级传信号是Gatel信号,二者时序不同,且所述Gatel信号时序比所述STV信号时序后移;所述第一扫描驱动线路5011的输入控制电路402的级传信号控制端输入的级传信号控制信号是第一时钟信号CKl,所述第二扫描驱动线路5012的输入控制电路402的级传信号控制端输入的级传信号控制信号是第二时钟信号CK2,二者时序不同,且所述CK2信号时序比所述CKl信号时序后移。
[0056]另外,每路所述扫描驱动线路进一步包括稳压控制电路405,所述稳压控制电路405耦接所述输入控制电路402和所述输出控制电路403,用于降低所述输出控制电路403中Q点信号自举对其他电路的影响。
[0057]其中,所述Q点是所述输出控制电路403中用于控制驱动信号输出的点,在所述第一扫描线路5011中所述Q点具体是Ql点,在所述第二扫描线路5012中所述Q点具体是Q2点,所述Q点信号指所述输出控制电路403的输出信号控制端输入的控制信号。
[0058]在一所述扫描驱动单元501内,所述第一扫描驱动线路5011的输入控制电路402的级传信号输入端输入的输入信号、级传信号控制端输入的控制信号分别是级传信号、第一时钟信号,所述级传信号是前一所述扫描驱动单元内的最后一所述扫描驱动线路的输出控制电路的输出信号;
[0059]所述第二扫描驱动线路5012的输入控制电路402的级传信号输入端输入的输入信号、级传信号控制端输入的控制信号分别是所述第一扫描驱动线路5011的输出控制电路403的输出信号、第二时钟信号;
[0060]所述第一扫描驱动线路5011的输出控制电路403的输出信号控制端输入的控制信号、所述第二扫描驱动线路5012的输出控制电路403的输出信号控制端输入的控制信号分别是第二时钟信号、第三时钟信号;
[0061]其中,对应第一条所述扫描线的所述扫描驱动线路所输入的所述级传信号是初始信号。
[0062]具体地,本实施例中所述第一扫描驱动线路5011对应第一条所述扫描线。结合图4和图5所示,所述第一扫描驱动线路5011的所述输入控制电路402的级传信号输入端输入的输入信号、级传信号控制端输入的控制信号分别是初始信号STV、第一时钟信号CKl,并且所述初始信号STV和所述第一时钟信号CKl时序相同;所述第一扫描驱动线路5011的输出控制电路4 O 3的输出信号输入端的输入信号、输出信号输出端的输出信号、输出信号控制端输入的控制信号分别是第二时钟信号CK2、第一扫描信号Gatel和Ql点信号。
[0063]进一步参阅图4,所述第二扫描驱动线路5012的输入控制电路402的级传信号输入端输入的输入信号、级传信号控制端输入的控制信号分别是所述第一扫描信号Gatel、所述第二时钟信号CK2,所述第二扫描驱动线路5012的输出控制电路403的输出信号输入端的输入信号、输出信号输出端的输出信号、输出信号控制端输入的控制信号分别是第三时钟信号CK3、第二扫描信号Gate2和Q2点信号。
[0064]进一步参阅图5,在后一扫描驱动单元502中,第一扫描驱动线路5021的所述输入控制电路402的所述级传信号输入端输入的级传信号是上述扫描驱动单元501内的所述第二扫描驱动线路5012的输出控制电路403的输出信号输出端的输出的所述第二扫描信号Gate2,也就是前一扫描驱动单元501内的最后一扫描驱动线路5012的输出控制电路的输出信号,后续扫描驱动单元中所述级传信号变化过程以此类推,此处不再赘述。通过将所述扫描信号用于后一扫描驱动线路的级传信号,可以有效提高扫描信号驱动RC负载的均匀性。
[0065]其中,在所述一所述扫描驱动单元501内,所述第一时钟信号、第二时钟信号以及第三时钟信号三者的时序依序错开且不相同,并且在后一所述扫描驱动单元内,所述第一时钟信号、第二时钟信号以及第三时钟信号所分别输入的端口相应变化。
[0066]具体地,所述第二时钟信号CK2的时序比所述第一时钟信号CKl的时序后移,所述第三时钟信号CK3的时序比所述第二时钟信号CK2的时序后移。进一步参阅图5,后一所述扫描驱动单元502中,所述第一扫描驱动线路5021的所述输入控制电路402的所述级传信号输入端的控制信号端输入所述第三时钟信号CK3,所述P点控制电路401的P点控制端的输入信号端输入所述第二时钟信号CK2,所述第二扫描驱动线路5012的输出控制电路403的输出信号输出端的输入信号端输入所述第一时钟信号CKl;后续扫描驱动单元中,所述第一时钟信号、第二时钟信号以及第三时钟信号所分别输入的端口变化过程以此类推,此处不再赘述。
[0067]进一步参阅图4,所述P点控制电路401包括P点控制端、第一P点耦接端及第二 P点親接端;
[0068]所述第一P点耦接端耦接在所述第一扫描驱动线路5011的所述输入控制电路402、所述输出控制电路403之间,并且耦接在所述第二扫描驱动线路5012的所述输入控制电路402、所述输出控制电路403之间;
[0069]所述第二P点耦接端耦接在所述第一扫描驱动线路5011的所述输出控制电路403的输出信号输出端、所述第二扫描驱动线路5012的所述输出控制电路403的输出信号输出端之间;
[0070]进一步参阅图5,在一所述扫描驱动单元501内,所述P点控制端输入第四时钟信号,所述第四时钟信号的时序比所述第三时钟信号的时序后移;在后一所述扫描驱动单元502中,所述P点控制端输入所述第二时钟信号CK2;后续扫描驱动单元中,所述P点控制端的输入信号变化过程以此类推。
[0071]请参阅图6,图6是本发明两级单MOS管GOA扫描驱动电路一实施方式工作的波形时序图。
[0072]结合图4和图6所示,当第一时钟信号CKl高电平脉冲来临时,第一扫描驱动线路的输入控制电路402的Tl晶体管打开,初始信号STV通过Tl和稳压控制电路404的T3晶体管对所述第一扫描驱动线路的输出控制电路403的电容器CI进行充电控制,所述电容器CI与QI点相连,从而使得所述Ql点被充电至高电平,并使所述Ql点保持在高电平状态;同时,所述Ql点通过对P点控制电路401的T2晶体管的控制,使得所述T2晶体管打开,低电平信号VGL将所述P点下拉至低电平,从而实现对于P点的下拉控制,而且由于所述P点控制电路401的P点控制端中存在C2电容器,使得所述P点保持在低电平状态;此时,所述P点控制电路401的T5、T6、T7和T8晶体管均处于关闭状态。
[0073]当第二时钟信号CK2高电平脉冲来临时,所述第一扫描驱动线路的输出控制电路403输出的第一扫描信号Gate I输出高电平脉冲信号,即产生了第一扫描驱动信号。同时,所述第二时钟信号CK2和所述第一扫描信号Gatel分别是第二扫描驱动线路的级传信号输入控制电路402输入的控制信号和级传信号,所述第二时钟信号CK2高电平脉冲来临时,所述第二扫描驱动线路的级传信号输入控制电路402的TlO晶体管打开,所述第一扫描驱动信号Gatel通过所述TlO晶体管和所述第二扫描驱动线路的稳压控制电路404的T12晶体管对所述第二扫描驱动线路的输出控制电路403的电容器C3进行充电控制,所述电容器C3与Q3点相连,从而使得所述Q3点被充电至高电平,并使所述Q3点保持在高电平状态;同时,所述Q2点通过对P点控制电路401的Tll晶体管的控制,使得所述Tll晶体管打开,可以实现对于P点的下拉控制。
[0074]当第三时钟信号CK3高电平脉冲来临时,所述第二扫描驱动线路的输出控制电路403输出的第二扫描信号Gate2输出高电平脉冲信号,即产生了第二扫描驱动信号。
[0075]当第四时钟信号CK4高电平脉冲来临时,所述P点控制电路401的P点控制端的T9晶体管打开,P点被充至高电平,由于所述P点控制端中存在与所述P点相连接的电容器C2,使所述P点保持在高电平状态;之后,所述P点控制电路401的T5、T6、T7和T8晶体管打开,低电平信号VGL将所述Ql点和所述Q2点下拉至低电平,并且由于存在与所述Ql点连接的所述电容器Cl和与所述Q2点连接的所述电容器C2,使所述Ql和Q2点稳定在低电平状态,从而使得所述第一扫描信号Gatel和所述第二扫描信号Gate2也保持在低电平状态,整个电路处于稳定状态。
[0076]请参阅图7,图7是本发明两级单MOS管GOA扫描驱动电路一实施方式的软件仿真结果示意图。
[0077]对比图6和图7可知,图7中Ql点信号、Gatel信号、Q2点信号和Gate2信号的仿真结果与图6中的预期输出结果一致,因此,通过软件仿真结果验证,本实施方式的电路功能与上述描述过程一致,能够实现预期效果。
[0078]在上述实施方式中,通过将每组扫描驱动单元的第一扫描驱动电路和第二扫描驱动电路的输入控制电路的级传输入信号输入端设置不同时序的输入信号,并且将所述第一扫描驱动电路和所述第二扫描驱动电路的输入控制电路的级传输入信号输入端设置不同时序的控制信号,使所述第二扫描驱动电路中的Q2点在第二时钟信号CK2高电平脉冲来临时才输出高电平,使Q2点高电平保持时间减少,从而降低Q3点漏电的几率,达到降低电路失效风险的目的。
[0079]请参阅图8,图8是本发明两级单MOS管GOA扫描驱动电路另一实施方式的电路结构示意图。图8与图4的电路结构类似,在此不再赘述,不同之处在于图8所示的电路中采用的所有晶体管均采用P型MOS管,表明本发明提出的两级单MOS管GOA扫描驱动电路不仅适用于采用N型MOS管的GOA电路设计,还适用于采用P型MOS管的GOA电路设计,具有很好的兼容性。
[0080]请参阅图9,图9是本发明显示面板一实施方式的结构示意图。如图9所述,所述显示面板90包括若干扫描线901及两级单MOS管GOA扫描驱动电路902。
[0081 ]所述两级单MOS管GOA扫描驱动电路902用于输出扫描信号,所述扫描线901连接所述两级单MOS管GOA扫描驱动电路902的输出端,用于接收所述扫描信号;所述两级单MOS管GOA扫描驱动电路902采用图4所示的电路结构,具体结构在此不再赘述。
[0082]在上述实施方式中,显示面板90通过将所述两级单MOS管GOA扫描驱动电路902中每组扫描驱动单元的第一扫描驱动电路和第二扫描驱动电路的输入控制电路的级传输入信号输入端设置不同时序的输入信号,并且将所述第一扫描驱动电路和所述第二扫描驱动电路的输入控制电路的级传输入信号输入端设置不同时序的控制信号,使所述第二扫描驱动电路中的Q2点高电平保持时间减少,从而降低Q2点漏电的几率,达到降低电路失效风险的目的。
[0083]在其他实施方式中,所述两级单MOS管GOA扫描驱动电路902还可以采用图8所示的电路结构,同样可以降低Q2点漏电的几率,达到降低电路失效风险的目的。
[0084]以上所述仅为本发明的实施方式,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。
【主权项】
1.一种两级单MOS管GOA扫描驱动电路,其特征在于,包括: 依照扫描线排列方向排列的若干组扫描驱动单元,每组所述扫描驱动单元包括P点控制电路和依照扫描线排列方向排列的至少第一扫描驱动线路、第二扫描驱动线路,每路所述扫描驱动线路均包括相互连接的输入控制电路和输出控制电路; 每组所述扫描驱动单元内的所述P点控制电路耦接组内所有所述输入控制电路和输出控制电路; 所述输入控制电路包括级传信号输入端、级传信号输出端及级传信号控制端,所述输出控制电路包括输出信号输入端、输出信号输出端及输出信号控制端; 在每组所述扫描驱动单元内,所述第一扫描驱动线路的输入控制电路的级传信号输入端输入的级传信号输入信号时序不同于所述第二扫描驱动线路的输入控制电路的级传信号输入端输入的级传信号输入时序;所述第一扫描驱动线路的输入控制电路的级传信号控制端输入的级传信号控制信号时序不同于所述第二扫描驱动线路的输入控制电路的级传信号控制端输入的级传信号控制时序。2.根据权利要求1所述的电路,其特征在于, 在一所述扫描驱动单元内,所述第一扫描驱动线路的输入控制电路的级传信号输入端输入的输入信号、级传信号控制端输入的控制信号分别是级传信号、第一时钟信号,所述级传信号是前一所述扫描驱动单元内的最后一所述扫描驱动线路的输出控制电路的输出信号; 所述第二扫描驱动线路的输入控制电路的级传信号输入端输入的输入信号、级传信号控制端输入的控制信号分别是所述第一扫描驱动线路的输出控制电路的输出信号、第二时钟信号; 所述第一扫描驱动线路的输出控制电路的输出信号控制端输入的控制信号、所述第二扫描驱动线路的输出控制电路的输出信号控制端输入的控制信号分别是第二时钟信号、第三时钟信号; 其中,所述第一时钟信号、第二时钟信号以及第三时钟信号三者的时序依序错开且不相同,并且在后一所述扫描驱动单元内,所述第一时钟信号、第二时钟信号以及第三时钟信号所分别输入的端口相应变化。3.根据权利要求2所述的电路,其特征在于, 每组所述扫描驱动单元内的所述扫描驱动线路数量为二 ; 所述P点控制电路包括P点控制端、第一 P点耦接端及第二 P点耦接端; 所述P点控制端输入第四时钟信号,所述第四时钟信号的时序比所述第三时钟信号的时序后移; 所述第一 P点耦接端耦接在所述第一扫描驱动线路的所述输入控制电路、所述输出控制电路之间,并且耦接在所述第二扫描驱动线路的所述输入控制电路、所述输出控制电路之间; 所述第二 P点耦接端耦接在所述第一扫描驱动线路的所述输出控制电路的输出信号输出端、所述第二扫描驱动线路的所述输出控制电路的输出信号输出端之间。4.根据权利要求1至3任一项所述的电路,其特征在于,对应第一条所述扫描线的所述扫描驱动线路所输入的所述级传信号是初始信号。5.一种显示面板,包括若干扫描线及两级单MOS管GOA扫描驱动电路,其特征在于,包括: 依照所述扫描线排列方向排列的若干组扫描驱动单元,每组所述扫描驱动单元包括P点控制电路和依照扫描线排列方向排列的至少第一扫描驱动线路、第二扫描驱动线路,每路所述扫描驱动线路均包括相互连接的输入控制电路和输出控制电路; 每组所述扫描驱动单元内的所述P点控制电路耦接组内所有所述输入控制电路和输出控制电路; 所述输入控制电路包括级传信号输入端、级传信号输出端及级传信号控制端,所述输出控制电路包括输出信号输入端、输出信号输出端及输出信号控制端; 在每组所述扫描驱动单元内,所述第一扫描驱动线路的输入控制电路的级传信号输入端输入的级传信号输入信号时序不同于所述第二扫描驱动线路的输入控制电路的级传信号输入端输入的级传信号输入时序;所述第一扫描驱动线路的输入控制电路的级传信号控制端输入的级传信号控制信号时序不同于所述第二扫描驱动线路的输入控制电路的级传信号控制端输入的级传信号控制时序。6.根据权利要求5所述的显示面板,其特征在于, 在一所述扫描驱动单元内,所述第一扫描驱动线路的输入控制电路的级传信号输入端输入的输入信号、级传信号控制端输入的控制信号分别是级传信号、第一时钟信号,所述级传信号是前一所述扫描驱动单元内的最后一所述扫描驱动线路的输出控制电路的输出信号; 所述第二扫描驱动线路的输入控制电路的级传信号输入端输入的输入信号、级传信号控制端输入的控制信号分别是所述第一扫描驱动线路的输出控制电路的输出信号、第二时钟信号; 所述第一扫描驱动线路的输出控制电路的输出信号控制端输入的控制信号、所述第二扫描驱动线路的输出控制电路的输出信号控制端输入的控制信号分别是第二时钟信号、第三时钟信号; 其中,所述第一时钟信号、第二时钟信号以及第三时钟信号三者的时序依序错开且不相同,并且在后一所述扫描驱动单元内,所述第一时钟信号、第二时钟信号以及第三时钟信号所分别输入的端口相应变化。7.根据权利要求6所述的显示面板,其特征在于, 每组所述扫描驱动单元内的所述扫描驱动线路数量为二 ; 所述P点控制电路包括P点控制端、第一 P点耦接端及第二 P点耦接端; 所述P点控制端输入第四时钟信号,所述第四时钟信号的时序比所述第三时钟信号的时序后移; 所述第一 P点耦接端耦接在所述第一扫描驱动线路的所述输入控制电路、所述输出控制电路之间,并且耦接在所述第二扫描驱动线路的所述输入控制电路、所述输出控制电路之间; 所述第二 P点耦接端耦接在所述第一扫描驱动线路的所述输出控制电路的输出信号输出端、所述第二扫描驱动线路的所述输出控制电路的输出信号输出端之间。8.根据权利要求5至7任一项所述的显示面板,其特征在于,对应第一条所述扫描线的所述扫描驱动线路所输入的所述级传信号是初始信号。
【文档编号】G09G3/36GK106023940SQ201610614801
【公开日】2016年10月12日
【申请日】2016年7月29日
【发明人】易士娟
【申请人】武汉华星光电技术有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1