一种应用于无人值守商店的RFID标签定位系统的制作方法

文档序号:16705280发布日期:2019-01-22 22:08阅读:240来源:国知局
一种应用于无人值守商店的RFID标签定位系统的制作方法

本实用新型涉RFID标签定位系统技术领域,具体涉及一种应用于无人值守商店的RFID标签定位系统。



背景技术:

现有应用RFID技术的收银台使用凹槽式作为商品的识别区域,凹槽的四周背面设置射频收发天线以检测凹槽内的商品。凹槽式的缺点有3个:1、外观,凹槽式始终没平板式美观。2、客户体验,客户需将商品放进凹槽,支付完成后需伸手进凹槽取出商品。3、成本高,凹槽式需要4块以上的收发天线实现。由于射频信号的原因,非凹槽式的天线板信号范围得不到适当的限制,导致很容易误判到货架上的商品。



技术实现要素:

针对现有技术中的缺陷,本实用新型提供一种应用于无人值守商店的RFID标签定位系统,采用平板式收银感应台,在平板式收银感应台设置一块收发天线,大大降低收银感应台的成本。

本实用新型提供的一种应用于无人值守商店RFID标签定位系统,包括上位机、路由器、读写器和设置在商品上的RFID标签,所述读写器设置在收银感应台上,所述收银感应台为平板式感应台,所述读写器通过路由器与上位机连接,所述读写器包括微控制器模块、射频收发模块、巴伦电路、功率放大电路、衰减器、低通滤波器、耦合器和收发天线,所述微控制器模块与射频收发模块连接,所述射频收发模块和巴伦电路连接,所述巴伦电路、功率放大电路、低通滤波器、耦合器和收发天线顺次连接,所述耦合器、衰减器和巴伦电路顺次连接,所述收发天线为一个。

进一步地,所述微控制器模块包括主控芯片、电源电路和复位电路,所述电源电路和复位电路分别与主控芯片连接。

进一步地,所述主控芯片采用AT89S52单片机。

进一步地,所述射频收发模块包括射频收发芯片和外围电路,所述射频收发芯片与外围电路连接。

进一步地,所述射频收发芯片采用AS3992芯片。

进一步地,所述读写器还包括外围接口电路,所述外围接口电路包括USB接口电路,所述USB接口电路和与微控制器模块连接。

进一步地,所述外围接口电路还包括RS232接口电路,所述RS232接口电路与微控制器模块连接。

本实用新型的有益效果:

本实用新型提供的一种应用于无人值守商店的RFID标签定位系统,采用平板式收银感应台,在平板式收银感应台设置一块收发天线,大大降低收银感应台的成本。还能准确定位在读写器附近的RFID标签。

附图说明

为了更清楚地说明本实用新型具体实施方式或现有技术中的技术方案,下面将对具体实施方式或现有技术描述中所需要使用的附图作简单地介绍。在所有附图中,类似的元件或部分一般由类似的附图标记标识。附图中,各元件或部分并不一定按照实际的比例绘制。

图1为本实用新型的结构示意图。

图2为图1中读写器的结构示意图。

图3为图2中射频收发模块的电路原理图。

具体实施方式

下面将结合附图对本实用新型技术方案的实施例进行详细的描述。以下实施例仅用于更加清楚地说明本实用新型的技术方案,因此只是作为示例,而不能以此来限制本实用新型的保护范围。

需要注意的是,除非另有说明,本申请使用的技术术语或者科学术语应当为本实用新型所属领域技术人员所理解的通常意义。

图1、2、3所示,本实用新型提供的一种应用于无人值守商店的RFID标签定位系统,包括上位机、路由器、读写器和设置在商品上的RFID标签,所述读写器设置在收银感应台上,所述收银感应台为平板式感应台,所述读写器通过路由器与上位机连接,所述读写器包括微控制器模块、射频收发模块、巴伦电路、功率放大电路、衰减器、低通滤波器、耦合器和收发天线,所述微控制器模块与射频收发模块连接,所述射频收发模块和巴伦电路连接,所述巴伦电路、功率放大电路、低通滤波器、耦合器和收发天线顺次连接,所述耦合器、衰减器和巴伦电路顺次连接,所述收发天线为一个。巴伦电路用于将射频收发芯片所发射的差分信号转换为单端信号,以及将收发天线接收到的单端信号转换为差分信号。收发天线采用SMB直连器与耦合器连接,耦合器采用RCP890A05电桥耦合器,收发天线通过与耦合器的连接可以做到一根天线既可以发送信息又可以接收信息。读写器通过收发天线发射或接收射频信号,读写器根据接收的射频信号的强度值判断RFID标签与读写器之间的距离,读写器选取多个信号强度值相近的数值,计算其平均值为RFID标签距离收银感应台上的位置,确定RFID标签处于收银感应台上的位置为待结算的商品,避免了商品的误判,能准确定位在读写器附近的RFID标签。读写器将读出的商品信息上传到上位机,上位机对所有商品的信息进行统计。收发天线设置为一个,减少收发天线的数量,降低成本。将收银感应台设置为平板式感应台,方便商品购买者取放,提高客户体验。

进一步地,所述微控制器模块包括主控芯片、电源电路和复位电路,所述电源电路和复位电路分别与主控芯片连接。主控芯片采用AT89S52单片机,主要功能是控制射频收发芯片工作模式,同时接收射频收发芯片的信号,用于完成接口指令的接收和发送。AT89S52是一种低功耗、高性能CMOS8位微控制器,具有8K在系统可编程AT89S52引脚图DIP封装Flash存储器。AT89S52具有以下标准功能:8k字节Flash,256字节RAM,32位I/O口线,看门狗定时器,2个数据指针,三个16位定时器/计数器,一个6向量2级中断结构,全双工串行口,片内晶振及时钟电路。

射频收发模块包括射频收发芯片和外围电路,所述射频收发芯片与外围电路连接。射频收发芯片采用AS3992芯片。

芯片AS3992的第1引脚接电容C21的一端,电容C21另一端接地;芯片AS3992的第2引脚接电容C22的一端,电容C22另一端接地;芯片AS3992的第3引脚接电容C23的一端,电容C23另一端接地;芯片AS3992的第4引脚悬空;芯片AS3992的第5引脚接地;芯片AS3992的第6引脚接地;芯片AS3992的第7引脚悬空;芯片AS3992的第8引脚接地;芯片AS3992的第9引脚悬空;芯片AS3992的第10引脚接电容C210的一端,电容C210另一端接到芯片TCD13的第6引脚;芯片AS3992的第11引脚接地;芯片AS3992的第12引脚接电容C212的一端,电容C212另一端接地;芯片AS3992的第13引脚接电容C213的一端,电容C213另一端接地;芯片AS3992的第14引脚接电容C214的一端,电容C214另一端接地;芯片AS3992的第15引脚接地;芯片AS3992的第16引脚接电容C216的一端,电容C216另一端接地;芯片AS3992的第17引脚接电容C217的一端,电容C217另一端接地;芯片AS3992的第18引脚接电容C218、电感L21和电感L22的一端,电容C218另一端接地,电感L21的另一端接电容C227、电容C228的一端和芯片AS3992的第27引脚、第28引脚,电容C227的另一端接地,电容C228的另一端接电感L23的一端,电感L23的另一端接电容C201一端和变压器T1的输入端,电容C201的另一端接地,电感L22的另一端接电容C220、电容C221的一端和芯片AS3992的第20引脚、第21引脚,电容C220的另一端接地,电容C221的另一端接电感L24的一端,电感L24的另一端接电容C202一端和变压器T1的另一输入端,电容C202的另一端接地;芯片AS3992的第19引脚接电容C219的一端,电容C219另一端接地;芯片AS3992的第20引脚和芯片AS3992的第21引脚接电容C220、电容C221和电感L24的一端;芯片AS3992的第22引脚至第26引脚接地;芯片AS3992的第27引脚和芯片AS3992的第28引脚接电容C227、电容C228和电感L21的一端;芯片AS3992的第29引脚接地;芯片AS3992的第30引脚接电阻R230的一端,电阻R230的另一端接地;芯片AS3992的第31引脚接电阻R231的一端,电阻R231的另一端接地;芯片AS3992的第32引脚和第33引脚悬空;芯片AS3992的第34引脚接电容C234的一端,电容C234另一端接地;芯片AS3992的第35引脚接地;芯片AS3992的第36引脚连接到电容C236和晶体振荡器Y21的一端,电容C236的另一端接地;芯片AS3992的第37引脚连接到电容C237和晶体振荡器Y21的另一端,电容C237的另一端接地;芯片AS3992的第38引脚接电源VCC;芯片AS3992的第39引脚连接到单片机AT89S52的第2引脚;芯片AS3992的第40引脚连接到单片机AT89S52的第3引脚;芯片AS3992的第41引脚连接到单片机AT89S52的第39引脚;芯片AS3992的第42引脚连接到单片机AT89S52的第38引脚;芯片AS3992的第43引脚连接到单片机AT89S52的第37引脚;芯片AS3992的第44引脚连接到单片机AT89S52的第36引脚;芯片AS3992的第45引脚连接到单片机AT89S52的第35引脚;芯片AS3992的第46引脚连接到单片机AT89S52的第34引脚;芯片AS3992的第47引脚连接到单片机AT89S52的第33引脚;芯片AS3992的第48引脚连接到单片机AT89S52的第32引脚;芯片AS3992的第49引脚连接到单片机AT89S52的第4引脚;芯片AS3992的第50引脚连接到单片机AT89S52的第1引脚;芯片AS3992的第51引脚接电源VCC;芯片AS3992的第52引脚接电容C252的一端,电容C252另一端接地;芯片AS3992的第53引脚接电容C253的一端,电容C253另一端接地;芯片AS3992的第54引脚接地;芯片AS3992的第55引脚接地;芯片AS3992的第56引脚悬空;芯片AS3992的第57引脚接地;芯片AS3992的第58引脚接地;芯片AS3992的第59引脚接电容C259的一端,电容C259另一端接地;芯片AS3992的第60引脚接电阻R260的一端,电阻R260的另一端接地;芯片AS3992的第61引脚接电容C261的一端,电容C261另一端接地;芯片AS3992的第62引脚接电容C262的一端,电容C262另一端接地;芯片AS3992的第63引脚接电容C263的一端,电容C263另一端接地;芯片AS3992的第64引脚接电容C264的一端,电容C264另一端接地。

作为上述技术方案的进一步改进,所述读写器还包括外围接口电路,所述外围接口电路包括USB接口电路,所述USB接口电路和与微控制器模块连接。所述外围接口电路还包括RS232接口电路,所述RS232接口电路与微控制器模块连接。外围接口电路便于与外部设备进行通信。

这里,要说明的是,本实用新型涉及的功能、算法、方法等仅仅是现有技术的常规适应性应用。因此,本实用新型对于现有技术的改进,实质在于硬件之间的连接关系,而非针对功能、算法、方法本身,也即本实用新型虽然涉及一点功能、算法、方法,但并不包含对功能、算法、方法本身提出的改进。本实用新型对于功能、算法、方法的描述,是为了更好的说明本实用新型,以便更好的理解本实用新型。

以上各实施例仅用以说明本实用新型的技术方案,而非对其限制;尽管参照前述各实施例对本实用新型进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本实用新型各实施例技术方案的范围,其均应涵盖在本实用新型的权利要求和说明书的范围当中。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1