结势垒控制肖特基二极管终端及方法

文档序号:7004340阅读:512来源:国知局
专利名称:结势垒控制肖特基二极管终端及方法
技术领域
本发明属于半导体器件终端技术领域。
背景技术
参见图1,据IEEE.ED.Vol.ED-40 pp1307-1315 1993,L.Tu and B.J.Baliga,IEEE.EDVol.ED-30 pp2131-2132 1993,M.Mehrotre and B.J.Baliga报导,二十世纪九十年代中期,出现了一种称为结势垒控制肖特基二极管(JBS)。它由阳极金属1、SiO2膜2、有源区主结P+3、有源区内结P+4、n-外延层5、N+衬底6和阴极金属7构成。SiO2膜2窗口边缘与阳极金属1形成单阶斜场板8,在有源区内加入若干结P+4,这些终端技术在一定程度上提高了肖特基二极管(SBD)的正向特性和反向特性。

发明内容
在现有技术中,单阶斜场板8的形成固然在一定程度上改善了JBS的特性,如降低表面电场,不过这种单阶斜场板8并未最大程度地提高JBS特性。另外,有源区主结P+3与有源区内结P+4的结深9相同。如果要使JBS高耐压,如100V,则需使P+的结深d1达到2μm左右,这直接导致有源区结P+的面积S1的增大。结P+的面积S1实际等于窗口面积加上横向扩散面积,因此,结深d1的增大,会使结P+的面积S1大幅度增大。如果芯片面积不变,势必使肖特基势垒区面积S2大幅度减少,肖特基势垒区电流减少,最终导致正向压降增大。
为了使斜场板这一终端技术更大发挥其作用,以及在制成有源区内结P+4的同时,不致于降低JBS正向特性,全面提高JBS的正向特性和反向特性,我们发明了本发明之结势垒控制肖特基二极管终端及方法。
本发明是这样实现的,见图1、图2,在SiO2膜2上、阳极金属1下再加一层SiO2膜9,形成双阶斜场板10,称SiO2膜9为上层SiO2膜,SiO2膜2为下层SiO2膜,再将各有源区P+4的结深d1减小为有源区内结P+11的结深d2,也就是使有源区内结P+11的结深小于两侧有源区主结P+3结深。
在相应的芯片工艺中,选定了两方面的工艺方法,一是下层SiO2膜用热氧化法生成,上层SiO2膜用低温、低压的CVD法生成;二是将上层SiO2膜的腐蚀速率控制为大于下层SiO2膜的腐蚀速率。
双阶斜场板10的形成,更大幅度降低表面电场,提高了JBS的反向特性,如以结深均为0.8μm时为例,现有技术之JBS耐压为103V,而本发明之JBS耐压为122V,提高19V。这种双阶斜场板10对于更高的电压,如150V,其效果更好。有源区内结P+4的结深由d1减小为d2,P区面积S1减小为S3,从而肖特基势垒区的面积S2增大为S4,由于有源区内结P+4之间以及有源区主结P+3与有源区内结P+4之间呈夹持状态,即使减小有源区内结P+4的深度,其反向夹断作用依然存在。但由于肖特基势垒区面积S2增大,从而降低正向压降,改善正向性能。从另外一个角度来说,此时减小整个芯片的面积,仍能保证原JBS的特性,如以10A电流测试,正向压降为0.55V,现有技术之JBS的芯片面积为2.9×2.9mm2,耐压102V;而本发明之JBS耐压105V(有所提高),其芯片面积只需2.5×2.5mm2,减小25%。


图1是现有的JBS的剖面示意图。图2是本发明之JBS的剖面示意图。图3是双阶斜场板10形成过程示意图。
具体实施例方式
参见图3,在n-外延层上采用热氧化方法制成下层SiO2膜2,再在其上用低温、低压的CVD法生成上层SiO2膜9,后者密度小于前者,然后涂胶、光刻、腐蚀,由于SiO2膜9密度小于SiO2膜2,将对SiO2膜9的腐蚀速率控制为3000/m,则SiO2膜2的腐蚀速率为2000/m,腐蚀速率大,被腐蚀的部分多,就形成了图2所示的双阶斜场板10。经上述工序开窗口后,采用离子注入法制成结深为2μm的硼有源区主结P+3,见图2,再以相同的工序和方法制成400条深0.8μm的硼有源区内结P+11,芯片面积2.5×2.5mm2,最后以溅射的方法制成阳极金属1。
权利要求
1.一种结势垒控制肖特基二极管终端,涉及到由阳极金属(1)与SiO2膜(2)所形成的单阶斜场板(8),以及有源区主结P+(3)和有源区内结P+(4),其特征在于,在SiO2膜(2)上,阳极金属(1)下再加一层SiO2膜(9),形成双阶斜场板(10),再将各有源区内结P+(4)的结深减小,成为有源区内结P+(11),该结深小于两侧有源区主结P+(3)的结深。
2.根据权利要求1所述的终端,其特征在于上层SiO2膜(9)的密度小于下层SiO2膜(2)。
3.一种与权利要求1所述终端相应的芯片工艺,其特征在于选定了两方面的工艺方法(1)用热氧化法生成下层SiO2膜,用低温低压的CVD法生成上层SiO2膜;(2)将上层SiO2膜的腐蚀速率控制为大于下层SiO2膜的腐蚀速率。
全文摘要
结势垒控制肖特基二极管终端及方法,属于半导体器件终端技术领域。现有结势垒控制肖特基二极管有关斜场板这一终端是单阶斜场板,其降低表面电场的幅度有待提高,同时,由于各有源区结P
文档编号H01L29/872GK1445863SQ0311007
公开日2003年10月1日 申请日期2003年4月19日 优先权日2003年4月19日
发明者王新 申请人:吉林华微电子股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1